Устройство для сопряжения микро-эвм с табло индикации

 

СОКИ СОВЕТСКИХ

СОЦИАЛИСТИ ВЕСКИХ

РЕСПУБЛИН (SD 4 С 06 F 13 00 4 Г1», г, 1 „" м 1. . г ф

1, р. pit

I (1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМЪ СВИДЕТЕЛЬСТВУ

1 с

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4104921/24-24 (22) 15.08.86 (46) 23.02.88. Бюл. Ф 7 (72) Г.В.Майзель и А.В;Стеняев (53) 681.325(088.8) (56) Таблично-знаковый индикатор

РИН-608С ЭП 1..620.136-09 ПФ.

Авторское свидетельство СССР

Ф 1211739, кл. G 06 F 13/00, 1984. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ МИКРОЭВМ С ТАБЛО ИНДИКАЦИИ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройстве отображения информации, где в качестве блока управления используется микроФ

„„SU„„7 090 А1

ЭВМ, а в качестве блока отображения табло индикации. Целью изобретения является повышение быстродействия.

Устройство содержит блок управления, блок формирования символа, шинный формирователь данных, мультиплексор, счетчик приращения координаты Х и координаты У, буферный регистр режима, регистры координаты Х и координаты У, регистр режима, блок переноса координат, блок вццеления запросов, регистр управляющих сигналов, счетчик растра курсора, блок памяти приращения координат, триггер, элемент И-НЕ, элемент

ИЛИ-НЕ, элемент ИЛИ и элемент И.

1 з,п ° флы 7 ип, 1376090

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройстве отображения информации, где в качестве блока управления используется микроЭВМ, а в качестве блока отображения— табло индикации.

Цель изобретения — повышение быстродействия. 10

На фиг.1 представлена блок-схема устройства для сопряжения микроЭВМ с табло индикации, на фиг.2 — функциональная схема блока выделения запроса; на фиг.3 — функциональная схема 15 регистра управляющих сигналов; на фиг.4 - функциональная схема блока формирования символа; на фиг.5— структурная схема блока управления; на фиг.б и 7 — временные диаграммы 20 работы устройства при формировании и выводе курсора на экран табло индикации.

Устройство содержит (фиг. 1) блок 1 управления, шинный формирователь 2 25 данных, блок 3 формирования символа, триггер 4, блок 5 переноса координат, мультиплексор 6, элемент И 7, элемент

ИЛИ-НЕ 8, микроЭВМ 9, элемент И-НЕ

10, счетчик 11 приращения координаты 30

Х, регистр 12 координаты Х, счетчик

13 приращения координаты У, регистр

14 координаты У, буферный регистр 15 режима, регистр 16 режима, элемент

ИЛИ 17, блок 18 выделения запросов, регистр 19 управляющих сигналов, счетчик 20 растра курсора и блок 21 памяти приращения координат, табло 22 индикации.

Блок 18 выделения запросов (фиг.2) 40 содержит элементы НЕ 23 и 24, триггеры 25 и 26, элемент И 27 и элемент

НЕ-И 28.

Регистр 19 управляющих сигналов (фиг.3) содержит сдвиговый регистр 45

29, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 30, элемент HF 31 и элемент И-НЕ 32.

Блок 3 формирования символа (фиг.4) содержит элементы 33-37.

Блок 1 управления (фиг.5) содержит5 дешифратор 38 адреса, дешифраторы 39 и 40 управления, шинный формирователь

41 приращения координат.

Блок 21 памяти приращения координат может быть выполнен на любом элементе памяти (постоянное запоминающее устройство), содержащем как минимум шестнадцать трехразрядных ячеек и имеющем два управляющих входа.

В качестве счетчика 20 растра может быть использован любой двоичный счетчик, "считающий" до шестнадцати и имеющий, кроме счетного вХода, вход начальной установки в ноль.

Мультиплексор 6 может быть реализован на двух элементах 2 НЕ-ИЛИ-НЕ, где третий и первый входы и первый выход это соответственно первый и второй входы и выход первого элемента

2НЕ-ИЛИ-НЕ, а четвертый и второй входы и второй выход это соответственно первый и второй входы и выход второго элемента 2НЕ-ИЛИ-НЕ.

Устройство работает в двух режимах — в режиме формирования и вывода символа и в режиме формирования и вы-. вода курсор".

Формирование и вывод курсора на экран табло 22 индикации осуществляется в два этапа. На первом этапе производится стирание с экрана выведенного ранее курсора. На втором этапе производится задание новых координат Х и У, определяющих местоположение курсора на экране табло 22, и вывод курсора на экран.

Вначале микроЭВМ 9 осуществляет задание режима табло 22, изменяя содержимое буферного регистра 15 режима. Для того, чтобы осуществить стирание выведенного ранее курсора, необходимо задать режим "Стирание точки". Это осуществляется следующим образом. На адресном выходе микроЭВМ 9 формируется код адреса (диаграмма 1, фиг.б), который поступает на адресный вход блока 1 управления. На информационном выходе микроЭВМ 9 формируется код данных (диаграмма 2, фиг.б), три старших бита которого содержат информацию о режиме работы табло 22. Этот код через шинный формирователь 2 данных поступает на информационный вход буферного регистра 15 режима. На тактовом выходе микроЭВМ 9 периодически формируется сигнал тактовой частоты (диаграмма 3, фиг.б), который поступает на тактовый вход блока 1 управления, на вход логического условия которого после формирования соответствующего кода адреса с управляющего выхода микроЭВМ 9 поступает сигнал (диаграмма 4, фиг.б). Совокупность управляющего сигнала, сигнала тактовой частоты и соответствующего кода адреса вызывает формирование на чет!

376090 вертом выходе блока 1 импульса, уровень которого соответствует потенциалу логического нуля, а длительность равна длительности сигнала тактовой частоты микроЭВМ 9 (диаграмма 5, фиг.6). По переднему спадающему фронту этого импульса производится запись кода данных в буферный регистр 15 режима. 10

Затем аналогичным образом при формировании соответствующих кодов адреса на адресном выходе микроЭВМ 9 и соответствующих кодов данных на ее адресном выходе последовательно осу- ществляется запись координат Х и У соответственно в счетчик 11 приращения координаты Х и в счетчик 13 приращения координаты У. Запись координат Х в счетчик 11 приращения коорди- 20 наты Х осуществляется при формировании управляющего импульса (диаграмма

5, фиг.6) на втором выходе блока 1, а запись координаты У в счетчик 13 приращения координаты У вЂ” при форми- 25 ровании управляющего импульса на третьем входе этого блока.

После задания режима табло 22 и задания начальных координат ранее выведенного курсора, микроЭВМ 9 производит запуск операций формирования курсора, выполнение которых начинается после появления на одиннадцатом выходе блока 1 импульса (диаграмма 1, фиг.7), который, поступая на первый установочный вход блока 18 выделения

35 запроса (на единичный вход триггера

25), устанавливает триггер 25 (фиг.2) в единичное состояние. На нулевом выходе триггера 25 формируется потенциал логического нуля, который снимает блокировку счетчика 20 растра по установочному входу этого счетчика и устанавливает стробирующий потенциал на разрешающем входе блока 21 45 памяти приращений координат. На единичном выходе триггера 25 формируется потенциал логической единицы (диаграмма 2, фиг.7), который поступает как на вход элемента И 27, так и на нулевой вход триггера 26. Поступление

50 на устройство сигналов (импульсов) тактовой частоты (диаграмма 3, фиг.6, 7), управляющих сигналов (диаграмма 4, фиг.6) от микроЭВМ 9 с одной стороны и сигналов запроса (запроса режима) с выхода табло 22 с другой стороны осуществляется асинхронно, поэтому для примера будем рассматривать случай, когда сигнал запроса от табло 22 (диаграмма 4, фиг.7) приходит на тактовый вход блока 18 выделения запросов (на вход элемента НЕ

24 и на вход элемента НЕ-И 28) в момент времени, когда на первом установочном входе блока (на единичном входе триггера 25 и на входе элемента И 27) присутствует уже сигнал, который сформирован на одиннадцатом выходе блока 1.

В момент поступления сигнала запроса режима (диаграмма 4, фиг.7) на выходе элемента И 27 (на информационном входе триггера 26) присутствует потенциал логического нуля (точка А на диаграмме 5, фиг.7)„ поэтому никаких изменений не происходит. В момент формирования заднего (нарастающего) фронта импульса, поступающего на первый установочный вход блока 18 выделения запросов, на выходе элемента И 27 формируется потенциал логической единицы (точка Б на диаграмме 5, фиг.7). Таким образом, создается условие переключения триггера 26 в единичное состояние при поступлении на тактовый вход блока 18 выделения запроса следующего сигнала запроса режима. В момент поступления на С-вход триггера 26 через элемент

HE 24 этого сигнала триггер 26 переводится в единичное состояние, т.е. появление на его нулевом выходе потенциала логического нуля (точка В на диаграмме 6, фиг.7). На первом выходе блока 18 выделения запросов (на выходе элемента НЕ-И 28) формируется импульс (фиг.7, диаграмма 7), длительность которого равна длительности сигнала запроса режима. Этот импульс поступает на информационный вход регистра 19 управляющих сигналов, на тактовый вход которого периодически поступают сигналы тактовой частоты (диаграмма 3, фиг.7). Импульс, сформированный на первом выходе блока 18 выделения запросов, поступает на информационный вход сдвигового регистра

29 и сдвигается в этом регистре посредством сигналов тактовой частоты, поступакщих на С-вход.

Ввиду того, что на входе элемента

ИСКЛК1ЧА10ЩЕЕ ИЛИ 30 в момент прихода импульса, формируемого на первом выходе блока 18 выделения запросов, присутствует уровень логического нуля (точка В1, диаграмма 8, фиг.7), на

5 1376

его выходе формируется сигнал (диаграмма 9, фиг.7) уровень которого соответствует уровню логической единицы. Этот сигнал, поступая на вход элемента И-HE 32, вызывает формирова5 ние на выходе этого элемента (на первом выходе регистра 19 управляющих сигналов) импульса (диаграмма 10, фиг.7), который поступает на счетный вход счетчика 20 растра курсора. По заднему фронту этого импульса, который является счетным импульсом (точка Г на диаграмме 10, фиг.7) происходит увеличение содержимого счетчика .20 растра курсора на единицу, при этом на первом выходе счетчика 20 растра курсора появляется уровень логической единицы, который поступает на первый (адресный) вход блока 21 памя- 20 ти приращений координат. На остальных выходах (втором, третьем и четвертом) счетчика 20 растра курсора присутствует потенциал логического нуля. Таким образом, с выходов счетчика 20 растра курсора (первого, второго, третьего и четвертого) на адресные входы (первый, второй, третий и четвертый) блока 21 памяти приращений координат подается двоичный код.

Ввиду того, что на входе чтения этого блока 21 в данный момент времени (точка Г на диаграмме 12, фиг.7) присутствует потенциал логической единицы хотя на разрешающем входе приЭ

35 сутствует потенциал логического нуля, поступающий с второго выхода блока 18 выделения запросов (с нулевого выхода триггера 25), на одном из выходов блока 21 не происходит изменений. 40

В этот же момент времени (точка Г на диаграмме 8, фиг.7) на первом выходе сдвигового регистра 29 появляется импульс, передний фронт которого опРеделяется задним фронтом второго 45 импульса тактовой частоты (диаграмма

3, фиг.7), причем отсчет этих импуль. сов ведется от момента появления на информационном входе сдвигового регистра 29 сигнала, потенциал которого соответствует логической единице, (диаграмма 7, фиг.7). Импульс, сформированный на первом выходе сдвигового регистра 29 (на втором выходе регистра 19 управляющих сигналов), поступает на первый вход элемента ЙЛИ

17, вызывая тем самым появление на его выходе сигнала переноса (временная диаграмма этого сигнала аналог :ч090 6 на диаграмме 8 на фиг.7). В момент формирования импульса на первом входе элемента ИЛИ 17 на втором входе присутствует потенциал логического нуля, который поступает с выхода элемента

И 7. Причем на втором входе элемента

И 7 так же, как и на первом входе элемента ИЛИ-НЕ 8, присутствует потенциал логического нуля, формируемый на выходе блока 5 переноса координат, так как на пятом выходе блока 3 формирования символа находится потенциал логического нуля, который поступает также и на первый вход элемента

И 7. По переднему фронту сигнала переноса происходит перепись содержимого счетчиков 11 и 13 приращения коор" динат Х и У и содержимого буферного регистра 15 режима соответственно в регистры 12 и 14 координат Х и У и регистр 16 режима. Таким образом, на табло 22 с выходов регистра 12 координаты Х, регистра 14 координаты У и регистра 16 режима на соответствующие входы поступают координаты Х и У и код, определяющий режим работы табло, а именно, гашение точки по заданным координатам Х и У. На экране .абло 22 верхняя левая точка курсора, выведенного ранее, погаснет.

По заднему фронту третьего импульса тактовой частоты на втором выходе сдвиговаго регистра 29 появляется передний фронт импульса, сдвинутого в этом регистре за три сдвиговых импульса. Этот импульс через элемент

HE 31 поступает на вход чтения блока

21 памяти приращения координат (точка Д на диаграмме 12, фиг.7) и вызывает чтение содержимого этого блока, на первом выходе которого появляется сигнал той же формы, что и на входе чтения. На втором и третьем выходах блока 21 памяти приращения координат потенциал логической единицы, присутствующий до этого времени, не изменяется. Таким образом, в ячейке с адресом И®1 хранится код данных 11 . Сформированный на первом выходе блока 21 памяти приращения координат импульс поступает на вход сложения счетчика 11 приращения координаты 1 и увеличивает (по заднему фронту) содержимое этого счетчика на единицу(осуществляется инкремент содержимого), тем самьм производя подготовку к переходу к следующей точке, составляющей ранее выведенный на экран табло 22 курсор.

1376090

Во время формирования импульса на первом выходе блока 21 памяти приращения координат первый выход блока 3 формирования символа и пятый выход блока 1 управления должны быть логи5 чески отключены. При формировании аналогичных импульсов на остальных выходах блока 21 памяти приращений координат на соответствующие выходы 10 блока 3 формирования символа и блока

1 должны быть также логически отклонены.

Поступление на тактовый вход блока 18 выделения запросов следующего сигнала запроса от табло 22 вызывает формирование последовательности сигналов (импульсов), аналогичной приведенной на фиг.7 (диаграммы 7 ° ..12).

На первом, втором, третьем и четвертом выходах счетчика 20 растра курсора по приходу второго сигнала запроса формируется код адреса ИД92, ко1 торый поступает на адресные входы блока 21 памяти приращений координат 25 и вызывает формирование на его выходах Кода данных 6111.

Так как матрица разложения курсора 5 х 3 точек, то, естественно, код данных 611у будет появляться при поступлении четырех первых сигналов запроса (диаграмма 4, фиг.7), а при поступлении пятого — на выходах должен сформироваться код данных 119, т.е. на третьем выходе блока 21 памяти приращений координат должен появиться импульс, уровень которого соответствует потенциалу нуля. Этот импульс поступает на вход сложения приращений координаты У, осуществляя ин- 40 кримент содержимого этого счетчика.

При поступлении шестого, седьмого, восьмого и девятого сигналов запроса на выходах блока 21 памяти приращений координат формируется код данных

1ф11, производя уменьшение (дискремент) содержимого счетчика 11 приращения координаты Х, так как на вход вычитания этого счетчика с второго выхода блока 21 памяти приращений координат в этом случае поступает импульс полярности логического нуля.

При поступлении десятого сигнала за- . проса на выходах блока 21 памяти приращений координат формируется вновь код данных 1191, производя тем самым инкремент содержимого счетчика 13 ко- . ординаты У. И, наконец, при поступле- нии одиннадцатого, двенадцатого, тринадцатого и четырнадцатого сигналов запроса от табло 22 на выходах блока

21 памяти приращений координат формируется код данных 6111, осуществляя инкремент содержимого счетчика 11 приращения координаты Х. При поступлении четырнадцатого сигнала запроса от табло 22 на первом выходе регистра 19 управляющих сигналов (так же,как и при предыдуп лх тринадцати) формируется счетнын импульс, по заднему фронту которого (точка Е на диаграмме 10, фиг.7) производится ннкремент содержимого счетчика 20 растра курсора. В этом случае на адресные входы блока 21 памяти приращений координат поступит код 1119

При поступлений пятнадцатого сигнала запроса по переднему фронту импульса, сформированного на первом выходе блока 18 выделения запросов (точка Ж на диаграмме 7, фиг.7), производится перезапись в регистр 16, режима кода режима, а в регистры 12 и 14 координат Х и У координаты последней точки, составляющей ранее выведенный курсор. Таким образом, на экране табло 22 через. пятнадцать периодов сигнала запроса курсор полностью стирается. При поступлении на счетный вход счетчика 20 растра курсора пятнадцатого импульса с первого выхода регистра 19 управляющих сигналов на пятом выходе счетчика 20 растра курсора формируется импульс (диаграмма 13, фиг.7), передний фронт которого через элемент НЕ 23, поступая на С-вход триггера 25, переводит этот триггер 25 в нулевое состояние.

Потенциал логической единицы, появившийся в результате этого, осуществляет обнуление содержимого счетчика 20 растра курсора и блокирует выходы блока 21 памяти приращений координат (наличие потенциала логической единицы на разрешающем входе этого блока). В то же время появившийся на единичном выходе триггера 25 потен-. циал логического нуля (точка И на диаграмме 2, фиг.7) производит установку триггера 26 также в нулевое состояние, т.е. формирование на нулевом выходе этого триггера потенциала логической единицы. При этом на выходе элемента НЕ-И 28 (на первом выходе блока 18 выделения запросов) формируется потенциал логического нуля (точка И1 на диаграмме 7, фиг.7), 1376090 на первом выходе регистра 19 управляющих сигналов (на выходе элемента

И-НЕ 32) формируется потенциал логи- ческой единицы (точка И2 на диаграмме

10, фиг.7). Сформировавшийся на выхо«5 де элемента -HE 32 нарастающий фронт никаких изменений не производит, так как на установочный вход счетчика 20 растра курсора уже посту-10 пает (как отмечалось ранее) потенциал логической единицы.

Короткий импульс, сформированный на пятом выходе счетчика 20 растра курсора (диаграмма 13, фиг.7), через мультиплексор б поступает на единичный вход триггера 4, вызывая появление на его нулевом выходе сигнала, который вызывает формирование на выходе элемента ИЛИ-НЕ 8 сигнала готов- 20 ности, поступающего на вход микроЗВМ

9. Это означает, что устройство завершило текущую операцию (в данном случае операцию стирания курсора) и может продолжать следующую (по .алго- 25 ритму — операцию второго этапа вывода курсора}.

МикроЗВМ 9 после начала выполнения устройством операции первого этапа, не дожидаясь ее завершения, начинает выполнение второго этапа. Но в этом случае устройство осуществляет останов микроЗВМ 9, переводя ее в состояние неготовности. Это осуществляется следующим образом. До момента формирования на управляющем выходе микроЭВМ. 9 сигнала на синхронизирующем вы-. ходе формируется сигнал, который при совпадении на элементе И-НЕ 10 с сигналом формируемым HcL liepBQM Выходе 40 блока 1 (который формируется в том случае, если на адресный вход этого блока поступает определенный код адреса от микроЭВМ 9), при совпадении с импульсом тактовой частоты и при 45 совпадении с одним из разрядов, формируемым на информационном выходе микроЭВМ 9 и подтверждающем состояние вывода информации с микроЭВМ 9, формирует на выходе элемента И-НЕ 10 сигнал, задний фронт которого совпадает с задним фронтом импульса тактовой частоты. Этот сигнал поступает на С-вход триггера 4, иа информационный вход которого через мультиплексор

6 с первого выхода блока 18 выделен я

55 запросов поступает потенциал логического нуля ° Таким образом, по заднему фронту импульса, формируемого на вы« ходе элемента И-НЕ 10, происходит установка триггера 4 в нулевое состояние, т.е. к формированию на его нулевом вьмоде потенциала логической единицы, который, поступая на вход элемента ИЛИ-НЕ 8, вызывает формирование на выходе этого элемента потенциала логического нуля, что приводит к переводу микроЭВМ 9 в состояние неготовности, т.е. к прекращению начатой операции, не завершая ее. Как отмечалось ранее, появление короткого импульса на пятом выходе счетчика 20 растра курсора приводит к восстановлению готовности микроЭВМ 9, и тем самым, к продолжению начатой ранее (до снятия готовности} операции. Появившийся на управляющем выходе микроЭВМ 9 сигнал (состояние разрядов адресного выхода микроЭВМ 9 при снятии готовности не изменяется) вызывает при совпадении с очередным импульсом тактовой частоты формирование на четвертом выходе блока 1 импульса, который поступает на вход записи буферного регистра 15 режима. В это время на информационный вход через шинный формирователь 2 данных с информационньм выходов микроЗВМ 9 поступает код данных, старшие три разряда которого содержат информацию о режиме табло 22, а именно, режим "Зажигание точки". Дальнейшее выполнение операций второго этапа полностью совпадает с выполнением операций первого этапа. Отличие заключается только в информационной части, т.е. значения координат Х и У уже определяют новое местоположение курсора на экране табло 22, и вместо гашения точек, составляющих курсор, происходит их высвет

Таким образом, данное устройство для сопряжения микроЭВМ н табло индикации осуществляет замену курсора при минимальном участии микроЭВМ 9 в этом процессе, что приводит к увеличению скорости обмена информацией.

Формула изобретения

1. Устройство для сопряжения микроЭВМ с табло индикации, содержащее блок управления, блок формирования символа, шинный формирователь данных, блок переноса координат, счетчик приращения координаты Х, счетчик приращения координаты У, буферный регистр

1376090

12 режима, регистр координаты Х, регистр координаты У, регистр режима, триггер, элемент И, элемент И-НЕ, элемент ИЛИ-НЕ причем группа информациУ

5 онных входов шинного формирователя данных образует группу входов устройства для подключения к группе информационных выходов микроЭВМ, первый вход элемента И-HE является входом 0 устройства для подключения к синхровходу микроЭВМ, выход элемента ИЛИ-НЕ является выходом устройства для подключения к входу готовности микроЭВМ, второй вход элемента И-HE соединен с

15 актовыми входами блока управления, блока формирования символа и блока переноса координат и является входом устройства для подключения к тактовому Выходу микрОЭВМ адресный Вход и 20 вход; логического условия блока управления являются входами устройства для подключения соответственно к адресному и управляющему выходу микроЭВМ,информационные выходы регистра координаты Х, регистра координаты У,регистра режима являются выходами устройства для подключения соответственно к первому, второму информационным входам и входу режима работы табло индикации, первый 0 управляющий вход блока переноса координат соединен с входом управления коэффициентом пересчета блока формирования символа и является входом устройства для подключения к,выходу запроса режима табло индикации, при этом первый выход блока управления соединен с третьим входом. элемента И-НЕ, четвертый вход которого, информациОнные входы блока формирования симво 40 ла, счетчика приращения координаты Х, счетчика приращения координаты У, буферного регистра режима соединены с группой информационных выходов шинного формирователя данных, информацион- 45 ные входы регистра координаты Х, регистра координаты У, регистра режима соединены соответственно с информационными выходами счетчика приращения координаты Х, счетчика приращения координаты У, буферного регистра режи ,50 ма, входы записи которых соединены соответственно с вторым, третьим, четвертым выходами блока управления, пятый и шестой выходы которого соединены соответственно с входами сложения и вычитания счетчика приращения координаты Х и с первым и вторым выходами блока формирования символа, третий и четвертый выходы которого соединены соответственно с входами сложения и вычитания счетчика.приращения координаты У и с седьмым и восьмым выходами блока управления, девятый и десятый выходы которого соединены соответственно с входом записи и установочным входом блока формирования символа, пятый выход которого соединен с первым входом элемента И и с вторым управляющим входом блока переноса координат, выход которого соединен с вторым входом элемента И и с первым входом элемента ИЛИ-HE второй вход которого соединен с выходом триггера, синхровход которого соединен с выходом элемента И-НЕ, о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены мультиплексор, блок выделения запроса, регистр управляющих сигналов, счетчик растра курсора, блок памяти приращения координат, элемент ИЛИ, при этом информационный и единичный входы триггера соединены соответственно с первым и вторым выходами мультиплексора, первый и второй информационные входы которого соединены соответственно с шестым и седьмым выходами блока формирования символа, тактовый вход которого соединен с тактовым входом регистра управляющих сигналов, первый выход которого соединен со счетным входом счетчика растра курсора, первый, второй, третий и четвертый выходы которого соединены с первым, вторым, третьим и четвертым адресными входами блока памяти приращения координат, первый, второй и третий информационные выходы которого соединены соответственно с входами сложения и вычитания счетчика приращения координаты

Х и с входом сложения счетчика приращения координаты У, входы записи регистра координаты Х, регистра координаты У, регистра режима соединены с выходами элемента ИЛИ, первый вход которого соединен с вторым выходом регистра управляющих сигналов, информационный вход которого соединен с первым выходом блока выделения sanpoca, тактовый вход которого соеди1 нен с первым управляющим входом блока переноса координат, одиннадцатый выход блока управлени соединен с первым установочным вхо ом блока выделения запроса, второй i лход которого со137б090

14 единен с разрешающим входом блока памяти приращения координат, с установочным входом счетчика растра курсора, с третьим информационным входом мультиплексора, четвертый информационный вход которого соединен с пятым выходом счетчика растра курсора и с вторым установочным входом блока выделения запроса, третий выход регист- 10 ра управляющих сигналов соединен с входом чтения блока памяти приращения координат, выход элемента И соединен с вторым входом элемента ИЛИ.

2. Устройство по п.1, о т л и ч а- 15 ю щ е е с я тем, что блок выделения запросов содержит два триггера, два элемента НЕ, элемент И, элемент НЕ-И, причем первый вход элемента соединен с единичным входом первого триггера и является первым установочным входом блока выделения запросов, вход первого элемента НЕ является вторым установочным входом блока выделения запросов, вход второго элемента НЕ соединен с первым входом элемента НЕ-И и является тактовым входом бяока выделения запросов, выход элемента НЕИ и нулевой выход первого триггера является соответственно первым и вторым выходами блока выделения запросов, при этом в блоке выделения запросов выход первого элемента НЕ соединен с синхровходом первого триггера, единичный выход которого соединен с нулевым входом второго триггера и с вторым входом элемента И, выход которого соединен с информационным входом второго триггера, нулевой выход и синхровход которого соединены соответственно с вторым входом элемента НЕ-И и с выходом второго элемента НЕ, информационный вход первого триггера подключен к шине нулевого потенциала устройства.

1376090

Фиг.2

1376090 юг. $

3 376090

Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации Устройство для сопряжения микро-эвм с табло индикации 

 

Похожие патенты:

Изобретение относится к числовой вычислительной технике

Изобретение относится к области вычислительной техники и может быть использовано для сопряжения телеграфной линии связи с ЦВМ в системах обработки информации

Изобретение относится к области вычислительной техники и может быть использовано в системах автоматического контроля, в состав которых входит ЦВМ

Изобретение относится к вьгаислительной технике и автоматике и может быть использовано в различных системах автоматизированного контроля и автоматического управления.Целью изобретения является расширение номенклатуры внешних устройств за q,4eT увеличения разрядности информации, передаваГлм 1 емой внешнему устройству

Изобретение относится к области вычислительной техники и может быть использовано при построении микропроцессорных систем с дополнительными внешними блоками памяти

Изобретение относится к технике передачи электрических сигналов между цифровыми устройствами и может быть использовано в системах, управляемых от микроэвм с единым каналом и асинхронным принципом обмена с подтверждением, в том числе для подключения дополнительных устройств, использующих канал в режиме прямого доступа в память

Изобретение относится к вычислительной технике и может быть использовано в микропроцессорных системах обработки данных для связи микропроцессора с внешними устройствами , подключенных к интерфейсной магистрали

Изобретение относится к вычислительной технике, предназначено для управления каналами ввода-вывода

Изобретение относится к вычислительной технике и может быть использовано в системах управления передачей информации от цифровых вычислительных машин к устройствам ввода-вывода

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх