Многофункциональный логический модуль

 

Изобретение относится к вычислительной технике и позволяет повысить надежность многофункционального логического модуля за счет упрощения его конструкции и уменьшения числа входных шин при том же наборе выполняемых операций. Управляющие сигналы подаются на информационные входы мультиплексоров 2 и 3, настраивая модуль на выполнение требуемой операции. Первый операнд подключен к управляющему входу первого мультиплексора 2, второй операнд коммутируется на первый, второй и четвертый управляющие входы модуля. Функции выходного переноса и результата операции формируются мультиплексором и элементом 1 равнозначности. 1 ил. 1 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (5D 4 Н 03 К 19 00

®Qcp /1

ОПИСАНИЕ ИЗОБР6тбния . и!

Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4100176/24-21 (22) 25.07.86 (96) 07.04.88. Бюл. № 13 (72) Ю. Г. Дьяченко (53) 681.325.65 (088.8) (56) Авторское свидетельство СССР № 686146, кл. Н 03 К 19/00, 1977.

Авторское свидетельство СССР № 1100620, кл. G 06 F 7/50, 1984.

Авторское свидетельство СССР № 930678, кл. Н 03 К 19/00, 1982. (54) МНОГОФУНКЦИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ (57) Изобретение относится к вычислительной технике и позволяет повысить наÄÄSUÄÄ 1387190 А1 дежность многофункционального логического модуля за счет упрощения его конструкции и уменьшения числа входных шин при том же наборе выполняемых операций. Управляющие сигналы подаются на информационные входы мультиплексоров 2 и 3, настраивая модуль на выполнение требуемой операции. Первый операнд подключен к управляющему входу первого мультиплексора 2, второй операнд коммутируется на первый, второй и четвертый управляющие входы модуля. Функции выходного переноса и результата операции формируются мультиплексором и элементом 1 равнозначности. 1 ил. 1 табл.

1387190 (Функция

U1 Б

А V В 1

А В

А ° В 0

1О А В 1

Составитель О. Скворцов

Редактор И. Горная Техред И. Верес Корректор Г. Решетник

Заказ 1231/57 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4!5

Производственно-полиграфическое предприятие, r. Ужгород, ул.!1роектная, 4

Изобретение относится к вычислительной технике и цифровой обработке сигналов, в частности может использоваться при проектировании цифровых больших интегральных схем и вычислительных комплексов.

Цель изобретения — повышение надежности многофункционального логического модуля.

На чертеже изображена схема предлагаемого модуля.

Модуль содержит элемент 1 равнозначности, два мультиплексора 2 и 3, первый вход элемента 1 соединен с выходом мультиплексора 2 и управляющим входом мультиплексора 3, выходы элемента 1 и мультиплексора 3 подключены к шинам

4 выхода результата операции $ и 5 выходного переноса P соответственно, второй вход элемента 1 подключен к шине 6 первого управляющего сигнала модуля и второму информационному входу мультиплексора 3, первый и второй информационные входы мультиплексора 2 подключены к шинам 7 второго управляющего и 8 первого информационного сигналов модуля, первый информационный вход мультиплексора подключен к шине 9 третьего управляющего сигнала U4 модуля, управляющий вход мультиплексора 2 соединен с шиной 10 второго информационного сигнала.

На шины 8 и 10 подаются информационные сигналы В и А соответственно, а на выходе 4 реализуются функции в соответствии с таблицей.

Шина 9 может использоваться в качестве входа переноса при реализации модулем арифметических операций.

Формула изобретения

Многофункциональный логический модуль, содержащий элемент равнозначности, выход которого является выходом результата операции, а первый вход подключен к шине первого управляющего сигнала модуля, отличающийся тем, что, с целью повышения надежности модуля, введены два мультиплексора, выход первого мультиплексора подключен к второму входу элемента равнозначности и управляющему входу второго мультивибратора, выход которого является входом переноса модуля, первые информационные входы перво; о и второго мультиплексоров подключены к шинам второго и третьего управляющих сигналов модуля соответственно, вторые информационные входы первого и второго мультиплексоров подключены к шинам первого информационного и первого управляющего входов модуля соответственно, управляющий вход первого мультиплексора подключен к шине второго информационного входа.

Многофункциональный логический модуль Многофункциональный логический модуль 

 

Похожие патенты:

Изобретение относится к области импульсной техники и может быть использовано в цифровых интегральных устройствах автоматики и вычислительной техники

Изобретение относится к электронно-вычислительной технике и может быть использовано в качестве выходного буферного устройства в больших интегральных схемах при работе выхода йа общую шину, нагрузкой для которой являются, например, МДП-схемы

Изобретение относится к области импульсной техники и предназначено для использования в микроэлектронных системах цифровой автоматики и вычислительной техники

Изобретение относится к комбинационным логическим схемам на биполярных транзисторах

Изобретение относится к комбинационным логическим схемам на биполярных транзисторах

Изобретение относится к области импульсной техники

Изобретение относится к области импульсной техники и может быть использовано при построении буферных каскадов между многозначной и двоичной логикой

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх