Логический элемент

 

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретения - расширение функциональных возможностей устройства. Логический элемент содержит термоэлемент 2 Пельтье, резистор 3 и терморезистор 9. Введение транзисторов 1 и 6 и резисторов 3...5 и 7 и образование новых функциональных связей обеспечивает дополнительные режимы работы устройства: усиление с переменным коэффициентом усиления и режим логической операции ИСКЛЮЧАЮЩЕЕ ИЛИ. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

Д11 1 Н 03 К 19/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ фиаl

ГОСУДАРС ТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4105624/24-21 (22) 14. 08,86 (46) 23.07.88. Бюл, К - 27 (71) Черновицкий государственный университет и Черновицкое производственное объединение "Электронмаш" им. 60-летия Советской Украины (72) N.Н.Папиев и К.К.Семенюк (53) 621.374(088.8) (56) Авторское свидетельство СССР

9 349941, кл, Н 01 L 35/02.

„,Я0„„1411968 А1 (54) ЛОГИЧЕСКЛЙ ЭЛЕМЕНТ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вьтчислительной техники ° Цель изобретения— расширение функциональных возможностей устройства. Логический элемент содержит термоэлемент 2 Пельтье, резистор 3 и терморезистор 9. Введение транзисторов 1 и 6 и резисторов 3...5 и 7 и образование новых функциональных связей обеспечивает дополнительные режимы работы устройства: усиление с переменным коэффициентом усиления и режим логической операции "ИСКЛЮЧАЮЩЕЕ ИЛИ". 2 ил.

141! 968

Изобретение относится к области импульсной техники и может быть использовано в устройствах автоматики и вычислительной техники.

Цель изобретения — расширение функ, циональных возможностей устройства за счет введения режимов: усиления с переменным коэффициентом усиления, логической операции "ИСИПОЧАЮЩЕЕ ИЛИ", и его упрощение.

На фиг, 1 показана принципиальная электрическая схема логического эле мента; на фиг. 2 — зависимость сопротивления терморезистора от величины коллекторного тока первого транзисторного усилителя, Устройство содержит транзистор 1, коллектор которого через последоваI тельно соединенные термоэлемент Пель- 20 ! тье 2 и первый дополнительный резистор 3 соединен с шиной источника пи тания, эмиттер — с общей шиной, а.

,база — с общей точкой второго и треть, его дополнитепьных резисторов 4 и 5, 25, которая является импульсным входом, вторые выводы резисторов 4 и 5 соединены соответственно с потенциальным входом и общей шиной, транзистор 6, коллектор которого через четвертый дополнительный резистор 7 соединен с шиной источника питания, эмиттер — с общей шиной, а база — с общей точкой

;, резистора 8, второй вывод которого, соединен с общей иа<ной, и укрепленно35 го на торце термоэлемента Пельтье терморезистора 9, второй вывод которого соединен с шиной источника питания.

Логический элемент может работать в нескольких режимах, 40

Режим усиления с переменным коэффициентом. усиления.

В этом режиме на потенциальный вход устройства подается заданный потенциал, а на его импульсный вход — 45 усиливаемый переменный сигнал. Выходной сигнал устройства пропорционален производной dR /dI<, которая (фиг.2)

9 имеет положительное значение при I < с с о

I z ранна нулю при I < и принимает о !

\ о отрицательное значение если I к )Т ! !с!

Таким образом, с помощью сигнала на потенциальном входе можно изменять коэффициент усиления в широких пределах, вплоть до инверсии выходного сигнала. Показанная на фиг. 2 зависимость R <(I ) обусловлена тем, что на торце элемента Пельтье поглощается тепло Пельтье, которое пропорционально 1 к„, и выделяется тепло Джоуля, которое пропорционально I

K!

Режим логической операции.

В этом режиме на потенциальный вход устройства подается один из двух сигналов: низкий "0 !, при котором

I!! < I < и высокий "1", при котором о

I< > Iо . На импульсный вход подается ! положительный "1" или отрицательный

"0" импульсы. Легко убедиться, что в этом режиме устр ойств о р еали зует операцию "ИСКЛЮЧАЮЩЕЕ ИЛИ".

Формула изобретения

Логический элемент, содержащий термопреобразователь, который состоит из терморезистора и элемента Пельтье, спай которого находится в тепловом контакте с терморезистором, и резистор, включенный последовательно с терморезистором между общей шиной и шиной источника питания, о т л и ч а ю шийся тем, что, с целью расширения функциональных возможностей устройства и его упрощения, в него введены первый и второй транзисторы, эмиттеры которых соединены с общей шиной, первый, второй, третий и четвертый дополнительные резисторы, при этом п-ветвь элемента Пельтье подключена к первому дополнительному резистору, второй вывод которого соединен с шиной источника питания, а р-ветвь - к коллектору первого транзистора, база которого соединена с общей точкой второго и третьего дополнительных резисторов и импульсным входом, вторые выводы этих резисторов соединены соответственно с потенциальным входом и общей шиной, а общая точка терморезистора и резистора соединена с базой второго транзистора, коллектор которого через четвертый дополнительный резистор соединен с шиной источника питания и выходом устройства.

1411968

Составитель А.Цехановский

Техред Л.Сердюкова. Корректор Э.Лончакова

Редактор.Е.Папп

Заказ 3672/55

Тираж 928

Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб. д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Логический элемент Логический элемент Логический элемент 

 

Похожие патенты:

Изобретение относится к радноизмерительной технике и может быть использовано п устройствах контроля, в которых происходит определение соответствия параметров контролируемого имнульса -заранее установленному полю допуска

Изобретение относится к микроэлектронике и может быть использовано в цифровых интегральных схемах, аналого-цифровых преобразователях

Изобретение относится к импхмьсной технике и может быть использовано в интегральных схемах

Изобретение относится к радиотехнике и может быть использовано в радиоэлектронных устройствах различного назначения, в частности, в усилительных устройствах, импульсных устройствах, автогенераторах

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к элементам автоматики и вычислительной техники, в частности к магнитным тонкопленочным запоминающим и переключаемым элементам

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод
Наверх