Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания

 

Изобретение относится к области электросвязи. Цель изобретения - повышение точности согласования скоростей цифровых потоков, Цель достигается введением в устр-во анализатора спектра (АС) 16 и элемента ИЛИ 15. Устр-во обеспечивает согласование скоростей выходного и входного цифровых потоков, рассогласование которых вы является анализатором рассинхронизации 9 и количественно фиксируется счетчиком 10, выполненным реверсивным. Анализатор пауз 3 определяет наличие сигнала паузы в принятом сигнале и формирует на своем выходе сигнал разрешение трансформации паузы. АС 16 определяет наличие сигнала с постоянством спектрального состава и фор-- мирует на своем выходе сигнал разрешение трансформации сигнала при наличии сигнала опережение на входе анализатора рас синхронизации 9. Параметры АС . 16 определяются минимально о допустиг 1М временем изменения длительности сигнала с постоянством спектрального состава с точки зрения слушателя, оценивающего его качество. 1 з.п.ф-лы, 2 ил. (Л с

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„ЯЦ„„Я449

Ш4 Н 04 J 3/06.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 1283989 (21 ) 4187824/24-09 (22) 28,01.87 (46) 15,12.88, Бюл, Ф 46 (71) Московский электротехнический институт связи (72) М.В.Гитлиц, В.B,Äoáðoâoëüñêèé, А,Ю,Зеленин, О,Б,Попов н В,А,Севрюгин (53) 621,395.44(088,8) (56) Авторское свидетельство СССР

Ф 1283989, кл, Н 04 7 3/06, 1985, (54) УСТРОЙСТВО СОГЛАСОВАНИЯ СКОРОСТЕЙ ЦИФРОВЫХ ПОТОКОВ ПРИ ПЕРЕДАЧЕ

СИГНАЛОВ ЦИФРОВОГО РАДИОВЕЩАНИЯ (57) Изобретение относится к области электросвязи, Цель изобретения — по-, вышение точности согласования скоростей цифровых потоков, Цель достигается введением в устр-во анализатора спектра (АС ) 16 и элемента ИЛИ 15, Устр-во обеспечивает согласование скоростей выходного и входного цифровых потоков, рассогласование которых выявляется анализатором рассинхронизации 9 и количественно фиксируется счетчиком 10, выполненным реверсивнь1м, Анализатор пауз 3 определяет наличие сигнала паузы в принятом сигнале и формирует на своем выходе сигнал разрешение трансформации паузы", АС 16 определяет наличие сигнала с постоянством спектрального состава и формирует на своем выходе сигнал "разрешение трансформации сигнала" при наличии сигнала "опережение" на входе анализатора рассинхронизации 9, Параметры АС 16 определяются минимально допустимым временем изменения длительности сигнала с постоянством спектраль ного состава с точки зрения слушателя, оценивающего его качество, 1 з, п, ф-лы, 2 ил, 1444966

Изобретение относится к электросвязи и может быть использовано в цифровых системах радиовещания с независимыми синхрогенераторами для сог5 ласования скоростей цифровых потоков, Цель изобретения " повышение точности согласования скоростей цифровых потоков.

На фиг, 1 представлена структурная lp электрическая схема устройства согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания; на фиг, 2 — схема анализатора спектра. 15

Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания содержит выделитель синхроимпульсов 1, блок последовательно-параллельного преоб- 20 разования 2, анализатор пауз 3, блок эадежки 4, первый и второй буфферные регистры 5 и 6, блок уплотнения 7, блок пар аллельно-последовательного преобразования 8, анализатор 9 рассинхронизации, счетчик 10 импульсов коммутатор 11, формирователь 12 синхроимпульсов, блок синхронизации 13, переключатель 14, элемент ИЛИ 15 и анализатор спектра 16, 30

Анализатор спектра 16 содержит первый и второй блоки задержки 17 и !8, первый, второй, третий и четвертый умножители 19-22, первый, второй, третий и четвертый и теграторы 23-26 пер-yg вый и второй компараторы 27 и 28 и элемент И 29.

Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания работает следующим образом, При поступлении на вход выделите— . ля синхроимпульсов 1 сигнала, на его выходе образуется последовательность 45 импульсов, которая подается на анализатор 9, формирователь синхроимпульсов 12, блок задержки 4 и блок последовательно-параллельного преобр азования 2 (фиг. 1), На синхронизирующий вход анализатора 9 подается последов ат ел ьно ст ь э т ал о нных си нхр ои мпул ьсов, В случае отставания или опереже" ния эталонной т!оследовательности от входной на несколько полных тактов на первом или втором выходе анализатора

9 формируется командный импульс, который фиксируется в счетчике 10, выполненном реверсивным. Анализатор пауз ь

3, определяет наличие сигнала паузы в принятом сигнале и формирует на

It своем выходе сигнал разрешение трансформации паузы". Параметры блока задержки 4 определяются минимально допустим м временем паузы в передаваемом сигнале с точки зрения качества его восприятия слушателем, Анализатор спектра 16 (фиг. 2) определяет наличие сигнала с постоянством спек- . трального состава и формирует на своем выходе сигнал" разрешение трансформации сигнала "при наличии сигнала

lt ll опережение на входе анализатора рассинхрониз ации 9, Параметры анализатора спектра 16 определяются минимально допустимым временем изменения длительность сигнала с постоянством спектрального состава с точки зрения слуш ат еля, оценив ающего e ro качество.

В случае опережения эталонной последовательности по отношению к входной, число целых тактов опережения фиксируется в счетчике 10, на первом выходе которого форжруется командный сигнал "опережение, который при наличии сигнала "разрешение трансформации паузы" или разрешение трансформации сигнала" подается с помощью коммутатора 11 на первый вход формирователя синхроимпульсов 12, Наличие командного сигнала на втором входе формирователя синхроимпульсов 12, при поступлении на его первый вход очередного входного импульса, обеспечивает на первом выходе формирователя 2 формирование синхропоследовательности, Сформированная синхропоследовательность по ступает в блок синхрониз ации

13, обеспечивающий подачу ее на второй или третий выходы в зависимости от используемого в данный момент для записи информации первого или второго буферного регистра 5 или 6, При этом, в ячейки соответствующего первого или второго буферного регистра 5 или 6 производится запись избыточных импульсов символа "пауза с выхода блока задержки 4, Одновременно синхропоследовательность с первого выхода формирователя синхроимпульсов 12 поступает на третий вход счетчика 10, а на его четвертый вход подается сигнал реверса счетчика 10, с третьего выхода. формирователя синхроимпульсов 12, После компенсации тактов опережения, зафиксированных в счетчике 10, и обнуления -всех его ячеек снимается сиг1444966 нал "опережение" с первого выхода счетчика 10, что приводйт к прекращению работы блока синхронизации 13 и записи дополнительных импульсов в первый или второй буферный регистор 5

5 или 6. В процессе дальнейшего считывания информации иэ первого (второго) буферного регистра 5 (6) длительность сигнала увеличивается эа счет удлине-1О ния паузы на необходимое количество циклов.

В случае отставания эталонной синхропоследовательности от входной, число целых тактов отставания фиксирует-15 ся в счетчике 10, а на его втором выходе формируется сигнал "отставание" который в случае наличия сигнала

"разрешение трансформации паузы или

"разр еш ение тр ан сфор мации спектр à" íà 20 третьем входе коммутатора 11 подается на второй вход формирователя синхроимпульсов 12,- снимая синхроимпульс с его третьего выхода, В этом случае синхроимпульсы не попадают на блок синхронизации 13, Запись символа паузы в первый и второй буферные регистры

5 и 6 не производится в течение времени, необходимсго для компенсации, Одновременно со второго выхода формирователя синхроимпульсов 12 подается сигнал реверса счетчика 10 по его пятому входу, После компенсации тактов отставания, з афиксированных в счетчике 10 и обнуления всех его яче\1 tt

35 ек, сигнал отставание снимается со второго выхода счетчика 10 и процесс компенсации прекращается, Считывание информации с первого и второго буферных регистров 5 и 6 про-40 изводится под действием синхропоследовательности, подаваемой одновременно на вход соответствующего реверсивного счетчика (в первого или второго реверсивного счетчика, которые сост авля-4 ют счетчик 10), работающего в режиме реверса, По обнулении всех его ячеек подается сигнал смены первого и второго буферных регистров 5 и 6, и начинается считывание со второго буферного регистра 6, вне зависимости от его заполнения, Формула из обр ет ения

1, Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания по авт, св, 11283989, отличающее1 с я тем, что, с целью повышения точности согласования скоростей цифровых потоков, введены анализатор спектра и элемент ИЛИ, при этом выход глализатора пауз подсоединен К управляющему входу коммутатора через элемент

ИЛИ, первый, второй и третий входы анализатора спектра подключены соответственно к входам анализатора пауз, блока задержки и второму выходу счетчика, а выход анализатора спектра подсоединен к второму входу элемета ИЛИ, 2, Устройство по п, !, о т л и— ч а ю щ е е с я тем, что.анализатор спектра содержит последовательно соединенные первый блок задержки, первый умно:ытель, первый интегратор, первый компаратор и элемент И, последовательно соединенные второй умножитель, второй интегратор и второй компаратор, выход которого подсоединен к второму входу элемента И, последовательно соединенные третий умножитель и третий интегратор, выход которого подсоединен к второму входу второго компар-атора, последовательно соединенные второй блок задержки, четвертый улножитель и четвертый интегратор, выход которого подсоединен к второму входу первого компаратора, причем объединенные вход блока задержки, второй вход первого умножителя и первый вход третьего умножнтеля, объединенные вход второго блока задержки и вторые входы третьего и четвертого умножителей, третий вход и выход элемента И являются соответственно первым, вторым и третьим входом и выхо" дом анализатора спектра, 1444966

Составитель В,В,Орлов

Редактор И,Сегляник Техред Л.Олийнык Корректор В,Бутяга

Эакаэ 6516/58 Тираж 660 Под пи с но е

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий, 113035, Иосква, Ж-35, Раушская наб,, д, 4/5

Проиэводственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания Устройство согласования скоростей цифровых потоков при передаче сигналов цифрового радиовещания 

 

Похожие патенты:

Изобретение относится к технике связи

Изобретение относится к электросвязи

Изобретение относится к электросвязи

Изобретение относится к технике связи и позволяет расширить функциональные возможности устр-ва путем обеспечения передачи асинхронной информации на частоте как большей, так и меньшей тактовой частоты при ограниченном времени сеанса связи Устр-во содержит блоки памяти (ВП) 1,2, блок 3 запуска и управления, коммутатор 4, счетчик 5 адресов записи , счетчик б адресов считывания, блок промежуточной памяти (ВПП) 7, блок 8 сравнения, делитель 9 частоты , инвертор 10 и злемент И Перед началом работы в БГШ 7 заносится начальный код, равный половине объема БП ,2о Блок 3 вырабатывает сигнал разрешения выбора БП на запись и сигнал запрета коммутации БП„ БП 1, 2 работают попеременно в противофазе в режиме записи и считьгеания информации

Изобретение относится к радиоэлектро нике

Изобретение относится к технике связи и обеспечивает повышение пропускной способности

Изобретение относится к системам связи и может быть использовано при передаче сообщений через канал с изменяемыми временными характеристиками

Изобретение относится к способу переключения подвижной станции с первого канала работающей базовой станции на второй канал другой - предполагаемой для дальнейшей работы - базовой станции в составе подвижной системы связи

Изобретение относится к области цифровой техники и может быть использовано при разуплотнении и каналовыделении цифровых потоков различного уровня иерархического уплотнения

Изобретение относится к способу одновременной передачи сигналов, который позволяет предотвратить снижение коэффициента приема благодаря разности фаз сигналов, генерируемых посредством разнесения во времени передачи данных из основной станции в область перекрытия сигналов между основными станциями в пейджинговой системе с множеством основных станций

Изобретение относится к системам телекоммуникаций и может быть использовано в системах для приема данных цифровых вещательных систем

Изобретение относится к АТМ системам, которые используют перекрестную АТМ связь для обеспечения виртуальных соединений

Изобретение относится к способу синхронизации пакетов данных между беспроводным оконечным устройством и соответствующей базовой станцией и может быть использовано в цифровых беспроводных системах связи с многостанционным доступом с временным разделением каналов для обеспечения правильного приема пакетов, принимаемых с различными задержками, обусловленными эффектами распространения сигналов

Изобретение относится к системам связи, а более конкретно к системам с возможностью одновременной передачи радиовещательных программ различными станциями

Изобретение относится к синхронной цифровой иерархической сети (SDH-сети)
Наверх