Многоканальное устройство для приоритетной селекции импульсов

 

Изобретение относится к области вычислительной техники и может быть использовано для организации прерывания программ. Цель изобретения - сокращение объема оборудования. Устройство содержит элемент НЕ, два элемента И и каналы, а в каждом канале - три триггера, шесть элементов И, два элемента ИЛИ, элемент НЕ. Устройство на каждый поступающий запрос (длительность импульса может быть произвольной) на соответствующем выходе селектирует из таковой частоты синхросерии импульс положительной либо отрицательной фазы синхросерии. 2 шт.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН юр4 G 06 F 9/46

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н A ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4255198/24-.24 (22} 27.04,87 (46) 23.02.89. Бюл. В 7 (72) В.С.Чернышев (53) 681.325 (088.8) (56} Авторское свидетельство СССР

В 607217, кл. G 06 F 9/46, 1975.

Авторское свидетельство СССР

У 1226456, кл. G 06 F 9/46, 1984. (54) МНОГОКАНАЛЬНОЕ УСТРОЙСТВО ЦЛЯ

ПРИОРИТЕТНОЙ СЕЛЕКЦИИ ИМПУЛЬСОВ (57) Изобретение относится к области вычислительной техники и может быть

Изобретение относится к вычислительной технике, в частности к приоритетным устройствам, и может быть использовано для организации прерывания программ.

Цель изобретения — сокращение объема оборудования.

На фиг. 1 представлена структурная схема устройства, на фиг.2 - временная диаграмма, поясняющая работу многоканального устройства для приоритетной селекции импульсов.

Устройство содержит каналы 1-3, триггеры 4-6, элементы И 7-12, элементы ИЛИ 13 и 14, элементы НЕ 15 и

16, элементы И 17 и 18, запросные входы 19-21, информационные выходы

22-24, тактовый вход 25, первый тактовый выход 26 и второй тактовый выход 27.

Устройство работает следующим об- . разом, . 80 460?21 А 1 использовано для организации прерывания программ, Цель изобретения— сокращение объема оборудования. Устройство содержит элемент НЕ, два элемента И и каналы, а в каждом канале — три триггера, шесть элементов И, два элемента ИЛИ, элемент HE. Устройство на каждый поступающий запрос (длительность импульса может быть произвольной) на соответствующем выходе "селектирует" из таковой частоты синхросерии импульс положительной либо отрицательной фазы синхросерии.

2 ил.

Перед началом работы на общую ши- ( ну (не показана) сброса триггеров

4-6 каналов 1-3 поступает импульс сброса и устанавливает триггеры 4-6 каждого из каналов в исходное нуле- 1в®4 вое состояние, образуя цепь сквоз- ЭДЬ ного переноса (если на входы 19-21 фф не поступает ни один импульс запро- (© са) импульсов синхронизации отрицательной фазы сигнала с входа 25 че" реэ элемент НЕ 16 и элемент И 17 нй первый тактовый выход 26, а положительной фазы сигнала — с входа 25 через элемент И 18 на второй тактовый выход 27.

Представим, что на вход 19 посту- 3 пил импульс запроса в какой-то момент 4 времени (на временной диаграмме ) длительностью, достаточной для "опрокидывания" триггера (на фиг.2 — заштрихована), и пусть — задержка срабатывания элементов И, ИЛИ, НЕ, а

1460721

40

55 — задержка срабатывания триггера.

Как видно из временной диаграммы, поступление сигнала запроса совпадает с положительным импульсов отрицательной фазы синхросерии. Для удобства в дальнейшем условимся . положительная фаза импульсов синхросерии, поступающая на тактовый вход устройства 25, F а отрицательная фаза импульсов синхросерии с выхода элемента НЕ 16 F, Происходит установ триггера 6 канала 1 в единичное состояние положительным. импульсом фазы

F через элемент И 10, Триггер 6 канала подготавливает к открытию элемент И 12 своего канала и поддерживает единичный уровень через элемент

ИЛИ 13 на выходах элементов И 8 и 10.

Нулевой выход триггера 6 канала 1 закрывает (блокирует) элементы И 12 последующих каналов 2 и,З и элемент

И 17. Далее положительный импульс фазы F поступает на вход элемента

И 12 первого канала, импульс синхро-. низации фазы F с выхода элемента И

12 через элемент И 14 поступает на выход 22 устройства и единичный вход триггера 4 первого канала. Триггер 4 блокирует элементы И 8 и 10 и подготавливает к открытию элементы И 7 и

9. Импульс синхросерии фазы F с выхода элемента И 9 устанавливает триггер 6 в исходное нулевое состояние, происходит разблокировка элементов

И 12 и 17, а на выходе элемента НЕ 15 (через элемент ИЛИ 13) появляется высокий потенциал, который устанав-. ливает триггер 4 в исходное нулевое состояние. Данный случай работоспособности устройства рассмотрен при минимальной длительности сигнала запроса (фиг.2, точка а), поступающего по входу 19.

Работоспособность устройства при максимальной (неограниченной) длительности сигнала запроса (фиг.2, точка б), поступающего по входу 19, не отличается от указанной, с единственным различием: триггер 4 канала устанавливается в исходное состояние по окончании сигнала запроса, поступающего по входу 19, а не по окончании установа триггера 6 в исходное нулевое состояние (фиг.2, точка а).

Естественно, что из-за задержек срабатывания логических элементов, входящих в канал 1, возможно (и сущестует) так называемое "холостое"

30 срабатывание триггера 5, которое, как видно из временной диаграммы, приведенной на фиг.2, не оказывает влияния на работоспособность устройства в целом, т.е. не вызывает ложных блокировок элемента И 11 последующих каналов и элемента И 18.

Таким образом, устройство некритично .к длительности сигнала запроса, выполняет свою функцию приоритетной селекции путем "вычеркива11 ния синхронизирующего импульса положительной либо отрицательной фазы синхросерии, и время селекции всегда меньше периода синхросерии.

Ф о р м у л а изобретения

Многоканальное устройство для приоритетной селекции импульсов, содержащее элемент HE два элемента И и и каналов (и — число запросов), а в каждом канале †. три триггера, шесть элементов И, элемент ИЛИ и элемент НЕ, причем i-й вход, где

1,...,(n-1), первого элемента И соединен с инверсным выходом первого триггера i-ro канала и с i-ми входами первых элементов И с (i+1)-го по и-й каналов, и-й вход первого элемента И соединен с инверсным выходом третьего триггера и-го канала, (n+1)-й вход первого элемента И соединен с первыми входами второго и третьего элементов И всех каналов, с соответствующими входами первых эле-, ментов И всех каналов и с выходом элемента НЕ, вход которого соединен с тактовым входом устройства, прямой выход первого триггера каждого канала подключен к соответствующему входу первого элемента И канала, i-й вход второго элемента И соединен с инверсным выходом второго триггера

i-ro канала и i-ми входами четвертых элементов И с (i+1)-го по и-й каналов, и-й вход второго элемента И соединен с инверсным выходом второго триггера и-го канала, (n+1)-й вход второго элемента И соединен с соответствующими входами четвертых элементов И всех каналов, с первыми входами пятого и шестого элементов И каждого канала и тактовым входом устройства, прямой выход второго триг" гера каждого канала подключен к соответствующему входу четвертого элемента И канала, а в каждом канале вы5 14б07 .ходы второго и третьего элементов И соединены соответственно с инверсным и прямым входами второго триггера, выходы пятого и шестого элементов И соединены соответственно с инверсным и прямым входами первого триггера, выходы первого и шестого элементов

И соединены соответственно с первым и вторым входами первого элемента 10

ИЛИ, выход которого является информационным выходом устройства и соединен с прямым входом третьего триггера, выходы первого и второго элементов И устройства являются соответ- 15 ственно первым и вторым тактовыми выходами устройства, вторые входы третьего и шестого элементов И подключены к инверсному выходу третьего

21 6 триггера, прямой выход которого соединен с вторыми входами второго и пятого элементов И, о т л и ч а ющ е е с я тем, что, с целью сокращения объема оборудования, оно дополнительно содержит в каждом канале второй элемент ИЛИ, причем запросный вход устройства подключен к первому входу второго элемента ИЛИ, второй и третий входы которого подключены соответственно к прямым выходам первого и второго триггеров, выход второго элемента ИЛИ соединен с входом элемента НЕ и с третьими входами третьего и шестого элементов И, выход элемента НЕ каждого канала соединен с инверсным входом третьего триггера канала.. 1460721

Составитель Г.Пономарева

Техред М.Ходанич Корректор В. Бутяга

Редактор В.Данко

Заказ 543/56 Тираж 667 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина,101

Многоканальное устройство для приоритетной селекции импульсов Многоканальное устройство для приоритетной селекции импульсов Многоканальное устройство для приоритетной селекции импульсов Многоканальное устройство для приоритетной селекции импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть исполь-

Изобретение относится к вычислительной технике и может быть использовано в устройствах обработки запросов многопроцессорных систем

Изобретение относится к области вычислительной техники и может использоваться для управления очеред- Hoctbro обслуживания абонентов в порядке поступления их запросов

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при построении многопроцессорных вычислитель- ,ных систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах с общим полем запросов

Изобретение относится к цифровой вычислительной технике и может быть использовано в устройствах прерывания , мультипрограммирования и в приоритетных схемах

Изобретение относится к вычислительной технике и может быть использовано в качестве диспетчера для распределения заданий процессорам в многопроцессорной вычислительной системе класса ОКМД при вертикальном распараллеливании последовательных программ

Изобретение относится к вычислительной технике, в частности к устройствам для управления в вычислительньи комплексах

Изобретение относится к импульсной технике и может быть использовано практически в любых макроили мини- ЭВМ, а также многофункциональных и ассоциативных запоминающих устройствах , в первую очередь, при проектировании и производстве сверхбыстродействующих и маломощных цифровых интегральных схем различной степени интеграции

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обмена и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении управляющих и вычислительных систем высокой производительности

Изобретение относится к области параллельной обработки информации при обращении вычислительных устройств к общим ресурсам и может быть использовано при обработки информации в радиотехнических системах

Изобретение относится к техническим средствам информатики и вычислительной технике и может быть использовано для решения задач по распределению ресурсов и параметров в экономике, распределения памяти в ЭВМ, вычислительных системах и комплексах, в сетях ЭВМ

Изобретение относится к области вычислительной техники и может найти применение в конвейерных потоковых машинах и многопроцессорных вычислительных системах

Изобретение относится к вычислительной технике, в частности к устройствам приоритета, и может быть использовано для управления доступом нескольких абонентов к коллективно используемому ресурсу

Изобретение относится к вычислительной технике и используется в автоматических системах управления технологическими процессами

Изобретение относится к распределению ограниченного ресурса между многочисленными пользователями
Наверх