Цифровой фазовый детектор

 

Изобретение относится к электросвязи. Цель изобретения - повышение точности выделения фазовой ошибки. Детектор содержит умножители 1, 2, 3, 4, 7, 10, 15, 16 и 17, сумматоры 5, 11, 12 и 19, формирователь 6 знака сигнала, вычитатели 8 и 9, удвоители 13 и 14 фазы, блок вычисления 18 арксинуса и блок коммутации 20. На входы детектора поступают отсчеты синфазной и квадратурной составляющих комплексного сигнала, а также отсчеты опорного колебания . Путем соответствующих преобразований в детекторе и на его выходе формируется сигнал удвоенной фазовой ошибки. Так как данный детектор предназначен для использования в составе систем синхронизации опорного колебания, то соответствующим выбором значений коэффициентов усиления в петле ФАПЧ можно пропорционально уменьшить сигнал ошибки до необходимой величины. 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1467785 А1 (51)4 Н041 27 22

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АBTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

f10 ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 4113712/24-09 (22) 01.09.86 (46) 23.03.89. Бюл. № 11 (72) М. Г. Жиленков, С. А. Курицын и И. А. Новиков (53) 621.394.6 (088.8) (56) Авторское свидетельство СССР № 1099399, кл. Н 04 1 7/02, 1983. (54) ЦИФРОВОЙ ФАЗОВЫЙ ДЕТЕКТОР (57) Изобретение относится к электросвязи.

Цель изобретения — повышение точности выделения фазовой ошибки. Детектор содержит умножители 1, 2, 3, 4, 7, 10, 15, 16 и 17, сумматоры 5, 11, 12 и 19, формирователь 6 знака сигнала, вычитатели 8 и 9, удвоители 13 и 14 фазы, блок вычисления 18 арксинуса и блок коммутации 20. На входы детектора поступают отсчеты синфазной и квадратурной составляющих комплексного сигнала, а также отсчеты опорного колебания. Путем соответствующих преобразований в детекторе и на его выходе формируется сигнал удвоенной фазовой ошибки.

Так как данный детектор предназначен для использования в составе систем синхронизации опорного колебания, то соответствующим выбором значений коэффициентов усиления в петле ФАПЧ можно пропорционально уменьшить сигнал ошибки до необходимой величины. 4 ил.

1467?85

Изобретение относится к технике электросвязи и может использоваться в аппаратуре передачи данных в качестве составной части систем синхронизации опорного колебания.

Цель изобретения — повышение точности выделения фазовой ошибки.

На фиг. 1 приведена структурная схема цифрового фазового детектора; на фиг. 2— функциональная схема формирователя знака сигнала; на фиг. 3 — функциональная схема блока коммутации; на фиг. 4 — функциональная схема компаратора, входящего в состав блока коммутации.

Цифровой фазовый детектор содержит первый 1, второй 2, третий 3, четвертый 4 умножители, первый сумматор 5, формирователь 6 знака сигнала, пятый умножитель 7, первый вычитатель 8, второй вычитатель 9, шестой умножитель 10, второй сумматор 11, третий сумматор 12, первый удвоитель 13 фазы, второй удвоитель 14 фазы, седьмой 15, восьмой 16 и девятый 17 умножители, блок

18 вычисления арксинуса, четвертый сумматор 19 и блок 20 коммутации.

Формирователь 6 знака сигнала содержит элементы И 21.

Блок 20 коммутации содержит компаратор 22, элемент ИЛИ 23, элементы И 24, мультиплексоры 25, переключатель 26.

Компаратор 22 состоит из элемента

И-НЕ 27, элемента НЕ 28, элемента И 29, элемента ИЛИ 30, элемента И 31.

Цифровой фазовый детектор работает следующим образом.

На первый вход 1 устройства поступает отсчет синфазной составляющей Z, комплексного сигнала Z (пТ), а на вход 3 — отсчет квадратурной составляющей Z, комплексного сигнала Z(nT), который можно представить в виде

Z(nT)=Z е (" + >=Z (сов(сопТ+у)+

+j. sin (впТ+у) ) =,Z,+jZ„ где Т вЂ” тактовый интервал;

n — номер тактового интервала; ю — частота несущего колебания;

Z — модуль сигнала;

2л у= — „,k (и), где m — кратность фазовой модуляции (манипуляции);

k (n) — дискретная случайная величина, принимающая значения О, 1, 2 ... S (где S — объем алфавита) и определяющая информационное значение фазы сигнала на п-м тактовом интервале.

Причем Z= 1, что справедливо для данного класса сигналов, поскольку их модуль— постоянная априорно известная величина, и может быть приведен, к единице соответствующей нормировкой по входу приемника с помощью схемы автоматической регулировки усиления.

На второй и четвертый входы устройства поступают соответственно отсчеты сов(авпТ) и з)п(вопТ) опорного колебания, которые перемножаются в умножителях

1 — 3 с сигналами синфазной и квадратурной составляющих входного сигнала, в результате чего на выходах умножителей 1 — 3 формируются соответственно сигналы:

А = (сов(ср+у) +сов(оэпТ+ж пТ+у) );

 — — (sin (ср+у) +sin (оэпТ+оэ пТ+у) )

15 2

C= — (cos(р+у) — cos(ь пТ+ю пТ+у) ), f где р=опТ вЂ” а пТ вЂ” характеризует частотно-фазовую расстройку несущего и опорного колебаний.

29 Полученные сигналы перемножаются в умножителях 16 и 10, на выходах которых соответственно формируются сигналы, которые можно представить в виде:

25 4

N=A В= (cosx sinx+cosy siny+

+cosx siny+cosy sinx) Q=B C= — (cosx sinx — cosy siny+

+ cosx siny — cosy. sinx), где х=опТ вЂ” ьопТ+у у=- оп Т+ акоп Т+у.

Сигналы N u Q поступают на входы второго сумматора 11, на выходе которого вырабатывается сигнал

К= М+Я= — „(sin (2 +2у) +sin (2ю пТ) +

+sin (2(впТ+у))).

Последовательно пройдя девятый умно40 житель 17, на второй вход которого поступает постоянный сигнал Ki=4, первый 8 и второй 9 вычитатели, сигнал, поступающий на второй вход пятого умножителя 7, преобразуется в соответствии с выражением

R 4 — з1п (2аопТ) — з1п(2 (ьпТ+у) }=

=sin (2<р+2у), причем сигналы з1п(2(апТ+у)) и з)п(2соопТ) поступают соответственно с первых выходов удвоителей 13 и 14 фазы.

На выходе первого сумматора 5 формируется сигнал P=cos(2(p+2y) после преобразований сигналов с удвоенной фазой в умножителях 4 и 15 в соответствии с вы55 ps eH "см

P=cos (2o>nТ+2у) cos (2вопТ) +

+sin (2сопТ+2у) sin (2ьопТ) .

1467785

Полученный сигнал поступает на вход формирователя 6 знака сигнала, на выходе которого вырабатывается сигнал Sgn (Р), +1, P)0 где Sgn (P) = — 1, P(0 который подается на первый вход пятого умножителя 7, на выходе которого вырабатывается сигнал 7=Ядп (P) sin (2 р+2у), где значения у=О,л соответствуют сигналам ОФМ; 7=0, л, t- — для сигналов ДОФМ

3i а для сигналов ТОМФ у=О, л, + —, + —, fi Х

- ч. Таким образом, сигнал V при обра3 ботке устройством сигналов ОФМ и ДОФМ определяется только фазовой ошибкой и не зависит от значения информационной фазы.

Сигнал Ч поступает на вход блока 18 вы.числения арксинуса, на выходе которого формируется сигнал arcsinV, который подается на третий вход блока 20 и на первые входы сумматоров 12 и 19, на вторые входы которых подаются соответственно постоянные сигналы Кг — л/2 и Кз=."т/2. С выходов сумматоров 12 и 19 на входы блока 20 поступают соответственно сигналы arcsinV— — — и агсяп у =л/2. На выходе блока 20

z окончательно формируется сигнал удвоенной фазовой ошибки в=2 а. Если принимаются сигналы ОФМ или ДОФМ, на выход блока 20, являющегося выходом устройства, поступает сигнал агсз1п у =в. В случае приема сигналов ТОФМ сигнал формируется по правилу:

arcsinV, при — — (агсэ1пЪ (—

) 7i

arcsinV при <(arcsinV(—

csinV+ —, при (arcsinV(—

fi Х г г 4

То, что на выходе устройства формируется сигнал удвоенной фазовой ошибки, не принципиально, поскольку предлагаемый детектор предназначен для использования в составе систем синхронизации опорного колебания, где соответствующим выбором значений коэффициентов усиления в петле

ФАПЧ можно пропорционально уменьшить сигнал ошибки до необходимой величины.

Формирователь 6 знака сигнала (фиг. 2) может быть выполнен на Х элементах

И 21.1 — 21.Х, где Х = 2N — 1, причем первые входы всех элементов И 21.1 — 21.Х подключены к постоянному напряжению

+5В, объединенные вторые входы всех элементов И образуют вход блока, а выходы всех элементов И (напряжение +5В) образуют выход блока.

Формирователь знака сигнала работает следующим образом. На вход формировате5

55 ля поступает знаковый разряд входного отсчета сигнала, представляемого в дополнительном коде. Знаковый разряд равен

«Лог. !» для отрицательных чисел и и «Лог. О» — для положительных. Поэтому на выходе формирователя будет код 0...01, что соответствует «плюс единице», в случае положительного отсчета сигнала, и комбинация «все единицы», соответствующая «минус единице» в дополнительном коде, в случае отрицательного отсчета сигнала, причем выход элемента И 21.Х является старшим разрядом выходного сигнала.

Блок 20 коммутации (фиг. 3) работает следующим образом. Поступающие на входы 1 — 3 блока соответственно отсчеты сигналов arcsinV+ —, arcsinV и a resin V, Yi . Я

2 z представленные 2N-разрядным дополнительным кодом. подаются на соответствующие информационные входы мультиплексоров

25. 1 — 25.М.

Какой из трех указанных выше отсчетов поступит на выходы мультиплексоров 25.1—

25.N, образующих выход блока, определяется информацией на адресных входах А и В мультиплексоров, причем А соответствует младшему адресному разряду. Состояние входов А и В мультиплексоров 25.1 — 25.N определяют соответственно выходы двух элементов И 24.2 и 24.1, поэтому при установ ке переключателя 26 в нижнее положение, соответствующее приему сигналов ОФМ или

ДОФМ, на выходах элементов И 24.2 и 24.1 всегда будет комбинация 00, в результате чего на выход блока поступит значение arcsinV. В случае приема сигналов

ТОФМ переключатель 26 устанавливают в верхнее положение, при этом комбинация на выходах элементов И 24.1 и 24.2 определяется информацией на первых входах этих элементов, которые соединены соответственно со старшим знаковым разрядом

arcsinV и выходом элемента ИЛИ 23, входы которого соединены с выходами компаратора 22, на вход которого поступает отсчет сигнала arcsinV, причем, если значение агсяпу )л/4, то сигнал «Лог. 1» (высокий уровень) появляется на первом выходе компаратора 22, а если arcsinV(— т/4, то сигнал «Лог. 1» появляется на втором выходе компаратора 22. Таким образом, какой из трех входных сигналов блока поступает через мультиплексоры 25.1 — 25. N на его выход зависит от знака и величины отсчета arcsinV.

Компаратор 22 (фиг. 4) работает следующим образом. На входы элементов

И НЕ 27 и ИЛИ 30 поступают старшие разряды отсчетов arcsinV. Для значений — л/4(агсэ1п у (О в дополнительном коде на этих разрядах будет комбинация

«все единицы», знаковый разряд тоже будет соответствовать «Лог. 1», поэтому на первом входе первого элемента И 29 и на втором входе второго элемента И 31 будет

1467785

Фиг. 2

«Лог. О», что обеспечит комбинацию 00 на выходе компаратора 22. Для значений

0(агсэ1пН(л/4 на входах элементов И-НЕ

27 и ИЛИ 30 и на входе элемента НЕ 28 будет уровень «Лог. О», поэтому состояние выходов не изменится, но когда значения

arcsinV превысят л/4, на одном из входов элемента ИЛИ 30 появится уровень «Лог. 1», который поступит на первый выход компаратора, при этом знаковый разряд входных данных обеспечит состояние «Лог. О>на втором выходе компаратора. Когда агсыпН(л/4, на входах элемента И-НЕ 27 будет хотя бы один уровень «Лог. 0», на выходе соответственно «Лог. 1», знаковый разряд тоже соответствует «Лог. 1», в результате чего на входах элеМента 31 и втором выходе компаратора будут уровни «Лог. 1», тогда как на первом выходе компаратора будет уровень «Лог. 0».

Формула изобретения

Цифровой фазовый детектор, содержащий первый умножитель, первый и второй входы которого являются соответственно первым и вторым входами устройства, второй умножитель, первый и второй входы которого являются соответственно третьим и четвертым входами устройства, третий умножитель, первый и второй входы которого подключены соответственно к первому входу второго умножителя и второму входу первого умножителя, последовательно соединенные четвертый умножитель, первый сумматор, формирователь знака сигнала и пятый умножитель, последовательно соединенные первый вычитатель и второй вычитатель, выход которого подключен к второму входу пятого умножителя, шестой умножитель, выход которого подключен к первому входу второго сумматора, а также третий сумматор, отличающийся тем, что, с целью повышения точности выделения фазовой ошибки, в него введены первый блок удвоения фазы, первый и второй входы которого соединены соответственно с первыми входами первого и третьего умножителей, второй блок удвоения фазы, первый и второй входы которого соединены соответственно с вторыми входами второго и третьего умножителей, а первый выход соединен с вторым входом второго вычитателя, седьмой умножитель, первый и второй входы которого подключены соответственно к первым выходам первого и второго блоков удвоения фазы, а выход соединен с вторым входом первого сумматора, восьмой и девятый умножители, блок вычисления арксинуса, четвертый сумматор и блок коммутации, причем выход второго умножителя подключен к первому входу шестого умножителя, второй вход которого соединен с выходом третьего умножителя и первым входом восьмого умножителя, второй вход которого соединен с выходом первого умножителя, а выход подключен к второму входу второго сумматора, выход которого соединен с первым входом девятого умножителя, второй вход которого является первым установочным входом устройства, а выход подключен к первому входу первого вычитателя, второй вход которого соединен с первым выходом первого блока удвоения фазы, второй выход которого подключен к первому входу четвертого умножителя, второй вход которого соединен с вторым выходом второго блока удвоения фазы, при этом выход пятого умножителя подключен к входу блока вычисления арксинуса, выход которого подключен к первому входу третьего сумматора, второй вход которого является вторым установочным входом устройства, а выход соединен с первым входом блока коммутации, второй вход которого соединен с выходом блока вычисления арксинуса и первым входом четвертого сумматора, второй вход которого является третьим установочным входом устройства, а выход подключен к третьему входу блока коммутации, выход которого является

40 выходом устройства.

1467785

Составитель Д. Куприйчук

Редактор Н. Тупица Техред И. Верес Корректор М. Шароши

Заказ 1215/56 Тираж 627 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Производственно-издательский комбинат «Патент», г. Ужгород, ул. Гагарина, 101

Цифровой фазовый детектор Цифровой фазовый детектор Цифровой фазовый детектор Цифровой фазовый детектор Цифровой фазовый детектор 

 

Похожие патенты:

Изобретение относится к технике связи

Изобретение относится к телеграфной связи и может использоваться при построении модемов, среднескоростных систем передачи дискретной информации Цель изобретения - упрощение приемника Приемник содержит полосовый фильтр 1, формирователь 2 импульсов, блок фазовой автоподстройки частоты 3, блок задержки 4, арифметический сумматор 5,

Изобретение относится к радиосвязи

Изобретение относится к электросвязи

Изобретение относится к электросвязи и м.б

Изобретение относится к технике связи

Изобретение относится к передатчикам, способам передачи и приемникам и касается в основном способа передачи модулированных волн с использованием импульсов большой длительности на множестве частот (31, 32, 33....3N) Преимущественно две соседние частоты отделены друг от друга на 1/T, где T - длительность полезных интервалов передачи

Изобретение относится к способу и устройству для определения качества сигнала, в частности для определения информации о надежности бита для фазомодулированных сигналов

Изобретение относится к области приема радиосигналов с абсолютной фазой манипуляцией /ФМн/ на 180o и может быть использовано в спутниковых, радиорелейных цифровых системах связи, передаче дискретной информации по проводным каналам и др

Изобретение относится к радиотехнике и может найти применение в устройствах контроля и анализа шумоподобных ФМН-сигналов, служит для повышения помехоустойчивости при воздействии узкополосных помех

Изобретение относится к фазовому детектору такта для синхронной передачи данных в приемнике системы связи, в которой для получения фазового критерия такта из принимаемого сигнала образуют два соседних главных значения отсчета на длительность символа Т, а также дополнительное, лежащее посредине между этими двумя значениями промежуточное значение отсчета

Изобретение относится к радиотехнике и может быть использовано в линиях цифровой радиосвязи

Изобретение относится к системам цифровой связи, использующим прямое исправление ошибок, в частности, к способу и устройству для декодирования принимаемых когерентных сигналов, модулированных методом многоуровневой фазовой манипуляции (МФМ) с дифференциальным кодированием символов, с помощью метрики мягкого решения
Наверх