Устройство для контроля микросхем постоянной памяти

 

Изобретение относится к вычислительной технике и может быть использовано для контроля биполярных больших интегральных микросхем постоянных запоминающих устройств, программируемых избирательным разрушением плавких перемычек. Целью изобретения является повышение достоверности контроля. Устройство содержит генератор синхроимпульсов, счетчик адреса, блок сравнения, блок обнаружения ошибки, числовой регистр, источник постоянного напряжения, ключи импульсного питания, одновибраторы, элемент ИЛИ, блок хранения эталонной информации. Цель изобретения достигается проверкой микросхем постоянной памяти в режиме импульсного питания с номинальным и предельно допустимыми максимальным и минимальным значениями амплитуды питания при положениях строба считывания на границах и в зоне устойчивой работы для каждого значения напряжения питания. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51)4 G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

Н АBTOPCHOMY СВИДЕТЕЛЬСТВУ (21) 4307700/24-24 (22). 21.09.87 (46) 07.05.89. Бюл. У 17 (72) Т.А.Богунова, А,В.Изюмов, С.Е.Николаев, О.В.Росницкий, Д.В.Чабров и З.A.×óìàêîâà (53) 681.327.6(088.8) (56) Микросхемы серии 556. Технические условия — бКО.347.239.ТУ.

Авторское свидетельство СССР

9 769640, кл. G 11 С 29/00, 1980. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ МИКРОСХЕМ ПОСТОЯННОЙ ПАМЯТИ (57) Изобретение относится к вычислительной технике и может быть использовано для контроля биполярных больших интегральных микросхем постоянных запоминающих устройств, программируемых избирательным разруше1

Изобретение относится к вычислительной технике и может быть использовано для контроля биполярных больших интегральных микросхем постоянных запоминающих устройств, программируемых избирательным разрушением плавких перемычек (БИС ППЗУ).

Цель изобретения — повышение достоверности контроля.

На фиг. 1 представлена схема устройства для контроля микросхем постоянной памяти, на фиг. 2 — временная диаграмма контролируемой микросхемы памяти.

Устройство (фиг. 1) содержит генератор 1 синхроимпульсов, счетчик

2 адреса, блок 3 обнаружения ошибки, источник 4 постоянного напряжения, нием плавких перемычек. Целью изобретения является повышение достоверности контроля. Устройство содержит генератор синхроимпульсов, счетчик адреса, блок сравнения, блок обнаружения ошибки, числовой регистр, источник постоянного напряжения, ключи импульсного питания, одновибраторы, элемент ИЛИ, блок хранения эталонной информации. Цель изобретения достигается проверкой микросхем постоянной памяти в режиме импульсного питания с номинальным и предельно допустимыми максимальным и минимальным значениями амплитуды питания при положениях строба считывания на границах и в зоне устойчивой работы для каждого значения напряжения питания. 2 ил., 1 табл. ключи 5-7 импульсного питания,дешифратор 8 режимов контроля, счетчик

9 режимов контроля, числовой регистр

10, блок 11 сравнения, элемент ИЛИ

12, одновибраторы 13-15, блок 16 хранения эталонной информации. На ,фиг. 1 также показана контролируемая микросхема памяти (БИС ППЗУ) 17.

На фиг. 2 приняты следуюшие обозначения: U — напряжение питания, подаваемое на БИС ППЗУ, ()„„„, ()ц„м, U „, — значения амплитуды импульса питания, U, — напряжение на выходе

БИС ППЗУ в режиме считывания, импульс строба чтения, t „„ó tíîì э

t „ — временные положения строба чтения при контроле БИС ППЗУ, с„„

<о — время сохранения неопределен1478258 ной информации на выхода БИС ППЗУ по переднему и заднему фронтам импульса

oi фо питания, t, t — длительность фронта нарастания (спада) импульса питания.

Устройство работает следующим образом.

Управляющие сигналы с генератора .1 синхроимпульсов подаются на входы 1п счетчика 2 адреса ячеек проверяемой

БИС ППЗУ 17, ключей 5-7 импульсного питания, одновибраторов 13-15, блока

11 сравнения и блока 3 обнаружения ошибки. В соответствии с кодом на

Выходе счетчика 2 адреса выбирается определенная ячейка режимов контроля проверяемой БИС ППЗУ 17, в этот момент в соответствии с кодом счетчика 9 режимов контроля дешифратор ,8 режимов контроля выбирает один из трех ключей 5-7 импульсного питания и один из трех одновибраторов

13-15. При этом включается один из трех ключей 5-7 импульсного питания, импульс питания требуемой амплитуды подается на вход питания проверяемой

БИС ППЗУ 17. Считанная информация из проверяемой ячейки БИС ППЗУ 17 поступает на вход числового регистра

i0 запись информации в который осуществляется по сигналу, поступающему с одного из выбранных одновибраторов

13-15, через элемент ИЛИ 12.

Сигналы, вырабатываемые одновибраторами 13-15, задают временное положение строба чтения, амплитуда импульса питания и положение строба чтения определяют один из девяти режимов контроля, указанных в таб-, О лице.

Информация с выхода числового регистра 10 поступает на первые входы блока 11 сравнения, на вторые входы которого подается код с блока 16 хранения эталонной информации. В качестве источника эталонной информации могут быть использованы эталонная БИС ППЗУ, машинный носитель информации на перфоленте, перфокартах, магнитной ленте, магнитном диске или эталонная контрольная сумма, указанная в таблице данных на проверяемую БИС ППЗУ. В зависимости от выбранного носителя эталонной информации контроль БИС ППЗУ может осуществ>5 ,ляться либо в каждом цикле сравне ния побитно, либо в конце каждого режима контроля по сигналу "+1", поступающему со счетчика 2 адреса по эталонной контрольной сумме. В случае. несравнения эталонной информации с содержимым проверяемой БИС ППЗУ блок 11 сравнения вырабатывает соответствующий сигнал, поступающий на вход блока 3 обнаружения ошибки, который формирует сигнал неисправности, прерывающий режим контроля путем останова генератора синхроимпульсов и выдает сигнал "Негоден . Режимы контроля переключаются по сигналу

"+1", поступающему с выхода переполнения счетчика 2 адреса., на счетный вход счетчика 9 режимов контроля, после прохождения девяти режимов контроля счетчик 9 вырабатывает им- пульс переполнения, поступающий на вход генератора 1 синхроимпульсов и прерывающий его работу по признаку

"Годен". Источник 4 постоянного напряжения вырабатывает три значения питающего напряжения, поступающего на входы питания ключей 5-7 и определяющие значения амплитуды импульсов питания.

Таким образом, в предлагаемом устройстве предусмотрено девять режимов контроля, отличающихся друг от друга амплитудой импульса питания и положением строба чтения. Микросхема считается прошедшей контроль, если не зафиксировано ни одного отказа во всех девяти режимах.

Формулаизобретения

Устройство для контроля микросхем постоянной памяти, содержащее генератор синхроимпульсов, первый выход которого соединен с синхровхором счетчика адреса, информационные выходы которого являются адресными выходами устройства, блок сравнения, информационные входы первой группы которого подключены к выходам блока хранения эталонной информации, а выходы блока сравнения соединены с информационными входами блока обнаружения ошибки, управляющий вход и выход которого подключены соответственно к второму выходу и первому входу генератора синхроимпульсов, третий выход которого соединен с первым синхровходом блока сравнения, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности контроля, в устройство введены источник постоянного напряжения, первый, вто14782

Режим контроля

Код счетчика режимов контроля

Контроль при номинальной амплитуде импульса питания и номинальной задержке строба чтения

0000

0001

Контроль при номинальной амплитуде импульса питания и минимальной задержке строба чтения

Контроль при номинальной амплитуде импульса питания и максимальной задержке строба чтения

0010

Контроль при минимальной амплитуде импульса питания и номинальной задержке строба чтения

0011

0010

Контроль при минимальной амплитуде импульса питания и минимальной задержке строба чтения

0101

Контроль при минимальной амплитуде импульса, питания и максимальной задержке строба чтения

0110

Контроль при максимальной амплитуде импульса питания и номинальной задержке строба чтения

Контроль при максимальной амплитуде импульса питания и минимальной задержке строба чтения

0111

1000

Контроль при максимальной амплитуде импульса питания и максимальной задержке строба чтения рой и третий ключи импульсного питания, счетчик режимов контроля, дешифратор режимов контроля, первый, второй и третий одновибраторы, элемент;"

ИЛИ и числовой регистр, причем выход переполнения счетчика адреса соединен с вторым синхровходом блока сравнения и с синхровходом счетчика режимов контроля, информационные выходы которого подключены к входам дешифратора режимов контроля, выходы которого с первого по шестой соединены с управляющими входами соответственно первого, второго и тре- 15 тьего ключей импульсного питания,первого, второго и третьего одновибраторов, выход переполнения счетчика режимов контроля подключен к второму входу генератора синхроимпульсов, четвертый выход которого соединен с синхровходами ключей импульсного

58 6 питания, информационные входы которых подключены соответственно к первому, второму и третьему выходам источника постоянного напряжения, выходы ключей импульсного питания объединены и являются выходом питания устройства, пятый выход генератора синхроимпульсов соединен с синхровходами первого, второго и третьего одновибраторов, выходы которых подключены к входам элемента ИЛИ, выход которого соединен с синхровходом числового регистра, входы которого являются информационными входами устройства, а выходы подключены к информационным входам второй группы блока сравнения, второй синхровход которого соединен с пятым выходом генератора синхроимпульсов, второй вход которого подключен к выходу блока обнаружения ошибки. (у

Составитель О.Исаев т-.. лг Р Дпифн

Корректор М.Демчик эОвду оQ д ) -,;-;д.,;.

Подписное

ТТи" ä""õ<.,559

Ъ г .. (БНИ 1! Г",." ."- о -:.—;,ei:,„íî.-о комите":-" no изобретениям и открытиям при ГКНТ СССР

, 3О 5„ llacx a., Б"35, Раушская наб., д. 4/5

Прои.";вопств.=..- :-"n- -,çöÿòâãò-.,ск..=..й комбинат "Патент", r.Óæãîðoä, ул. Гагарина,101

Устройство для контроля микросхем постоянной памяти Устройство для контроля микросхем постоянной памяти Устройство для контроля микросхем постоянной памяти Устройство для контроля микросхем постоянной памяти 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к запоминающим устройствам с автономным контролем

Изобретение относится к вычислительной технике и может быть использовано при построении БИС ОЗУ и ЗУ на их основе с встроенными средствами проверки работоспособности

Изобретение относится к вычислительной технике и может быть использовано в устройствах со встречными средствами тестирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в высоконадежных вычислительных средствах

Изобретение относится к автоматике и вычислительной технике и может быть использовано для автоматической проверки функционирования программируемых логических матриц

Изобретение относится к вычислительной технике, в частности к резервированным запоминающим устройствам, изобретения повышение быстродействия устройства

Изобретение относится к вычислительной технике и может быть использовано в устройствах цифровой задержки информации

Изобретение относится к вычислительной технике и может быть использовано в системах -управления, к которым гфедъявляется требование по сохранению информации в оперативном запоминающем устройстве при аварийном отключении питания

Изобретение относится к области вычислительной техники и может использоваться в системах контроля памяти

Изобретение относится к вычислительной технике и может быть использовано в контрольно-испытательной -аппаратуре, например в пульте элекш тротермотренировки постоянных запоминающих устройств

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх