Буферное запоминающее устройство

 

Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах в аппаратуре обмена дискретной информацией. Цель изобретения - повышение быстродействия устройства. Устройство содержит входной регистр 1, N регистров 2, N+2 триггеров 3, N+1 элементов И 4, N+1 элементов НЕ 5, N+2 -й 6 и N+3 -й 7 элементы НЕ, блок 8 элементов И, вход записи 9, вход чтения 10, первый 11 и второй 12 выходы готовности устройства. 1 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (51) 4 С 11 С 19/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К A BTOPCHOIVIY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4183092/24-24 (22) 14.01.87 (46) 07.10.89. Бюл. Р 37 (72) В.С.Чернышев (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

9 974411, кл. G 11 С 19/00, 1980.

Авторское свидетельство СССР

М 551702, кл. G 11 С 19/00, 1975. (54) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть ис2 пользовано в буферных запоминающих устройствах в аппаратуре обмена дискретной информацией. Цель изобретения — повышение быстродействия устройства.. Устройство содержит входной регистр 1, и регистров 2, п+2 триггеров 3, n+1 элементов И 4, и+1 элементов НЕ 5, (n+2)-й 6 и (и+3)-й

7 элементы НЕ, блок 8 элементов И, вход записи 9, вход чтения 10, первый 11 и второй 12 выходы готовности устройства. 1 ил.

1513521

Изобретение относится к вычислительной технике и может быть использовано в буферных запоминающих устройствах в аппаратуре обмена дискрет5 ной информацией.

Цель изобретения — повышение быстродействия устройства.

На чертеже представлена блок-схема буферного запоминающего устройства.

Устройство содержит входной регистр 1, и регистров. 2, (n+2) триггеров 3, (и+1) элементов И 4, (n+1) элементов НЕ 5, (n+2)-й элемент

НЕ 6, (n+3?-й элемент НЕ 7, блок элементов.И 8, вход 9 записи, вход 10 чтения, первый 11 и второй 12 выходы готовности устройства.

Устройство работает следующим ?О образом.

Перед началом работы на шину сброса (не показано) (n+2) триггеров поступает импульс сброса и устанавливает их в нулевое состояние. Для запи- l5 си информации на вход 9 поступает импульс записи, по которому первое слово записывается во входной регистр

Высокий потенциал открывает по первому входу элемент И 4, на выходе 0 которого появляется положительный ими пульс длительностью c =,+ ь,<, т.е. длительностью, определяемой задержкой срабатывания элемента И 4, и триггера 31. Если длительность импульса записи 3> и, +ь,,то происходит установ триггера 3 в единичное состояние, что приводит к блокировке элемента И 4, если ь 2< + >, то триггер 3, будет в нулевом состоянии вви- l0

;ду того, что на его рулевом входе установится единичный потенциал с выхода элемента НЕ б.

Положительный импульс с выхода элемента И 4, поступает (кроме единичного входа триггера 3 ) на вход синхронизации регистра 2, и единичный вход триггера 3 . Происходит перепись слова с входного регистра 1 в регистр 2 и установ триггера 3 в еди0 ничное состояние. По окончании действия импульса с выхода элемента И 4 на первом входе элемента И 4 с выхода элемента НЕ 5 появляется разрешающий потенциал, срабатывает элемент И 4z

5 на его выходе появляется положительл л ный импульс длительностью ь = ь + с который поступает на вход синхронизации регистра 2, вход элемента НЕ

5, нулевой вход триггера 3 и единичный вход триггера 3„ . Происходит перепись слова из регистра 2, в регистр 2, установ триггера 3 в нулевое состояние, а триггера 3 „, в единичное состояние. Дальнейшее продвижение информации из регистра в регистр осуществляется аналогично. Обратная связь между элементами И 4, И 4„+, и НЕ 5„— НЕ 5 <+, компенсирует временной "разброс" параметров цепей записи регистров 2 — 2„ и временную последовательность сигналов записи с выходов элементов И 4, И 4 „+<, обеспечивая надежную перезапись информации из регистра в регистр.

Очевидно, что продвижение информации осуществляется до тех пор, пока поступившая информация не расположится в последнем и-м регистре 2 д (во время продвижения информации может заноситься в регистр 2„ — 2 новое слово). При записи слова в последний п é регистр 2 „ происходит следующее: триггер 3 „+, устанавливается в единичное состояние, а триггер 3 — в нулевое состояние. Таким образом, низким потенциалом с нулевого выхода триггера 3, блокируется по третьей+1 му входу элемент И 4 „ и появляется разрешающий потенциал на втором входе элемента И 4.„,, по окончании действия импульса с выхода элемента И 4 на первом входе элемента И 4 „+, появляется также разрешающий потенциал с выхода элемента НЕ 5„. При считывании информации на вход 10 подается импульс чтения, который поступает на вход элемента НЕ 7 и четвертый вход элемента И 4„+,,на выходе элемента И 4д+, появляется импульс длительностью t =24„+, + ь „+,, поступающий на входы второй группы блока элементов И 8, вход элемента НЕ 5„„, единичный. вход триггера 3 „ и нулевой вход триггера 3„,, и по окончании действия импульса с выхода эле мента И 4д+< появляется с выхода НЕ

5 разрешающий потенциал на четllew 4 вертом входе элемента И 4„, происходит перепись последнего слова из регистра 2 „; в регистр 2„.

Далее произойдет продвижение информации из предыдущих регистров в последующие до тех пор, пока последнее слово из регистра 2 перепишется в регистр 2 . Если длительность сиг5 нала "Чтение t ) ь+ „,, + < Ъ„+„то происходит установ триггера .3 „+ в . . единичное состояние, что приведет к блокировке элемента И 4„+,, если

t - С4 „, + O5 „,„, то триггер 3 будет в нулевом состоянии ввиду того, что на его нулевом входе установится единичный потенциал с выхода элемента НЕ 7.

Формула из обретения

Составитель Ю.Сычев

Техред JI..0лийнык Корректор Н.Король

Редактор Г.Гербер

Заказ 6088/52 Тираж 558 . Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Буферное запоминающее устройство, содержащее и регистров (и — информационная емкость, n = 2,4,6...п>0), входной регистр, (и+1) триггеров, (и/2+1) основных элементов НЕ, (n+1) элементов И, блок элементов И, причем одноименные разряды регистров соединены последовательно, выходы и-го регистра соединены с входами первой группы блока элементов И, входы синхронизации регистров соединены с выходами соответствующих элементов

И, информационные входы входного регистра являются информационными входами устройства, выходы блока элементов И являются информационными выходами устройства, выход i-го элемента

И (i = 2,3. ° .n+1) подключен к входу установки в "0" i-го триггера и входу установки в "1" (i+1)-ro триггера, выход (n+1)-ro элемента И соединен с входами второй группы блока элементов И, прямой выход i-ro триггера подключен к второму входу соответствующего элемента И, инверсный выход i-го триггера подключен к тре"

13321 6 тьему входу (i+1)-ro элемента И, вход синхронизации входного регистра является входом записи устройства, 5 четвертый вход (n+1)-го элемента И является входом чтения устройства, о т л и ч а ю щ е е с я тем, что, с целью повьппения быстродействия устройства в него введены (и+2)-й триггер, (n/2+2) дополнительных элементов НЕ, входы элементов НЕ соединены с соответствующими выходами элементов И, выход первого элемента И соединен с входом установки в "1" первого триггера, инверсный выход которого соединен с вторым входом первого элемента И и является первым выходом готовности устройства, выход

i-го элемента НЕ подключен к четвер20 тому входу (i+1) — го элемента И и перI вому входу (i-11-ro элемента И, выход первого элемента НЕ подключен к первому входу второго элемента И, выход (и+1)-го элемента НЕ соединен с

25 четвертым входом n-ro элемента И, выход (и+1)-го элемента И соединен с входбм установки в "1" (n+2)-го триггера, инверсный выход которого соединен с третьим входом (n+1)-го

30 элемента И и является вторым выходом готовности устройства, вход записи устройства соединен с первым входом первого элемента И и входом (и+2)-ro элемента НЕ, выход которого соединен

35 с входом установки в "0 первого триггера, вход чтения устройства соединен с входом (п+3)-ro элемента НЕ выход которого соединен с входом установки в "0" (и+2) -го триггера.

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано в системах приема и передачи дискретной информации, а также в буферных запоминающих устройствах систем вывода информации многоканальных измерительных комплексов

Изобретение относится к вычислительной технике, может быть использовано в устройствах визуальной индикации и является усовершенствованием регистра по авт.св

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении устройств сдвига, блоков памяти и блоков обработки универсальных процессоров цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения асинхронных устройств приема и передачи информации, каждая последовательность которой сопровождается стартовым и стоповым (одним или двумя) битами

Изобретение относится к вычислительной технике и может быть использовано при обработке информации в порядке ее поступления от абонентов, например, в ЭВМ при выполнении функций обслуживания большого числа периферийных устройств, в мультиплексорах передачи данных для накопления дискретной информации, поступающей из каналов связи, или в адаптерах локальных сетей ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в устройствах редактирования

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении асинхронных вычислительных устройств

Изобретение относится к вычислительной технике и может быть использовано в БИС буферных запоминающих устройств типа FIFO на совмещенных транзисторных структурах (инжекционных схемах)

Изобретение относится к вычислительной технике и может быть использовано при построении буферных запоминающих устройств в системах сбора и обработки измерительной информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении асинхронных устройств приема и передачи информации

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх