Мультипроцессорная вычислительная система

 

Изобретение относится к вычислительной технике и может быть использовано при построении мультипроцессорных систем повышенной надежности. Целью изобретения является повышение надежности системы за счет организации следящего контроля выполнения системных операций, запоминания предыстории использования общих ресурсов системы на фиксированное число системных циклов и дальнейшей ее обработки для выбора оптимальнойц стратегии поведения системы после сбоев и отказов. Поставленная цель достигается тем, что в систему, содержащую главный процессор 1, N исполнительных процессоров 2<SB POS="POST">1</SB>....2<SB POS="POST">N</SB>, запоминающее устройство 3, введены блок управления общими ресурсами 4 и блок защиты 6. 12 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУЬЛИН (19) П1) m 4 С 06 Р 15/16

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОИ ЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

H А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ (21) 4398573/24-24 (22) 22.02.88 (46) 15.11.89. Бюл. Р 42 (72) О.Б. Сенцов (53) 881.325(088.8) (56) Патент С111А Р 4282572, кл. С 06 F 15/Iá, 1981.

Органик Э. Организация системы

ИНТЕЛ .432, пер. с англ., И.: МИР, 1987, с. 18. (54) МУЛЬТИПРОЦЕССОРНАЯ ВЫЧИСЛИТЕЛЬНАЯ CHCTFÈA (57) Изобретение относится к вычислительной технике и может быть использовано при построении мультипроцессорных систем повып)енной надеж2 ности. Целью изобретения является повышение надежности системы sa счет организации следящего контроля santonнения системных опараций, запоминания предыстории использования общих ресурсов системы на фиксированное число системных циклов и дальнейшей ее обработки для выбора оптимальной стратегии поведения системы после сбоев и отказов. Поставленная цель достигается тем, что в систему, содержащую главный процессор 1, И исполнительных процессоров 2 ...2И, запоминающее устройство 3, введены блок управления общими ресурсами 4 и блок защиты 6.

12 ил.

1572221

Изобретение относится к вычислительной технике и может быть испаль. зовано при построении мультипроцессорных систем повышенной надежности.

11елью изобретения является повышение надежиости системы за счет организации следящего контроля выполнения системных операций, запоминания предыстории использования общих ресурсов системы на фиксированное число системных циклов и дальнейшей ее обработки для выбора оптимальной стратегии поведения .системы после сбоев и

Отказове

1I5

На фиг. I предстанлена структурная схема мультипроцессорной вычислительной системы; на фиг. 2 — функциональная схема блока защиты для системы с семью исполнительными процессорами; на фиг. 3 - временная диаграмма функционирования блока защиты н режиме смены задатчика магистрали; на фиг. 4 - функциональная схема бло" ка управления общесистемными ресур- 25 сами для семи исполнительных процессаран; на фиг, 5 — функциональная. схема процессорного устройства захвата магистрали; на фиг. 6-11 - блоксхемы алгоритмов функционирования под-.

3Q системы управления общими ресурсами в нештатных .ситуациях; на фиг. 12 функциональная схема двухвходанаго запоминающего устройства блока защиты.

Система (фиг. 1) содержит Главный

l процессор I, исполнительные процес" сары 2 с первого по седьмой, запоминающее устройство 3, блок управления общесистемными ресурсами 4, общую магистраль 5, блок защиты 6, локальную магистраль 7, линию 8 аварийной смены эадатчика, линию 9 запрета смены эадатчика, а каждый процессор системы — устройство 10 захвата магистрали.

Блок защиты 6 (фнг. 2) содержит дешифратор II формирователь сигна.лов 12, элементы ЗИ 13, 14,элементы 2 ИЛИ.15-19, элемент ИСКЛ1ОЧА1ОЩЕЕ

ИЛИ 20, КЯ-триггер 2.1. ПС-триггер 22, 50 счетчики 23, 24, элементы 2И 25-27,. элементы задержки 28-30, однавибратор 31 блок Двухвходован памяти За коммутатор 33, шинный формирователь

34, селектор 35. 55

Блок 4 управления общими ресурсами (фиг. 4) содержит селектор 36, регистры 37, 38, элемент 2И 39, элемент ЗИ 40, коммутатор 41, элементы задержки 42, шинный формирователь 43, блоки элементов 2И 44, 45,дешифратор 46, элемент HE 47, элемент 7 ИЛИ

48.

Устройство 10 захвата магистрали (фиг. 5) содержит блок подключения 49, элементы 2И 50, 51, регистры 52, 53 и селектор 54.

Топология системы основана на магистральном принципе объединения структурных элементов и содержит главный процессор 1 системы, являющийся основой нычислительнай подсистемы и выполняющий функции менеджера н обще.— системном масштабе, системное заломи" нающее устройство 3, являющееся в общем случае блоком оперативной памяти коллективного пользования, исполнительные процессоры 2 -2>, часть которых могут выполнять роль процессоров ввода-вывода, образуя подсистему ввода-вывода, другая часть — роль сопроцессоровров или сп е цвыч ислител ей.9 допол няющих вычислительную подсистему (конкретное их распределение зависит от спецификации конкретной системы и возлагаемых на нее функций), системную магистраль 5, являющуюся аппаратной частью интерфейса типа 11Ultibus " ресурсам коллектиниога пользования, блок управления общесистемными ресур" сами 4, являющийся аппаратным средством упранления доступом процессоров к ресурсам коллективного пользования, а также блок защиты 6, локальную магистраль 7, линию 8„ аварийной смены задатчика, линию 9 запрета смены эадатчика.

Архитектура системы включает подсистему управления общесистемными ресурсами, причем аппаратная часть архитектуры этой подсистемы образована. блоком управления общесистемными ресурсами 4, блоком защиты 6, локальной магистралью 7, линией 8 анарийной сиены задатчика и устройствами 10 захвата магистрали, расположенными в каждом процессоре системы. Программная часть архитектуры подсистемы управления ресурсами содержит вновь вводимые в интерфейс протоколы обмена, режимы работы и алгоритмы управления, поддерживающие аппаратную структуру подсистемы.

Иультипроцессарная система управ" ления работает следующим образом, > 7 точку.

При возникновении в системе нештатного события в блоке защиты б формируется сигнал запроса прерывания, который в ниде аппаратного сообщения по локальной магистрали 7 поступает в главный процессор 1. Однонременно в блок управления 4 по линии 8 поступает сигнал, переводящий систему в монопольный режим главного процессора 1, когда снимаются разрешения передач для процессоров 2 1-2 . Главный процессор 1 переходит к протоколу обслуживания ассоциативного отказа подсистемы управления ресурсами, выполняет анализ состояний аппаратных средств подсистемы, классифицирует отказ и осуществляет оптимальный вариант дальнейшего поведения системы. Блок-схемы алгоритмон работы системы н таком режиме приведены на фиг. 6-11..

Блок защиты б подсистемы управле" ния общими ресурсами работает следующим образом.

Часть блока защиты б,.содержащая дешифратор tl, формирователь 12, элемент ЗИ !3, элемент 2 ИЛИ 15, элемент

И(см110ЧАЮЦЕЕ ИЛИ 20, элемент задержки 28, элемент ЗИ 14, элемент 2И 25, элемент 2 ИЛИ 17, счетчик 23, эле5 i ) 222;

Мультипроцессорная управ. яюг ая система функционирует в рамках интерфейса Iultibus. Процессоры сис темь могут быть построены любым известным

5 способом {за исключением устройств 10 захвата магистрали), обеспечивающим протоколы обмена, предусмотренные н

tIultibus, причем наличие локальной магистрали ? не накладывает никаких ограничений на главный процессор 1, так как протоколы обмена по ней соответствуют Ип1 1Ьин в режиме обращения к устройствам ввода-вывода и ини— циируются аппаратным ипи программным прерыванием, При нормальной работе система функционирует в полном соответствии со спецификациями tIultibus, причем подсистема управления общесистемными 2О ресурсами выполняет как обычную функцию управления, так и функцию следящего контроля, при этом выполнение последней не оказывает никакого влияния на работу системы. Однако при 25 возникновении конфликтной ситуации, которая может привести к отказу ипи

"зависанию" системы, в работу последней автоматически включается протокол защиты и система переходит н режим аварийной работы, т,е. сохраняется функция управления на фоне функции защиты.

Архитектурной основой подсистемы управления ресурсами является ассоциативный признак конфликта. Признак может быть ложным или обоснованным, однако в любом случае он санкционирует включение в работу системы протокола защиты и соответствуюших аппарат-„ ных средств системы. Дальнейшее поведение системы при этом полностью определяется результатом классификации признака. Такой подход хотя и допускает возможность ложных отвлечений сис45 темы, однако позволяет выявлять в системе на ранних стадиях отказы постепенного характера, выражающиеся первоначально н виде сбоев или конфликтон на системной магистрали 5.

В общем случае все процессоры 1 и 21-2т системы автономно выполняют возложенные на них задачи, причем главный процессор 1, ныполняя общесистемные управляющие функции, 1оддерживает в. системе единство программных структур. Все процессоры, являясь потенциальными эадатчиками магистрали 5, устанавливают при необходнмосЭ ти в последней требуемые кацапы внутрисистемной связи. Еоммупикаппоншле функции в системе выполняет блок упрагле ния обще системными ресурсами 4, поддерживая соответствующие протоколы доступа и устанонпенную структуру приоритетов. Такое взаимодействие устройств системы обеспечивает ее функциональное единство при параллельной обработке системных и прикладных задач н масштабе реального времени. Блок защиты б осуществляет следящий контроль за соблюдением доступа и состоянием шины управления ресурсами магистрали 5, а также фиксирует все комму— никациониые преобразования в системе.

При этом последняя функция блока 6 позволяет восстановить предысторию события на фиксированное число систем- ных циклов. Наличие такого свойства в системах реального времени, которые не дают возможности предугадать поспедонательност|- выполнения задач, позволяет осуществить анализ прошедших событий, восстановить предысторию события, провести оптимальную контрольную операцию и выполнить логичес кий возврат системы в промежуточную

1522227

$etIT 2 ИЛИ 18 l)S-триггер 21, JK- тригер 22, элемен- 2 Ш1И 1() и одцонибрлор 31, является анализатором лины упавления ре (у р< л) 1И "! (Э) )< <не цч<н MerN< т

Яли 5 „- ОсиОВН(2Й ее ЗЯДачей лвл1<етсt3 бнару)(ение различных нарушен33й н paGTe мультипрОцессорнОй системы и емедленная реакция, Указанные сред,TBB отра)1(<Я!От спецификац)3и llpQTGKoiiB

131

Одсис темы эяциты и лнялизир<)ют слав

gK)II3He BccoftHBTNBHble t3PH331BKt3 33BP))fife ий в системе: цлрущения В рлб()тн" блока () уп явле !33!я Об)1!е с и с-.е иными ре с урс я(<и (нь(длчя разрешения доступа одцонне "

;ецио днум или более эадлтчикам

:còрлли); наруltfc ыия i ipolle copами ip(JTQKQHB ,Осту»л к

20 атклэы В стройствлх 10 элхвач а

1ЯГистрали процессор(В; цлрушец) lя в ницци 3 .)ил 1 с) Г TN маГHCTPBJIH ) цлрук)ения и (.áoH В Г рсдс тнлх Эл- ч<(1iNTbl С ИС ТЕМИ.

11;l входы Jtotllf I!bi) i 1 орл l 1 I!QJ3KJII()че3;ы

1иции рл.)реке 31ия B! .Мф-1!1 1)1<17 1)цп)ь1 у)—

pBIlJIP!! И)! Ре(ур()М)1 I ; 11 И(1 рлпИ 5, Де шифрлт<)р i 1 ньн!Олц

c HI ll It JI с . ) т<) 1 о н ьlx<)Jtd 11РОХОЛЯ <1еРВ 3 элеь<(ит 2 И11И 15, произведет установку RS--триггера 21.

Втор )й выход дешифр()тора l l переходит н ;)ктиццое состояние при отН TCTHHH IHTIIHIIHIX CHTIIHHH H1 .!!!!Н!!!!Н В! !,11113-81 þ7 - .)Тот cl! I IIBJi поступает нл перный вход элеме)3тл Зи 13, на дна других входа которого поступают, ! сООтветстне!3но сиГцалы тл)1ме1)НОГО конч рОля и л33нии 3ацятОсч и маГillcTpл ли 5 BUSY (с учетом инверсии) . Прц этом, если за 3(QHTpoJfbltoe время тай— мерного сигнала с инверсного нь(хода формирователя 12 не произойдет оснобо)кдения линии занятости BUSY, то на выходе элемента ЗИ 13 появится 55, активный сигнал, который, проходя че-рез элемент 2 ИЛИ 15, также произведет ! установку RS"Tр)3ггера 21.

Сл)едующа» <" рупия !!3 че r,;)-.- ; Вь<.. с

rJoJ! geII)II$pBTop;I I l от1)лжае:, ;н. ном .,;,Эе у1!Нч л р (ый ко-: щий ца е го входах . Очен)!) 1

НОСТЬ ЧЕТЫРЕХ ВЫХОДОВ ДЛЯ таКОГО обра-""- наци "-вязана с 1 е 1) что !

<Проня ель 12 „на ВХОДЫ КО торОГ я

3чод<КЧ).1:

3!ли нескольких е о входах, поэтому цесл<ТЧ. логически Значимьгх ситуаций! .::а вк JJBX ДешиФратора li 3 KBGcef-:. И<Яр" млльцых рабочих ситуаций, .;Пнгпа лх 3".

BeH ., ин иэ Входон ) н(1) рмяльна я пера бочля ситуа33ия кОГДЯ п<ассивць! Все

Входы 3 и аварийная ситуация, кО1 да ак--. тивны одновременно два или более нхо,Цов)) от(75рл)каются Hл

13ноич33ых кОдОВ из пятцаццяти ноэмо)(" них нецуленых ня Входах формирователя 12. Формирователь 12 -может быть построен ца основе, например,, од (о

Вибрлтовон т !TfB К i 55 ЛГ ч H;<) i.,;-„;e i

pQJ3Ь 1 айиера С<" 5Ь)т(- 1 СО-:11<я)3!Я)! ИЯ Н;,1 ходах при запуске,.::3!,JJI)-:., Нкс:-,3-"..:: В1ЦОй ДЛИтЕЛЬНОСти,,-<,11< т =-„;. О; .6 пульса ранца -.)ксималь:, 63- нреме-:".

СМЕНЫ ЭЯДЛТЧИКа

J3Qn)(eн Освободить млl истГ, . ь 5. л злдатчик, получ31В<1111) < В!: -.)JIBHHp от

vcтрОйстВл 4 < э()хаBTN < b ее, 1.аки. i Об" рВ3оМ формирователь 1 2 создает В сНс теме таймерцый сигнал к<)ц < р()ля Реального времени.

Схема. Состояца)1 иэ ;! . . ;та ИСКЛЮЧАЮШЕЕ ИЛИ 20, элемента Ядер)3(нн ки 28„ элемента ЗИ 1ч.. .элем".. та 2!1 элемента 2 И31И 17, счетчи":.а 23, эле мента 2 ИЛИ 18 и )К".Триггера 22н ;= . †:еспечинЯет контрОль соблюдени). Г<.-.зколя смены эяда Чика B системе, фиг. 3 3!рине(!ена временная диаграмма, поясняющая работу этой схемы.

=.)Лемент ИСКЛЮЧЗШЮЕ ИЛИ 20, на . один вход которого постунает cHrt!an с линии занятости BUSY магистрали 5, а на другой — сигнал с первого выхода счетчика 23, формирует короткие нмпул(-сы, как при освобо)3(дениц магистpBJ3H 5 задатчиком 3,!Череход BUSY в состояние лог. "i"), так и при захвате

) r3 ) 3 5-2-1

БН25- 1 ".jc I-". 1Е;.1 5. ОС тО«1131)5.— IIBT Е B5 . TT (52115Мч -Га 1ОР )1 ) 2 н)(еюЦий GP (-н:"из а)111)11 ), IBBI.

HQCÜI .IlI3BB133IЦНЦ;1: 1()311Я11,":: !IÐ, 5г)ИН У О У !

2 ,,«1Б(1а -, ) ЯД) BG! П} )1Ц 2) 1)12!I ("),Бд!)r&ITTTI» (ЯНЯХ" 22 X П 5)О))ЕССОР ПО15 5! -, а."- !3;3)TO,ОPМЯIIIT)g О П«5)rr y T) rI B УУ)2;Р25 3 @ÃP«5r «««

II ñ" II (! z2Br BIIIeНИИ Х 1(ЯН)33ту ;3 БЕ B 2,5ЛЬ

T(1T приор2итетной обрабо )"кц ааппосов! S

Бе 311фоа, Ором 46 Ц;)5н..л РО А1 РСБЯ

ТЮЛЬ 43 ЯГЛЯЕТСЯ бЪУЪЕР1.Ь)М ."ЕМЕНТ(5М с,тремя состояниям35 р а Блемент аадер;;:5

RN )2 фОРМ3 Р 2)ЕТ СИ1 Нал;БИ ) "21 OBBT )" Я у

TaKII; Образ!о).1, пои наличии ас; оциа ;б

ТИБЦО 5 ПРИБНЯ)(21 ОУ (ааа бчЛОКЯ -(rI3:; BB«5)ениЯ 5(Гх)Бань)Й B Ig !)2 1 co! "T 1 „IQ32(T -)! IzpQ!

8НВ У)32ч 210ОБ ать CT PVK T TTP y 1 — «! 2 1.1-!1-Бч)ю-!

)цех Запросов и I)pаБ!)Ланоств приори

ТЕТНОИ НХ ОбРабОТКИ ДЕ!))1)фРЯТ5О32505) ЧО У

УСТ )ОИСТВЯ 1 V Bß.KBI!ITB М Ги(. Тра)Ш)5

БХОДЯК1ИЕ Б СО СТЯБ КЯЖДОГО I :. РОДЕ С С(чР а

СИСТЕМЬ1 И ЯБЛЯК)ЩИЕС Я ())22Н)(ДХ)(5Л51Г(ЬН1)123И

B5TeNeTI I2ÌÍ ПОДСИСТ<;.13)5) ХПРБ. )31ЕНН31 сурсам312 рабата)ат следу}же Об)1азои у 55 При неоахоДимости Достух)ач к pecj)p

1" ЯМ СИСТЕ)У)НОй Мат ИС:У"roалн 5 ДРОБЕУС» ОБ

B КЯЖДОЬ1 ЦИКЛe 41Oob3PPzzre I ВНT)! I 2РчачиЦИИ с3)Гнах) запроса ВРУО)И, которьБ.1 пост1 фо Рмироаатех1е)) 3 и по !i) КIie 13а)113)ь1)(, Эл, . )")СНт 2П) 27 н Блемент;=. IIIB.)-1))13:,B 3(3 фо)р5

МИ|РУ)(3Т СИГНЯХ) KBBTIIPQ -: IIB:.",Б „

Блок упр5аяления снс e)12" .)1)1, pecópса 1и (! Р або Re 1 слеД 51ю)11Б).-1 15Qаао! I .

СИГИBIBI) запроса Ia дос vo к Бесур:- . 5) . . 3)а Гнс 1" 1 r3JlII 5 О 5" 1) 1>О1:;е C Ус GI!QB C(IC "

Ч 12

51О(VTI BI!I! Ца БХО121 1 Р! 22 (1. " Т О

3 ПРОСО B > ГДЕ fl)IIKCTBII)2$)C "5 C;",! П) r(1 1)О)11111)И

) 1.1

ГНУ !1Я CB f Tez(ETQ(2) 5, 11цуБ 52" .1) И 155523 К

С3, ГНЯЛЬ) ачапРОСЯ С 61)ХОДЯ Х„У,.Г,КГ "5 2)а Зй

Ц РЕ:.1 б5 !1(! ;" "1322 511= .)ТОБ Ц) !1-"! )-„ОС, „.I! - 3! 5-.« и Бхо)(У 33У:11122фх):;-(ОУУ;.;, .5о >r 1 Б-5 оч13ь)Б

Б ОЦЬ):«31, ))(- Н5 О - :; i!! ". )IО 5(а ")I) ПО !. " .ПУ) "Т

1) НЯЛ).,1 5С Х32,1)(Ог)О)ч 13"-Г2)г - Р!»,» Ь(- i!к,, который поаБО33ает при н()о(1х13)ди)11)с—

IB BI1r3eтИ1 Ь ПУООХО!2(па НИЕ 11Х 151!Н !)152!

З I3PQCOB Qт ПРОЦЕССОРОБ НД Б;5(ОД)51 ))Е,3)ратора 46 2 ". анись 11нфор. -(ацич!! B ()

I IrICTP З7 ПРОИББОДИТСЯ ГЛББ)1)М ПРО»

I ссорам I в делима обрацен11я к уст5-"

O)rICTB "I1r3 ВБОДЯ Б15)БОД«а! ПО II)jPJI)e ПЯИН)51 (.ИСТЕМНОй IIBIИC)."PЯ22И 5 ПРИ ПОМО)11И (иГняла 3 зписи 1(. )é(. с х)ь)боркой 1)е"!

3 истря ..! 1 йо шине а T« с-(нерее се«2-"- ."-(- ор 36 и элемент 3(1 (1О,,Д()ши;))1)атор1 х)6

ОСТРОЕН Hrj С2- ОБ" Ч 0 )ОМИ51 t)52)ITeTО IIC т=

ОЯСТБЯ и f 53ДЕРЗУИУ1Т -Гс)бЛ11317 ПБИООИ ГчОБ 1 )РО5.1ЕССОРОБ ° 11РЙНЗГ1«!)УK B ИСТЕИЕ У

ЛИНИИ )) ИЯ О!Дни 1;-, .Б-.:(О,У)ОБ РЕ т I)C Tа 38 ПОст 51язт -ИГнап! Ба)()рета С5ь)е)1151

ЯД а т 52 «И(Я 4» 15Х1 О К а Б а .!) "Г(Ь) 5 1 ПОД С)1 С " Е 11)51 йОЯБХГБНИЯ QGT,!Н1П) УЕ!13 1П1С)1У)ИУ КОТО)ЗЬ)Л

М

BAH e ТСЯ ИМП уЛБ1„!. И !1:- err ==; !QГ 3 T(OrIIT!);!

IIIB Этот сигн83, за711)о)31а „. ПБ)охо11Дюще

IBG БыхОД)ь3 рсГИ("5!5эа 33 аачро ОБ, по ,, СТ11П)!1БШИХ В ПЕПИ!3!;5 С!ФЕ1. 2) Б ЗДЯ Trr(5(B 2 а

)))!)ЯГИС 1 раЛИ О И 212! О 5 rKQI! IIII 1 5;:! «2Г1!„12115 .1 . -" Вия сбоеБ систем)51 BО "3рe ".ч пер). )rа(11.1 маГис с(чали 5.

После I)pHopMTBTÁQÉ обоабОтки по""

СТ ПИБШИ)(Б ЯПР)31" О Ц Б ЦЕ))1И)53 1)а !1 1)РУ У) 1 11

Ва Одном ИБ e;",""О Бьп(одоа пояВляется

ЯКТИБН)5)Д СИГН Д КО 2 ОРУ() Tregee ОПИЯ

И25 БЬ УГОДНЬ1Х БХ25Е) 2ЕНТ(ч Б 1 TIУI,IО 2TIOI(B ЪХ(а ментов 2И 45 либо Блеь)е13т ? 1)П)32 . .))I)

Г5ОСТ )ПЯЕТ IIQ ОДНОЙ I- )З Л12212:,4 1)а13Р5ЕОХЗ"НИЯ Доступа ВРРЯ Б наи)Золе(2 прнори:тетнь)и ня даиный1 момент х)ройте сор

СИС ТЕМЬЮ 5

)51РИ О611ЯР3)же11ии блОком Б833)ить)

@ какОГолибо а социативноГО приана ка иарудеиия B Функционировании ло,4СИСТЕЬЫ 3)Г)РЯБЛЕНИЯ (36ИИИИ РЕС3)РСЯ)"-:Н иа льмии 8 аварийной сие)3ь) зауЛЯТ2Н1ка

yC T 22ЯБЛИВЯЕТСЯ gy T«IBII(I„I)21 (У ИГНЯ11 атупанщий в блок уаравх15Б11ия 6 иа БTQ 3ь)В Вмодь) элементов 2., блока ()5 и

I1:(од алаиента )1), 4,! . ). "=.ти! 1 слу11)1-:

П;22ОИС)(:.- ;ИТ 11)чи))уднт-а.))51)О" И:! МЕНЕННЕ

1" !3), 221(!" .(5ЗЬ7 1(С)и!ОРИ ) eТОБ r) а)3 ЯРУ)Й5Н а Я

=;(О rpeKIIIIA ПРО I Q.<ОЛЯ дОСТ))пд I(МЯГ21С 1-рыли 5. С))Гнат) -ia линии 3 Бапре111 ет

Оча БР )ч)))ЕНИЕ )1О Т (!Па Б (1 5)а т (Н()(О)!(„ IIQII-!

K I i)otrr- НН 15)1)У) 1(, .) НН У1И Б Р 1Ы@ )3РВ)1О „Н ПН

"BÊÒÈ!3 I Q y СТЯ) . а БЛИБ 5!ч Т а"." "БPЬБ РО""!!2 I IIz На )21!И Ij) I 32 j B I)e!2!C 15 I 2 )25 1! !,-.2211 2

Ф

)чс 22 12) Х К;:. О Т О T О И TI 0 11 К I ) )6Н Е r 5 ГЛ а Tz У1)512)

i 55)О)3 С (ОП ) (-".=,r 1 ЯМЫ;2Е * 2 51(22T Z 1ЯПРО

:. . 5B ИЯ B."„Î !e РЕГHCTPß 38 I -1Стei id П «

;3!,;-:(. Ди ) Б )онопол -)IBM ре)т-п.) Гл Био Q 13о 1(е ссо2)а I 2 31 Р)Б1е)". 1) QIT, ссс5;;) 2 2 I31!1- чО Г - Б))311й ПЕРЕЦ ЗТНМ СО 1)511:У)(5;5) 2 а IB.г))страли 5 2 QCBQtoj((I!Bi T ее Остал,„..

22Ь» )Izjo)T CI" .Iph) .! rIB CI" Q! Т =: 85 Ба 1 ИТЬ

Ма)!2)С:.О IBB " ; ИЭ- Ба ОТ Т "ТБББ I II 11.""УЛЯ

111 Щ а I IIBB33B)é П)11)1)Е .. QP ) -П(чЛУ) .25ЕТ мы Гистр ялн 5 ие по (1ротоко531, Eoc T ó! Ia а ПОI zrzPq>TI()I!2 (ИСТОr. )221 B ОБ2:10ПГО1ХЕ ..:— с(*ори)13) вариант со;3- E."I- :4 Б) - . Б1(а)()1))и5)и

1 ) и r . r1 е Ц С т Б и и и И . !

J!Qr ) УП Г1НАБЦС!Г 1 :. )чО) 11ЕССО1) а K HH .)5,;-.Р;..!qrr;IB О 3)1)УТРЕН1)Е)(-.ОС ) О1)Н1И 6ЛО) д 1Б5.)днц::ния !1 1.5).у5)еr="rх. j, ÿeò..31 Б pp"

;")(;,;. Е О))Р)3Kjrr НИ)1 K 2,.«(ОО;-. -; Bey, BBQ,(ya =

Б(13, )5о 5!552, 5"- )!,5Н52У!,Х 1 5„2Г21(I раЛ)!

-2-1 3 н BÄ!QT, 1 О3 )У !. Б:;,)11()рк) Й по 1)13н) е а)2РЕСЯ IIPII )ч!О))О)5113! ССЛЕКТОт а 31:.5 Н Э))СИЕН" !

Г .2 (, 5 .. . 2 ДЕ 5 :... 3!C II e) I 12311)3! Б 1;!,:,3.1)И Ä1 0

I 333)337

1?< р!)1(!1 Вх< >?(б))(<)к л ff<) ft t

f(!1)I 4 9, J(c <. !1!(Хрсэниз!11)уе < ся cite т <»t1

ft»ft"I < . и н л?!Ом BCI 1, и н Биде c ff t ил)lл

BRI;QI. Наступает нл первый вход элемента (1 эО, О;;;,<хп??л этого элемента си?в нз)! <»po<л !!ранее:op3 ВРРО па шине управления ресурсами маги<трали 5 iioст;пает нл»)x<)f(блока управления 4, ката ...:.(й после f! I)»fopèòeòf?OE : абработк?1 лктинпэнруе г J! !»!,г) разрешен((я доступ-. ВГ1,N да?(но? ) !(ро(»ессо1)а, oднавpe— манна: -имая )1 -игнлл ВР1 ) с менее пр»,; итетнага,-ацеññopè. Сигнал BPFN па "v)»p;T (.л E!таp<)i Бхад блока под

15 кл;; ?e!!, l 49 Где объед((ня)?сь с сигнлВР1:(,,, Гo < Бит (E включень-;ю блок 49, ЛК»ГОЛЬ) )P Д ПУIIE .! (»»»)ОЦЕС»ОО ОСВО

)o<()! < Jil1нию 3 -"!13(I О T t млГист рлли В1» Y t с ; .(.з)» с . Ота.:.ой поступает на третий

l I?I

Вход б?Iака пплкл)ечения 49, последний установит Внутр(: (1!Нй сигкал занятости магистрали 5 B В1;К".1., па т; тающий через элемент 2И 5) нл линию занятости магистра»!и 5 В ВЮ 1 . О этого момента 25

I и р О це с с О р c T p» H o E? H T c 3? 3 я д л т ч и к а м м л гистралп 5. Одновременно нл гретьем ньвсоде блока подключения 49 уста(?анЛИБ ЕТСЯ Л)кт!»?)НЫй C-E»ÃÍ IË РП ., КОтарый включает GynepHfte элементы пра30 цессара, пацключля его внутрен ю маГистра?(ь к системнОй .:-.Гистрали 5»

Если блок управлекия 4 снимет сигнал

ВРИ „ та как-тал?>ко процессор. в данком цикле снимает си-нал I?GROIN, ОЛОк пацкл(<)ч е?пп! Ян томлти»?е cKH cHH мет сигналы В1)БЛ. и ЕБГ, соответственна освободив л ию ВЬБУ млгист али 5 и атк?(ючив процессор от магистрали

Регистр 52 обеспечивает возможность блокировки устройства 10 захвата магистрали внешним задатчикам, причем первый ныход регистра 52 позволяет заблокировать сигнал BF»EO второй — сигнал BUSY, третий — сигнал

BUF.

Регистр 53 обеспечивает возможность каптро?(я состояния устройства 10 захвата внешним задатчикам. Доступ к рег)(стрлм 52 и 53 осуществляется по ()лгистрял!» 5 через селектор 54.

Таким Ооразом, если по ассоциативному признаку, установленному б.»а!»ом защиты 6, главный процессор 1 иденти- 55 фицирует Откяз уст?>Ойствл 10 зяхвятя магистрали какого-.либо процессора системы, та Ои имеет возможность приtIgДИт<. Л)»НС ! !i!" IffTI» ЭтОт i!P

i l " C) l K (! 3 Л 1) и р и у л л и з о б р е т е н и я

11ул?» (!»прс)((есс.ерная вычислитель!?Яя сHСTе f;1 садс pR.!п(itя ГллВH(:(й прОцес сар, N испслнител: ti..tx процессоров и злп<)минлк щее устройстнс, причем первый

f) tt ! хад-н(!ход! Адрес (.»(:.н ?ые управления главногс) праце сора подключе!»

)! нл к адно<; <е(?ным Бхацл)1-!3(»!хада?1 ;(!.",ДО ГО иэ N i)cr;ofitlliте)?е ых Etpof < . и запоминающего устр яства, ч а:=" ö л я с я те;, то, I и Вы(1!е!»ия падеж)?ОС п» <-и< е;ь(,, сче", ОрГлнизлци(» следящеГО ка. TpoJIEE EbiHÎJE кения системных операций, запоминания предыстории использования . .-";.х ре— сурсон системы на (1)иксиронл :а=-. чнсло

cистемных цHклов и дягьнейшей "=е обработки для Быбарл ппт?»мальной стра". тегии по! еде;-<»:я с(!стемы после сбоеD и зтклзан, в (?ае введены (лок упря:::— ле:(ия oDII(lfi>IE ()ресурсам(:, и 6?Iol.

\t tt

Гр!»чем вход-Вь?Хад Il?»вес (данные) управления (ллвнога iiрацессара подключен к одноименному Вхацу †Выхо блока з . ц-»ты, ыхап лвлр!(й??ой сме:?ы злдлтчпкл кс горага подключен - одноимен(аму вход; блока управления а""1-»ми pecypcлми, хад запрета сме»па задлтчикл котс. рого подключен к одноиме!»!?О)»у ВХО(»»» блока 3 Щиты, . ХОД .: » рес (д<»н !»!е?" упра пения котпрагo ?еp,"=з с - емну(<) мл гис траль подключен к

Одноименным Вы .одам главнага процессора,. (Ходам»<1»!СпоЛНИТЕ3(Ь".ЫХ Пр цесс ран вь)х»эд»-м запоминающе гс у-тра йстн Я, вхсд-!>ыход "Адрес (дл(?!?Ые? " управления блок- управления оба(!»ми ресурсами через системную магистраль подк);ючен к с)днапменным -нходам-выходам Глагнoãа процессора, Входам-выхода:; И испалн((те??ь!?Ых процессоров. входя(1 выходам запоминающего устройства и входам блоха лщ((ть;, при этом блок

3 ящиты сОде ржит дс It)3!Ij) рлтОр ) <()Ормиро ватель сигналов, первый и второй элементы ЗИ, с первого па пятый элементе IIIIHI t зле(мент ИСКГДОЧАЮЦ!ГЕ 1ПИ у

RS-триггер, IV. — триггер, первый и нторой c»IPT»EHEEE, с первого па третий элементы 2И, с ".åðâîãî па третий эле1522227

1111нты задержки одновнбрЯ""таo блок

Д1 ухвходовой пяь1нти, коммт> 1" ятор. 11111в-Н1 1Г»1 фа р Мнр О В Я Т B p Ь И С Е Л Е К Т т т р Гт р Ит? Е Ь1

В, оды ттзщ11фаатора . Лт рвый т-,, o»! IBpBG ф Э Л Е Мю ЬР 1 я 1 И П»2 О У т» «З1;т ) «. «" Е ОВ («Г О ,"1

2„11»т H 1 БУTIПB» тттт ПМЯ11ИОНБЬ?х

В од< В блОКЯ двухВходокОЙ памяти об "

Р З УЮТ ВХОД 1?ДРЕС ДЯННЬ1 :-! 3 УПРЯВЛЕ"" т» ° тт н 1я gpQКЯ B Яib»iòbi Bopâü?«1

1 1«

Р ТОРа СОЕДИНЕН С ПЕРБЬ?М BXG»«тсзЬ1 БТОЭО" лем<ъч гя «833> выход i(G To! GI< j oo:1

К «ОЧ«-,1- N (" ВХОД\1. т«Б ТП11ГГ. :»тт В:т От-)О 1

«т(«1 ДЕ?Б«ифРЯ !«OЯ = ° .(«Д 1П>тi «" :т « 1РЬ Ь, ».,.т, :,ОМ ПЕРВО т О ЗЛЕМЕ:ITB Мт II ПЕРВЫМ 1\

° ;дом т ретьегО элемента ..И1111 Быхо -,, (;,. рого подключен к И-Входу 1-;"--три?..:. ера» Выход первого элемента ЗИ саади:

E е. .!j с BTopbB4 ВХОДОМ Второ ГО элемсн .","..

И" . Бьг Gp«bE д шифра Оря Гре т . е 0

s G ь1 - . тОЙ сОединены с первОГО Во Ме "г

ЕРТЬий ВХОДЯМИ (11ОРМИРОБЯТЕЛ51 СИГНЯЛОВ т рямОЙ Выход кОтОрОГО пОдключен к си11"

РОБКОДУ 1.К-ТРиггеРЯ II HB5IBcTcII Bbil.о " ом запрета смены задатчика блока за-kTbl » ИНВЕРСНЫЙ ВЫХОД фо РМИРОВ ЯТЕЛ т1

ИГНЯЛОВ ПОДКЛЮЧЕН К ТРЕТЬЕМУ ВХОД „.т ервОГО элемента 38» BF рвому Входу торого элемента ЗИ и входу цервого

ЗЛЕМЕНТЯ ЗЯДЕРЖКИ» Bb!XOP КОТОРОГО СО- -.тт единен с Вторым Входом второта эле"-. мента ЗИ» Выход которого подключе1;

»1ЕрБО11у Вуоду Ча,т «аЕВТО1 O -"«1Е11 Ч" 5», 2ИЛИ, выход ко ворога«соед1лен с ! дом установки нуля первого счетчика»

1 C ЕТН" II«! Б" ОД КОТОРО1" II" т" ЛЮт»ЕИ F;" ЗЫ ходу первого зле?1е«1«fя «И II перво?«ту

ВХОДУ - TОРОГО ЭЛЕМЕ1тта gj,»IIIôGPМЯЦИонный Выход перБОГО рязрядя первого с-четч ик я подключен к первому ы-.. -О5,-:у злемен 1 а И .«»тД6 ттт?ОД E И«4, к

fgТрИ1 ГЕрЯ И ПЕрБОМу Бкодтт 11 -;.. (;1 :

ГРУППЬ1 БХОттОБ КОММУ ГЯТОРС 1«1151Ь(«».,»>

Цио??ный ВыхоД БтОРОГО Р-?BP5"..Р2 - =ь *

ГО Стт Ет ЧИК Я ПОДКЛЮтт ЕН 1. ЦУО Ц(т 1 триГ Гера н ВтОрому Входу перВОЙ г11".;тп" пы входов коммутатора» выход элемента ИскзпОЧАВЩЕЕ ИЛИ соеди«?ен с первым входом первого элемента 2И, прямь1

ЗЫХОДВ1 хъ. т-ТрИГГЕра И ХЬ-?рИГГЕра СО-. единены соответственно с первым х Б1О-Sf3 рЫМ ВХОДЯМИ П»»ТОГО ЗЛЕМЕНТЯ 2ИЙИ» ВЫ"ХОД КОТОРОГО СОЕДИНЕН С ВХОДОМ О??НОВибратора, вторым Входом Второго эле-мента 2И, шестым Входом первой груп:

НЫ ВХОДОВ КОММутатора И НВЛНЕ»СВ, БЫ.- » ходом аварийнОЙ смены задатчика бло== ка 3 ящиты инВерсный Вьв1од РъЬ три ГГБ" ра пОдключен I(третьему Входу пе1ЯБОЙ, Группы Входов;(оммутаторз, я ннверс ;;bi«1 Выход 1К-твиггеря подкл10 ген к четвертому 3xаду первой1 группы Входов ;(ОММУТЯТ OPII » ТРЕТЬЕМУ БХОДУ ВТОРОГО элемента тИ и Бтороьгу Входу перВОГО зле?пента 2И» Выход Iiepooго элемента

2ИЛИ соединен с Входом установки нуля РЯ-триггера и Второго счетчика .3торыми Входами траTbpi Î и четвеотого элементов 2?ПИ» Выход второ, 0 злеме 1-. тз 2И подключ н к Входу Второго зле1.1 .,«НТЯ ЗаДЕРЖКII И Ст«ЕТНОМУ ВХОДУ B TO рогс счетчика, информя1111онные выходь1 ,.д 1оро Го соединены Входами адреса первой группы блока двухвходовой паМЯТИ И ИифоРМЯЦИОННЫМтт БХОДЯМИ BTO рой Группы ком lутятОра, Bhlxop, втОрОГО элемента 3 адержки соеди11ен с Входом

-" ÿliHch Олокя двухБходОВОЙ памяти» вхо»

?7ы адреса BTopoé Грьтппы и парный и

BToPGÉ Входы BbE6OPKII KGTGPQA соеДине"1ы с первого по mccтой Выходами селектора соответственно, седьмой„ вась" мой, девятый Бых(;ды которого соединены соответственно с первым входом тре" элемента 2И „, c Bxopol! BBI6op8 т(авя5т, M BXО«то«1 ПяяПЕ(цЕтт?тя КО«»ътт«татора» Выходы котopoго поразрядно соеди"

11е1?ы с ?III(go? маттион1«?ыми Выходами бло

1.-я двухвходовой "пямят",, и Вхопами 111ннНОГО ИОР1В«т?РОБЯТЕЛЯ» Б1(ОД РЯЗРЕЖЕНИП

;, у Ор z o со динан .,Быходо?1 тцетьего

Э т ЕЬт« ;-1 я ЗЛЕ1>жхтт ВЫХОД ОдЧОВИбрято

PB ЯВЛЯЕТСЯ ВЫХОДОМ ЗЯПРОСЯ IIPBPbIBBНИЯ блок - з ящиты - I opoi. Бхсд . ПЕРВО ГО . ълемен 1 Я 2ИЛИ Явт1Яе 1«ся Bxoiloig про11?ЯМ««1НОГQ «.IgPOCB 6ЛРКЯ ЗЯЦИТЫ БЬтХОДЫ чинного (11ормировятеля являются выхода". ь 1» Л- . !Ibo(6ПОка з Вшиты» Бьп(од тре

Т1 «1 "O:-!П" 11:. IITU. Зат5Е1. жЬ B ЯБЧЯСТСЯ ВЫ ходом. I(BIIтирования „обьедиь1ен11ь?е BTQ

OO1 HZOp, Рт ; ЬЕГ0,1 5?МЕНтя .:-И И БХОд чтения:..., 1;(:.? двухвхот»ОБОЙ памяти явЛ1т1Ртся Входом чтения блока защити, Бходь? селек тОвя ВВЛ5?ю1 ся ядре снь?ми

Входами блока защиты, а блок управления общими ресурсами содетр:кит селек" тор, первый и второй регистры, элемент 2И, элемент ЗИ, коммутатор,- элемент задержки, шинный формирователь, первый и Второй блоки элементов 2Н

Деп1иФратор, элемент НЕ и элемент 2ИЛИ, Причем Группа Бходоы селектора явля ется Входами адреса блока уцравления

ОбЩнми ресурсЯми» первый Выход селек тора подключен к первому входу зле" мента 2Vi, Второй Выход которого подклк. - ен к первому Входу элеме1та ЗИ, )У

f522227 второй и третий входы которого являются соответственно входом нуленога разряда адреса и входом записи блока управления общи»и ресурсами, выход элемента ЗЛ соединен с синхровходом т

5 первого регистра, группа инфор»ационных входов которого является -входом данных блока управления общими ресурсами, а вход установки нуля являет- о ся входом сброса блока управления общими ресурсами„ныходьг первого регистра поразрядно подключены к первым входам первого блока элементов

2И, вторые входы которого поразрядно соединены с выходами второго регистра,- группа информационных входов которого является входом сигналов запроса доступа блока управления общими ренурсами 1 сиихронход второго регист- 2П ра является входом синхронизации блока управления общими ресурсами, вход запрета записи второго регистра является входом запрета смены задатчика блока управления общими ресурсами, 25 выходы первого блока элементов 2И поразрядно соединены с входами первой группы коммутатора и входами дещифратора.„ c. первого по- седьмой выходы которого подключены пораз"..ядно к пер- Зп нмм входам неoporo блока клементов

2И, восьмой выход дешифратара подключен к первому входу элемента 2ИЛИ, I нсе ньгхсды дешифратора поразрядно подключены к входам второй группы коммутатора, вход ныбора канала которого является входам нулевого разряда ад реса блока управления общими ресурсами, выходь1 коммутатора поразрядно подключены к информационным входам шииного формирователя, вход разрешения которого соединен с входом элемента задержки и выходом элемента 2И, пер" ный вход которого является входом чтения блока управления общими ресурсами, выход элемента задержки является выходом квитиронания блока управления общими ресурсами, выходы шинного формирователя янляютсй выходами дан" ных блока управления общимн ресурсами, выходы второго блока элементов

2И и элемента 2ИЛИ являются выходамн разрешения доступа блока .. правления общими ресурсами, вторые входы второго блока элементов 2И и вход элемента НЕ соединеньг между собой и являются входами аварийной смены эадатчика блока управления общими ðåñóðсами, выход элемента HE подключен к второму входу элемента 2ИЛК, ::), 3 7 (/1.,

Ч 4

1

1. ю

;;

/ !

1 1! .

Х 1 —

t ) )

:I

I !

l ! !

) ) . (1 з !, М I

l с Ь ! ). =. -, р

1 т

) (.с г . 6

Ь

3 ,/

;: . 5

Ä? б !

1

i !ь

Г

J 1

J

;,, .

1522231

Г .у !

f. /, Ф

Ц.,)", .У

j. у(, /

1 ( Ч

iI., . " ." ", > ,.,М

l ) ,I М;i j pe,"„:7 i с7" йУу,4 4 l ;,,.удй;;,л":"A, - г/...,,." Р;1

;i

1 ()

1

- i

1

:)

3

Ь (1 ъ„, j

Л

);/

ti ,) : 3:... 1 " р"

@у уу а щ фф f Q g - Ы „,ф ур-;.р g ." 1 « фрЯ, Г7 Ф

::-Л =-=. (: )

) ..,.Ф"

О

r ) С Р.-:/Щф ";Г - .."": с" Щ й.(й :" " ф, 0 с L 4 - " р;,» и 4 . „ з,а"86МФЪ,Х,:. ГУ 7Хд а ;--:А

« «

Я у (ЪВ

/;

A, "" ".гУ

7, ", PApd8 8FWNQ Р-.У, А - 1

Ь. p6aа и йс .

-Ю а с= (z!TM Fp М26 С" ХУ : "";ф ф

- « g+CF6 С Фф,"фф, Я ,ф /,Я= Р ж ь у yФ =-=

1 "= " Агу уб л ." Юр/РУ7ЫУ /ЯУМ/ 4е7-=г "/,", /gal ",, . ;, .,а» Г "." " . » lir ъ ... . Х .

f;- ?tn ygj ц дс :;.: .. :y7py, f.; г, фр ., .:,у,, рррр,",д ф

2 „/Т-/37Ф/4 g . ; — ",:.а л. Фй бала 4

» Уе

9(6У УЕДУ Р/ "РЖУТ/Я фРМйУ1 PPNfPA.".Ф/МР f МФ»»»ЮХ

PPyg ÐÓ7Ð Я,УР фДУ ЕУ .уу ф ФФ7, .ЕЕЮЙ ".А g P

pusZz8z ФмР

L ЧМЯК МЙИЯ Ф 1 ЯОК + — @ВЕ

П >63И КМЬ АФ АЯ:::гЕУ д . - ЩОРС Щ ДУ»е»РР Я -: РУУ ».»»Е.:УР Я Р ф фЯЕЕУ

I»IHQII0DI»»II»I»» COEI%G5 »» :»» - » . ЭМ ФЪ «» -МЗЬ» (й»» ВВ Ъ » 4 7» 3» . OWE $63_#_EA7$N й@й Е.".,Л

ЦЕЕЮЯРЙЕЕФУ fP ПО"УЯС УОд «Cl

1Е»»

» а «а»»им.к» »с л» .Е. М=. х мв., ю «а вю дЫРА Е Е Мд / ФЩМУУУУ ЮСУПКЕ,ЕФУДУ

g67p6& Р8 ф p4". ФРИ РЮРИК.ФАТУМ Уущй

Egurpebю Ее cere"лМ ае .4а чаа Ê

Ф 4йфРЯ".,дй Х If Å» Ñß" ßÓÐI - Е» У е» «

/, Е, э - )

Ф

Е(6Я,=. -" "4КЕУУЕУ&ЙЕ =-:= .ЕЕУР— УГЛЕ = )

РДУДУУЩ ЩУРЕУРД ЕЕ 7 PPPyggg..- 3 3РЩ/. ЮЬИУУ ЯДЖЯМ 8К> У, ЕЕфУДУЕЕУЕЕиЕЕЕРУД ЕЕеЕУ»СГЕОЖУЕ » ЕЕеЕ ГГЕУ

УД ф gg+g P . Риф ЕЕЕ д %ЩМ,УРЕЗ/д. йа» » в»»»Ф6

»» ЯВ»» Ц»ИИЮВ».»33 ц уа lN мй и /УЙ .,д, », »а»»» . \ЫЖСВЯа43Ж (-» .. »»» .»» »»»»»» 5» И» Фй »

".;др Ерие 1 йэ. а Ф ® У

Усвъ»ы-" ы»»»»ем.ежа» с»»»»»»». »»М»»»мззвьаююзим всжй ай»«

1522227

Составитель В. Резваи

Техред А.Кравчук КорректорЛ. руиар

Редактор А. Долииич

Заказ 6965/ч7 Тираж 668 Подписное

ВНИИПИ Государственного комитета по иэобретениям и открытиям при ГКНТ СССР

ll3Î35, Москва, 3-35, Раушская нлб., д. 4/5

Производственно-издательский комбинат Натент", г. Ужгород, ул. Гагарина, 101

Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система Мультипроцессорная вычислительная система 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для создания многопроцессорных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано для построения высокопроизводительных многомашинных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано при создании многопроцессорных вычислительных систем

Изобретение относится к автоматике и вычислительной технике и предназначено для применения в устройстве для сжатия двоичных векторов и других системах логической обработки информации

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано для контроля корректности распределения ресурсов

Изобретение относится к вычислительной технике и может быть использовано для сопряжения вычислительных машин с общей магистралью в многомашинной системе

Изобретение относится к вычислительной технике и может быть использовано в АСУ ТП

Изобретение относится к вычислительной технике ,в частности, к автоматическим и цифровым коммутационным системам, обеспечивающим параллельное и приоритетное распределение информации между элементами многопроцессорных ЭВМ

Изобретение относится к вычислительной технике и может быть использовано в системах управления

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к системам передачи стоимости товара при безналичных операциях

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к области цифровой вычислительной техники и может быть использовано при организации многомашинных комплексов и многопроцессорных систем

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к области вычислительной технике и может быть использовано в цифровых вычислительных комплексах высокой производительности

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к вычислительной технике и предназначено для образования коммуникационной линии связи между двумя устройствами
Наверх