Устройство для сопряжения эвм с факсимильным аппаратом

 

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных высокопроизводительных комплексах приемо-передачи и обработки факсимильной информации. Цель изобретения - расширение класса решаемых задач устройства путем обеспечения буферизации данных, а также исключения жесткой синхронизации между моментами поступления информации в регистр ввода и считывания ее центральным процессом. Для этого в устройство, содержащее блок приемопередатчиков, блок прерываний, дешифратор адреса, мультиплексор 4, блок хранения адреса вектора прерывания, триггер выбора устройства, блок дешифрации управляющих сигналов и регистр 8 состояния, введен блок буферизации информации, состоящей из двух коммутаторов, двух узлов хранения, узла дешифрации, узла синхронизации, генератора тактовых импульсов и регистра данных. Устройство имеет два режима работы - считывания информации из факсимильного аппарата в память ЭВМ и вывод из памяти ЭВМ на факсимильный аппарат. 5 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) (51) 4 С 06 F 13/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

К А ВТОРСН0МУ СВИДЕТЕЛЬСТВУ

1 (21 ) 4417536/24-24 (22) 28.03.88 (46) 23,11,89. Бюл. 11у 43 (71) Московский электротехнический институт связи (72) А,С,Аджемов, Д,А.Ежков, В. Г.Жиганов и И. А,Мамэслев (53) 681, 325 (088 ° 8) (56) Авторское свидетельство СССР

N- 552601, кл, G 06 F 3/00> 1975.

Устройство параллельного обмена

И2 (15KC-180-032), Техническое описание и инструкция па эксплуатации

3.858.383.ТО, 1982, с. 6. (54) УСТРОЛСТВО ДЛЯ СОПРЯЖЕНИЯ 3ВМ

С ФАКСИМИЛЬНЫМ АППАРАТОМ (57) Изобретение относится к области вычислительной техники и может быть и спольз ов ано в автоматизированных высокопроизводительных комплексах приемопередачи и обработки факсимильной

2 информации, Цель иэ обретения — Pac ширение класса решаемых задач устройства путем обеспечения буферизации данных, а также исключения жесткой синхрониэации между моментами поступления информации в регистр ввода и считывания ее центральным процессом, Для этого, в устройство, содержащее блок приемопередатчиков, блок прерываний, дешифратор адреса, мультиплексор 4, блок хранения адреса вектора прерывания, триггер выбора устройства, блок дешифрации управляющих сигналов и регистр 8 состояния, введен блок буферизации информации, состоящий иэ двух коммутаторов, двух уэ.лов хранения, узла дешифрации, узла синхронизации, генератора тактовых иилульсоа и регистра даииаос.устройство имеет два режима работы — считывания информации из факсимильного аппарата в память ЭВМ и вывод иэ памяти ЭВМ на факсимильный аппарат ° 5 ил.

1524060

Из обретение относится к вычисли-, тельной технике и может быть использовано в автоматизированных высокопроизводительных комплексах приемопе5 радачи и обработки факсимильной информации, Целью изобретения является расширение класса решаемых задач путем обеспечения буферизации аналоговых сигналов факсимильного аппарата.

На фиг. 1 показана функциональная схема устройства; на фиг, 2 — структурная схема блока буферизации информации; на фиг. 3-5 — схемы реализ ации узлов синхронизации, дешифрации, блока прерываний соответственно.

Устройство содержит блок 1 приемопередатчиков, блок 2 прерываний, де.шифратор 3 адреса, мультиплексор 4, блок 5 хранения адреса вектора прерывания, триггер 6 выбора устройства, блок

7 дешифрации управляющих сигналов, ре" гистр 8 состояния, блок 9 буферизации информации, На фиг. 1 показ аны также 25 линии 10-33 связей между блоками, Блок 9 буфериз ации информации содержит (фиг. 2) первый коммутатор (мультиплексор) 34, первый узел А хранения, состоящий из счетчика 35, адре- 30 са и элемента 36 памяти, второй коммутатор (мультиплексор) 37, узел 38 дешифрации,, второй узел Б хранения, состоящий из счетчика 39 адреса и элемента 40 памяти, регистр 41 данных, гене-35 ратор 42 тактовых импульсов, узел 43 синхронизации, внутриблочные связи 4455.

Узел 43 синхронизации содержит (фиг, 3) ттриггер 56, элемент И-НЕ 57,40 триггер 58, счетчик 59> элементы И 6062, элемент ИЛИ 63, элемент И-НЕ 64, триггер 65, Узел 38 дешифрации содержит (фиг.4) элемент И 66, элемент ИЛИ 67 ° элементы45

И 68 и 69, элемент ИЛИ 70, элемент И

71, элемент ИЛИ 72, элемент НЕ 73, элемент И 74, элемент ИЛИ 75, элементы И 76 и 77, элемент ИЛИ 78, элемент

И 79, элемент НЕ 80 и элемент MJIH 81 °

Блок 2 прерывания содержит (фиг,5) элемент И 82, триггер 83, элемент ИЛИ

84, триггер 85, элемент И 86, элемент

НЕ 87, триггер 88, элемент ИЛИ 89, триггеры 90 и 91, элемент И 92 и триг55 гер 93, Блок 9 буферизации информации позволяет осуществить преобразование и ввод информации от факсимильного аппарата (ФА) в 3ВМ, а также вывод из памяти 3ВМ на записывающее устройство

ФА, Узел 42 синхронизации служит для выработки импульсов стробирования и сдвига данных в регистр 41 и для связи по управлякщим сигналам с блоком

2 прерываний, дешифратором 7 управляющих сигналов, регистром 8 состояния и факсимильным аппаратом, Узел 38 дешифрации осуществляет коммутацию управляющих сигналов между элементами и узлами блоков, Регистр 41 данных служит для преобразования последовательного кода B параллельный и наоборот и для связи с логикой параллельного обмена, Счетчики 35 и 39 адреса осуществляют управление адресными входами элементов 36 и 40 памяти, Мультиплексоры 34 и 37 служат для . коммутации данных между элементами и узлами блока в зависимости от выбранно го р ежи ма р аб о ты (счи ты в ани е с ФА в память 3ВМ или запись из памяти ЭВМ на ФА) .

Генератор 42 тактовых импульсов вырабатывает две последовательности импульсов — для дискретизирования непрерывного по времени сигнала с ФА и для сдвига информации в регистре 41 данных, Устройство работает следующим образом, Черно-белый без учета полутонов сигнал факсимильного изображения является дискретным по амплитуде и непрерывным по длительности элементов, из которых он состоит. Для ввода данного сигнала в вычислительную машину он дискретизируется в устройстве сопряжения во времени с погрешностью, о определяемой разрешающей способностью

ФА, Черному элементу иэображения соответствует логическая "1", белому—

"0". Ввод изображения осуществляется построчно, синхронизация данных происходит с использованием сигнала конца строки (КС), вырабатываемого

ФА, Устройство имеет два режима работы: "Ввод" — считывание информации иэ ФА в память ЭВМ и "Вывод" — запись информации из памяти 3ВМ на ФА, В режиме считывания информации (" Ввод" ) управляющий сигнал на линии

31 от регистра 8 состояния поступает на входы узлов 34, 38 и 43 (фиг.2) и

1524060 осуществляет переключение режимов работы устройства, Уровень сигнала, соответствующий режиму "Ввод", подается на управляющий вход мультиплексо5 ра 34, коммутирующего на линию 45 сигнал от фотоэлектронного преобразователя ФА с линии 32. Инициализ ация работы логики осуществляется управляющим сигналом "Конец строки" от ФА по !О линии 21 ° Активный уровень на этой линии осуществляет сброс счетчиков 35 и 39 адреса и начальную установку узла 43 формирования последовательности, а также, поступая в блок 2 прерываний 15

/ инициирует требование прерывания для программной синхронизации устройства и ЦП ЭВМ, По сигналу КС узел 38 осуществляет переключение режимов работы счетчиков 20

36 и 39 и элементов 36 и 40 памяти. одна пара подготовлена для записи информации от ФА, с другой в зто же время считывается информация, з аписанная с ФА в предыдущий такт, Распределение 25 управляющих сигналов между узлами осуществляется по линиям 48-51 в соответствии с уровнем сигнала на линии 52 от узла 43, этот же сигнал переключает на выход 33 мультиплексора 37 тот вы- 30 ход элемента памяти, с которого производится в данном такте считывание информации в память ЭВМ.

Рассмотрим работу логики для случая сбора информации узлом А и считывания информации из узла Б, Стрсбирование аналогового сигнала от ФА, поступающего по линии 32 осуществляется с частотой, вырабатываемой генератором 42 на линии 53. По 40 снятию активного уровня на линии 21, т,е, в начале развертки строки изображения, узел 38 пропускает на выход 49 сигнал с линии 53 и тем самым осуществляется запись кода с линии 45 в эле- 45 мент 36 памяти, В момент снятия активного уровня на линии 49 активизируется линия 48, увеличивающая на единицу содержимое счетчика 35> тем самым и выбирается для записи кода следующая ячейка, Затем цикл повторяется.

Таким образом, аналоговый сигнал с линии 32 дискретизируется по времени и записывается в элемент 36 (40) памятии . Емкость однораэ рядно го элемента памяти выбирается исходя из частоты дискретизации, она не должа быть меньше, чем число отсчетов в одной строке иэображения. Следующий приход сигнала

КС, з авертывающий процесс раз вертки одной строки изображения, приводит к снятию импульсов записи на линии 49, и узел А переключается в режим хранения информации, Считывание информации из памяти и преобразование ее в параллельный код, необходимый для обмена данными с ЭВМ через параллельный интерфейс, рассмотрим на примере работы узла Б, Для выработки управлющих сигналов считывания и преобразования информации используется тактовая частота, вырабатываемая генератором 42 на линии

54, По снятию сигнала КС запускается логика формирования последовательности узла 43, Сигнал выходной линии 52 узла 43 осуществляет коммутацию через мультиплексор .37 выходной линии 47 элемента 40 памяти на последовательный вход 33 регистра 41, Таким образом, на входе сдвигового регистра оказываются данные, записанные по нулевому адресу в элементе 40 памяти, Затем узел 43 начинает выработку сдвиговых импульсов, которые также поступают с линии 55 на вход узла 38 и подаются через выходную линию 5! на счетный вход счетчика 39, На линии 50 при этом уровень, запрещающий запись информации в элемент 40 памяти, т,е. последний переключен в режим хранения информации. Каждый активный уровень на линии 54 осуществляет увеличение на единицу содержимого счетчика 39 и сдвиг полученного по этому адресу содержимого элемента 40 памяти в регистр

4I. Сдвиговая последовательность вырабатывается узлом 43 на выходной линии 55, Число импульсов на этой линии определяется разрядностью регистра, После того, как регистр 41 заполнен, узел

43 останавливает последовательность импульсов на линии 55 и вырабатывает активный уровень на линии 20, поступающий в блок 2 прерываний и подтверждающий наличие данных на параллельном выходе 25 регистра 41, При этом блок

2 вырабатывает сигнал требования прерывания на линии 13 и переключает сигналом на управляющей линии 18 мультиплексор 4 на передачу в блок 1 приемопередатчиков по шине 26 кода прерывания от блока 5, ЭВМ обращается к устройству в цикле "Ввод и через шину 12 считывает код вектора прерывания, подтверждая выполнение цикла пре1524060 рывания активным уровнем на линии 14.

После этого блок 2 снимает сигнал переключения мультиплексора 4 на линии

18 ° Таким образ ом, з авершается цикл прерывания процессора и последний программно переводится в режим считывания данных с устройства ° При этом выполняется следующий цикл.

Процессор помещает на информацион-: sp ную шину 12 адрес устройства, который принимается блоком 1 и через выходную шину 16 поступает в дешифратор 3 адреса. Последний вырабатывает на выходе активный уровень, поступающий на информационный вход триггера 6 выбора устройства, Сопровождающи% выработку адресного кода синхронизирующий сигнал по линии 11 стробирует данные в . триггер 6, тем самым íà его выходе 2l по- 2р является GKTHBHbIH уровень, При этом сигнал с линии 11 сннхрониз ации поступает также в блок 7 и на его выходной линии

10 появляется активный уровень, сигнализирующий о завершении адресного цикла, После э того вырабатывает активный уровень на линии 23, переключая мультиплексор 4 на переда<у данных с шины 25, которая подключена к группе выходов параллельного кода регистра 41, и сигналом на линии 15 30 переключает блок 1 на передачу информации с шины 17 на шину 12, Таким образом, параллельный код с регистра 41 через мультиплексор 4 и блок 1 приемопередатчиков поступает в канал ЭВИ. При выполнении цикла считывания данных, т. е. после снятия

I активного уровня на линии 11 блок 7 вырабатывает сигнал на линии 28, подтверждающий завершение ввода информа- 40 ции в ЭВМ и запускающий логику блока 9 на считывание из элемента 40 (36) памяти следующего слова, После того, как считана вся информация, хранящаяся в буферной памяти, центральный 45 процессор обращается к устройству по адресу, соответствующему адресу регистра 8 состояния устройства, При этом блок 7 вырабатывает на линии

30 сигнал, стробирующий в регистре 8 код маскирования прерывания, который поступает по линии 19 в блок 2 и запрещаетт выработку требования прерывания на линии 13, При этом узел 43 прекращает генерацию сдвиговых импульсов, так как не получает сигнала подтверждения считывания по линии 28, т, е, количество считанных слов контролируется ЭВМ.

В режиме вывода информации из.памяти ЭВМ на ФА устройство работает следующим образом, Переключение в данный режим осуществляется записью в регистр 8 состояния кода, соответствующего активному состоянию на линии 31 ° При этом мультиплексор переключает на выходную линию 45 сигнал с последовательного вы- хода регистра 41. Особенностью работы узла 43 в данном режиме является то, что сигнал на линии 20 должен быть выработан до того, как появится импульс сдвига на линии 55, Это гарантирует занесение по младшим адресам элемента памяти требуемой информации, т, е, сначала данные стробируются из памяти ЭВМ в регистр 41 данных, а затем сдвиговыми импульсами записываются в память устройства, Для этого сигнал с линии 31 поступает в узел

43 и организует работу последнего так, что сигнал на линии 20 вырабатывается сразу же после снятия активного уровня на линии 21, Далее выполняется цикл прерывания процессора аналогично тому, как было описано для режима работы "Ввод" . После этого процессор выполняет вывод информации на устройство, обращаясь к нему по адресу регистра ввода, При этом блок 7 вырабатывает на линии 15 сигнал, переключающий блок 1 на прием информации с шины 12 на шину 16, при этом данные от ЭВМ поступают на группу входов параллельной з агрузки регистра 41, После этого на выходе 29 блока 7 появляется активный уровень, стробирующий данные в регистре и запускает узел 43 на выработку сдви го вых и мпул ь сов .

Уровень с линии 31, поступая в узел

38, осуществляет распределение управляющих сигналов так, что сигнал разрешения записи на линии 49 и увеличения содержимого счетчика 35 адреса на линии 48 вырабатываются от импульсов сдвига на линии 55, При этом в элемент

36 памяти заносится информация из регистра 41, Рассмотрим вывод строки иэображения из буферной памяти устройства на

1 факсимильный аппарат, На плечо, участвующее в выводе информации от узла 38 подается уровень, запрещающий запись в элемент 40 памяти, т,е, для плеча Б — сигнал на линии 50 пассивен ° Сигнал на линии 51 формируется из тактовых импульсов на

9 15240 выходе 53 генератора 42. Сигналом с линии 52 при этом через мультиплексор 37 на выходную линию 33, подключенную к усилителю записи ФА, подает5 ся выходной код с линии 47, т. е, вывод данных из буферной памяти производится с той же частотой, что и считывание информации с ФА в режиме

"Ввод", что обеспечивает точное воспроизведение изображения °

Переключение узлов А и Б осуществляется сигналом с линии 52 в момент появления активного уровня на линии

2I "Конец стройки". Оба узла равноправны, первоначальный выбор произволен и специально не производится, Функционирование узла 43 (фиг.3) осуществляется следующим образом, В случае режима "Ввод" на линию 31 20 подается от регистра состояния низкий уровень, Этот уровень устанавливает в единицу триггер 58, при этом высокий уровень с выхода триггера 38 подается на вход элемента И 61, разрешая про- 25 хождение на его выход сигнала с выхо— да переполнения счетчика 59, Активный сигнал на линии 21 высокий. Поэтому приход сигнала "Конец строки" по этой линии вызывает обнуление счетчика 59 3р и триггера 65. Триггер 56 включен в счетном режиме, Приход активного уровня вызывает переключение триггера, при этом на его выходе формируется сигнал, поступающий по линии 52 в узел

38 и осуществляющий переключение узлов А и Б. Снятие высокого уровня на линии 21 инициирует начало работы логики ° Импульсы от генератора 42 »о линии 54 поступают на счетный вход 40 счетчика 59 и через открытый сигналом инверсного выхода триггера 65 элемент

И 62 — на линию 55, После того, как сформировано шестнадцать импульсов, на выходе перепол- 45 нения счетчика является отрицательный импульс, который поступает на вход элемента ИЛИ 64 и своим задним фронтом переключает триггер 65, При этом на линии 20 формируется активный высокий уровень, т,е, выставлено требование прерывания, Этот же уровень запрещает прохождение через элемент ИЛИ

63 тактовых импульсов с линии 54, а инверсный уровень блокирует элемент

И 62. Приход сигнала потверждения считывания данных от блока 7 полинин 28 перебрасывает триггер 65, т. е. процесс подсчета тактовых импульсов повторяется, 60

В случае рейма вывода информации на ФА логика узла 43 работает следующим обр а з ом.

От регистра 8 состояния по линии

31 подается высокий уровень. Этот уровень открывает элемент И 57, задает единицу на информационном входе триггера 58, открывает элемент Л 60. Приход сигнала "Конец строки" по линии

2I сбрасывает счетчик 59 и триггер

66, как и в случае режима "Ввод" и, кроме того, через элемент И ЬО и элемент

HJIH-НЕ 64 з адним фронтом з аписывает единицу, т,е, сразу же вырабатывается сиг нал требования прерывания по линии 20, После того, как процессор отработает прерывание и, выставив на вход регистра

4 I данных информацию, сформирует на линии 29 сигнал подтверждения записи, триггер 65 снова изменяет свое состояние и разрешает формирование сдвиговых импульсов, Кроме этого, в триггер 58 записывается единица, открывается элемент Л 61 и далее процесс выработки сдвиговых импульсов проходит аналогично случаю работы устройства в режиме "Ввод".

Узел 38 работает следующим образом (фиг. 4), Сигнал на линии 3! от регистра 8 состояния определяет режим работы логики. "Ввод" или "Вывод" . В случае режима "Ввод" низкий уровень по линии

31 блокирует прохождение сигналов на выходы элементов И 68 и 67 и,, пройдя элемент НЕ 73, открывает элементы

Л 66 и 74, Низкий уровень сигнала на линии 52 соответствует выбору узла А для сбора информации от ФА и узла Б для считывания данных в память ЭВМ, Прохождение сигналов на выходные линии в этом случае осуществляются следунщим образом, Сигнал стробирования информации от генератора 42 тактовых импульсов по линии 53 поступает на входы элементов Л 66 и 76, Так как элемент Л 76 закрыт низким уровнем по линии 31, тактовые импульсы проходят только на выход элемента И 66 и через элемент

ИЛИ 67, на втором входе которого низкий уровень от закрытого элемента И

68, поступают на входы элементов И

69 и 71, Инвертированный уровень по линии 52 разрешает прохождение сигнала на выход элемента И 69, откуда сигнал попадает на входы элементов AJD

70 и 78. Так как на первом входе элемента ИЛИ 70 низкий уровень, то на! 524060

12 его выход проходят импульсы, разрешающие запись в элемент 36 памяти, Аналогично проходят импульсы и на выход элемента ИЛИ 78, так как на его втором

5 выходе — низкий уровень от закрытого элемента И 77, Для плеча Б управляющие уровни формируются следующим образом. Последовательность сдвиговых импульсов от узла 43 по линии 55 поступает на входы элементов И 68 и 74.

Так как элемент И 68 закрывает низким уровнем по линии 31 импульсы сдвига проходят только через элемент

И 74, затем через элемент ИЛИ 75, на втором входе которого низкий уровень от закрытого элемента И 76, поступают на входы элементов И 77 и 79 ° Так как открыт только элемент И 79, импульсы проходят на вход элемента ИЛИ

81, на втором входе которого низкий уровень от закрытого элемента И 71.

Сигнал разрешения записи в элемент

40 памяти в данном случае должен быть пассивным, что достигается подачей 25 на второй вход элемента ИЛИ 72 высокого уровня °

В режиме "Ввод" управляющие сигналы формируются следующим образом, 30

По линии 31 подается высокий уровень. Он открывает элементы И 68 и

76, и закрывает элементы И 66 и 74, Сдвпговые импульсы по линии 55 проходят через открытый элемент H 68, по- 5 ступают на второй вход элемента ИХИ

67 и, так как на первом входе этого

Ф элемента низкий уровень от закрытого элемента И 66, проходят на выход и подаются на входы элементов И 69 и 40

71, Открыт в случае низкого уровня на линии 52 только элемент И 69. С его выхода сигнал поступаеФ на элементы

ИЛИ 70 и 78. Так как на первом вхо-, де элемента 70 низкий уровень, импуль- 45 сы проходят на линию 49 разрешения записи в элемент 36 памяти, Аналогично проходят импульсы сдвига и на линию 48 увеличения содержимого счетчика 35 адреса ° Для плеча Б управление увеличением содержимого счетчика

39 формируется от импульсов по линии

53 через элементы И 76, ИЛИ 75 и 81, Сигнал на линии 50 разрешения записи — пассивный, так как элемент ИЛИ

72 закрыт единицей с выхода инвертора 80, Блок 2 прерываний (фиг. 5) работает следующим образом, Управление выработкой прерывания от линии 20 осуществляется элементами И 82 и 86 и триггерами 83, 85 и

88, от линии 21 — элементами И 92 и триггерами 90, 91 и 93, В случае запроса прерывания по линии 20 сигнал от регистра 8 состояния по линии 18 управляет разрешением прерывания, В спучае высокого уровня на этой линии требование проходит на вход установки в единицу триггера

83, прямой выход триггера 83 через элемент ИЛИ 84 формирует на линии 13 сигнал требования прерывания в канале ЭВМ, Когда центральный процессор готов обслужить устройство, он формирует на линии 14 сигнал предоставления прерывания. При этом в триггер

85 записывается единица, так как на его информационном входе — высокий уровень от установленного триггера 83.

Предоставление прерывания и высокий уровеи с выхода триггера 85 через элемент И 86 и через элемент ИЛИ 89 формируют сигнал на линии 18, поступающий в мультиплексор 4 и переключающий на его выходы код с блока 5 формирования адреса вектора прерывания, Кроме этого, сигналом с выхода элемента И 86 сбрасывается триггер 83, тем самым снимается требование на линии 13. После т;ого, как процессор отработает цикл прерывания программы, он снимает высокий уровень с линии 14, триггер 88 устанавливается сигналом с выхода элемента HE 87 и сбрасывает триггер 85, устанавливая логику блока 2 в исходное состояние, Работа второго направления блока идентична описанной, но отличается отсутствйем механизма маскирсвания прерывания и наличием линии 22, поступающей в блок 5 и служащей для изменения кода адреса, формула изобретения

Устройство для сопряжения ЭВМ с факсимильным аппаратом, содержащее блок приемопередатчиков, вход-выход которого является входом-выходом устройства для подключения к адресно-информационной шине ЭВМ, а управляющий вход соединен с первым выходом блока дешифрации управляющих сигналов, второй выход и синхровход которого являются соответствующими выходом и входом устройства для подключения к син1524060

14 хронизирующим входу и выходу ЭВМ, мультиплексор, первая и вторая группы информационных входов которо го подключены соответственно к группам выходов регистра состояния и блока хранения адреса вектора прерывания, пусковым входом соединенного с первым выходом блока прерываний, второй выход и вход о разрешения которого являются соответ- 1Р ствующими выходом и входом устройства для подключения к входу запроса прерывания и выходу разрешения прерывания ЭВМ, а третий выход и первый вход запроса прерывания подключены 15 соответственно к первому управлянкце- му входу мультиплексора и первому разрядному выходу регистра состояния, управляющим входом соединенного с третьим выходом блока дешифрации управлющих 20 сигналов, третий выход и вход разрешения которого соединены соответственно с вторым управлякщим входом мультиплексора и выходом триггера выбора устройства, выход мультиплексо- 25 ра подключен к информационному входу блока приемопередатчиков, выход которого соединен с информационными входами регистра состояния, блока дешифации управляющих сигналов и через 30 дешифратор адреса с информационным входом триггера выбора устройства, синхровход которого соединен с входом устройства для подключения к синхронизирующему выходу ЭВМ, о т л и ч а ю щ е е с я тем„ что, с целью расширения класса решаемых задач устройства путем обеспечения буферкэации аналоговых сигналов факсимильного аппарата, в него введен блок буфериза- 4р ции информации, включающий регистр данных, узел синхронизации, генератор тактовых импульсов, два узла хранения, два коммутатора и узел дешифрации, причем первый информационный вход пер-45 вого коммутатора и выход второго коммутатора являются соответствующими входом и выходом устройства для подключения к информационным выходу и

1 входу факсимильного аппарата, первый и второй информационные входы второго коммутатора соединены соответственно с выходами первого и второго узлов хр а не ния, а управляющий в ход и выходсооветственно с первым выходом узла синхронизации и входом последовательного кода регистра данных, информационные вход н выход параллельного кода которого соединены соответственно с выходом блока приемопередатчиков и третьей группой информационных входов мультиплексора, выход последовательного кода регистра данных подключен к второму информационному входу первого коммутатора, выходом соединенного с инйормационуыми входами первого и второго узлов хранения, а управляющим входом. — с вторым разрядным выходом регистра состояния, режимным входом узла синхрониз ации и первым информационным входом узла дешифрации, первый — четвертый выходы которого соединены соответственно с синхрониэирующими и разрешающими входами первого и второго узлов хранения, входы сброса которого соединены с входом начальной установки узла синхронизации и являются входом устройства для подключения к синхронизирующему выходу факсимильного аппарата, второй и третий информационные входы и синхровход узла дешифрации соединены соответственно с первым и вторым выходами узла синхронизации и первым выходом генератора тактовых импульсов, вторым выходом подключенного к тактовому входу узла синхронизации, входы пуска и блокировки, третий и второй выходы которого соединены соответственно с пятым и шестым выходами блока дешифрации управлякщих сигналов, вторым входом запроса прерывания блока прерывания и тактовым входом регистра данных, разрешающий вход которого подключен к пятому выходу блока дешифрации управляющих сигналов.

1524060

21

28

29

1524060 зв

Составитель В, Вертлиб

Техред М.Xодaниu Корректор М, Самборская

Редактор. М,Бланар

Заказ 7045/51 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101

Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом Устройство для сопряжения эвм с факсимильным аппаратом 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть применено в многоканальных и многопроцессорных вычислительных системах с числом абонентов больше трех, использующих для обмена данными общую магистраль

Изобретение относится к вычислительной технике и может найти применение при создании высокопроизводительных и экономических систем переработки информации

Изобретение относится к вычислительной технике и может быть использовано для построения многомашинных вычислительных комплексов

Изобретение относится к вычислительной технике и может быть использовано в персональных ЭВМ с развитыми графическими возможностями

Изобретение относится к вычислительной технике и может быть использовано для арбитража запросов абонентов на захват одной из двух общих магистралей многомашинной вычислительной системы

Изобретение относится к вычислительной технике и может быть использовано в микроЭВМ с графическим дисплеем большой разрешающей способности

Изобретение относится к вычислительной технике, в частности к устройствам для сопряжения магистралей многомашинных и многопроцессорных систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано при сопряжении разнотипных вычислительных машин или периферийных устройств

Изобретение относится к вычислительной технике и может быть использовано для подключения большого числа удаленных периферийных устройств к ЭВМ в многомашинном комплексе с использованием двухпроводной линии связи

Изобретение относится к вычислительной технике и может быть использовано в составе ЭВМ, в автоматизированной системе сбора и обработки дискретной информации, работающей в режиме реального времени

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх