Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал

 

Изобретение относится к вычислительной технике и технике связи. Его использование в системах передачи сигналов для стыковки каналов ДИ и ИКМ позволяет повысить точность преобразования за счет расширения динамического диапазона преобразуемых сигналов. Преобразователь содержит блоки 1, 2 задержки, управляемый делитель 3, сумматор 4, дешифратор 5, анализаторы 7, 8 сигнала, счетчик 9 импульсов, триггер 10, дискретизатор 11, генератор 12 импульсов и блок 16 преобразования кодов. Благодаря введению дешифратора 6, элемента 13 сравнения, блока 14 ключей и элемента ИЛИ 15 выбор нужного сегмента характеристики компрессии осуществляется точнее и быстрее. 1 з.п.ф-лы, 3 ил., 4 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

006 А1 (19) (И) (51) 4 Н 03 TI 7/34 7/38

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ т((ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

1 (21) 4447014/24-24 (22) 12.05.88 (46) 30,12.89,Бюл. 48 (71) Рижский политехнический институт им.А.Л.Heлbшe (72) О.К.Альена, Г.Н.Котович, А.А.Пундурс и В.В.Хофмаркс (53) 681.32:62 1.376.56(088.8) (56) Авторское свидетельство СССР

Р 822354, кл. Н 03 11 7/36, 1979.

Авторское свидетельство СССР

Р 1347190, кл. Н 03 11 7/34, 1986 (прототип). (54) ПРЕОБРАЗОВАТГЛЬ ДЕЛЬТА-МОДУЛИРОВАННОГО СИГНАЛА В )В1ПУЛЬСНО-КОДОВОИОДУЛИРОВАННЬЙ СИГНАЛ (57) Изобретение относится к вычислительной технике и технике связи.Его

? использование в системах передачи сигналов для стыковки каналов Д11 и ИИ1 позволяет повысить точность преобразования эа счет расширения динамического диапазона преобразуемых сигналов. Преобразователь содержит блоки 1,2 задержки, управляемый делитель 3, сумматор 4, дешифратор 5, анализаторы 7,8 сигнала, счетчик 9 импульсов, триггер 10, дискретизатор 11, генератор 12 импульсов и блок 16 преобразования кодов. Благодаря введению дешифратора 6, элемента, 13 сравнения, блока 14 ключей и элемента ИЛИ 15 выбор нужного сегмента характеристики компрессии осуществляется точнее и быстрее. 1 з.п. ф-лы, 3 ил. 4 табл.

1533006

Изобретение относится к вычислительной технике и технике связи и может быть использовано в системах передачи сигналов для стыковки каналов с дельта-модуляцией (Д11) с каналами с импульсно-кодовой модуляцией (ИКИ).

Цель изобретения — повышение точности преобразования за счет расширения динамического диапазона преобразу-10 емых сигналов.

На фиг.1 приведена блок-схема преобразователя; на фиг.2 и 3 — примеры выполнения соответственно блока преобразования кодов и счетчика импуль- 15 сон, Преобразователь ДИ сигнала в ИКМ сигнал содержит первый и второй блоки 1 и 2 задержки, управляемый делитель 3, сумматор 4, первьп» и второй 20 дешифраторы 5 и 6, первый и второй анализаторы 7 и 8 сигнала. счетчик 9 импульсов, триггер 10, дискретиэатор

11, генератор 12 им гальсов, элемент 13 сравнения, блок 14 ключей, элемент

1ПИ 15 и блок 16 преобразования колон. На фиг.1 обозначены информацион»»ь»»» вход 17, вход 18 синхронизации и вьгходы 19.

Перньп» блок 1 задержки обеспечивает задержку входного ДМ сигнала на требуемое число тактов. Он может быть выполнен на регистре сдвига. Второй блок 2 задержки служит для задержки сигналов, поступающих на его входы, на один такт и может представлять собой параллельный» регистр. Управляемый делитель 3 может быть реализован на счетчике с изменяемым коэффициентом пересчета.

Сумматор 4, выполненный на арифметико-логическом блоке, производит суммирование сигналов A(t) и B(t) на его информационных входах с учетом знаков a(t) S(t), подаваемых 4 на управляющие входы. Сигнал суммы

С(с) формируется на первых выходах сумматора 4. Знак gt) этой суммь» подается на второй выход сумматора 4, а третие его выходы служат для выдачи сигналов D(t) переполнения,ко50 торые характеризуют переход входного сигнала на один, два или три сегмента выше.

Перньп» дешифратор 5 функционирует в соответствии с табл. 1. В сигналах

»»((t) S(t) и y(t) 0" соответствует знаку "+", а "1" — знаку "-" ° Сигнал Н(г.) соответствует слу-1», когда число A(t) больше числа Q(t»

Блок 16 преобразования кодов содержит (фиг.2) преобразователь 20 прямого кода в дополнительный и группы

21-27 элементов И. На фиг.2 обозначены первые и вторые информационные входы 28 и 29, первый, вторнie и третьи управляющие входы 30-32 и выходы

33, Такое выполнение блока 16 позволяет при наличии сигнала F(t) íà его первом управляющем входе 30 передавать входной сигнал C(t) на выходе 33 без изменений. Если на вторых управляющих входах 31 блока 16 присутствует один из сигналов М1(г.), М2(с) или МЗ(с), то число, получаемое при объединении сигналов Q2(t), Q1(r), QO(t), СЗ(с), C2(t), C1(t), CO(t), делится соответственно на 2,4 и 8. Если на третьих управляющих входах 32 блока 16 присутствует один из сигналов И1(с), N2(t) или МЗ(с), то прямой код сигнала преобразуется в дополнительный и умножается на два в случае присутствия на входе 32 блока 16 сигнала N1(t), на четыре — в случае присутствия сигнала N2(t) и на восемь — при наличии сигнала ИЗ(г.) .

Второй дешифратор 6 работает согласно табл.2.

Первый анализатор 7 сигнала предназначен для определения абсолютного значения шага квантования Igf сигнала. Его выполнение определяется алгоритмом адаптации входного,ДИ сигнала. Второй анализатор 8 сигнала представляет собой дешифратор, работа которого совместно с упранляемым делителем 3 и блоком 16 определяется табл,3 истинности.

Счетчик 9 импульсов предназначен для определения и хранения номера сегмента, н котором находится входной сигнал. Возможный нар»»ант реализации счетчика 9 показан на фиг.3.

Счетчик 9 содержит элемент ИЛИ 34 и 35, арифметико-логический блок 36 и буферный регистр 37. С учетом того что число, записанное н счетчике 9, за один интервал дискретизации может измениться на один, дна и три, то на его первые управляющие входы поступают сигнал 80(t) и JÃ1(t), увеличивающие состояние счет »»»ка 9, а на вторые управляющие входы — сигналы

6 6 возможные также при противоположных знаках номеров сегментов.

Абсолютное значение и знак шага квантования в виде сигналов A(t) и o((t) поступает на входы сумматора 4. Для того, чтобы учесть, в каком сегменте компандированного ИКМ сигнала производится сложение, выходной сигнал анализатора 8 подан на управляемый делитель 3. На входы суммато". ра 4 кроме значения шага квантования также поступают информация о значении компандированного ИКМ сигнала внутри сегмента в предыдущем интервале дискретизации ДМ сигнала (сйгналы B(t)), а также знак входного сигнала в предыдущем интервале дискретизации Д11 сигнала S(t) с блока 2 задержки, Для получения значения эквивалента входного сигнала в каждом такте ДМ сигнала сумматор 4 должен сложить значение эквивалента величин входного сигнала в предыдущем такте ДМ сигнала со значением шага квантования,учитывая знаки g(t) и S(t) обоих сигналов. Задачей сумматора 4 является определение значения компандированного ИКМ сигнала внутри любого сегмента. Поэтому выходной сигнал С(с) сумматора 4 имеет четыре разряда.Если сумма сигналов А(с) и B(t) превышает число 16, то выходные сигналы пятого Р1(с), шестого D2(t) и седьмого РЗ(с) разрядов увеличивают состояние счетчика 9 номера сегмента соответственно на единицу, два или три. Переход от трехразрядного числа

D(t) к двухраэрядному Х(г.) производится вторым дешифратором 6. Знак полученной суммы определяется сигналом g(t) . При отрицательном результате также могут появиться сигналы переполнения СЗ(с) — старший разряд сигнала суммы, наличие которого означает переход через один сегмент вниз, а также сигнал D1(t),означающий переход через два сегмента вниз.

Правильная работа преобразователя при различных комбинациях абсолютных величин и знаков суммируемых сигналов определяется первым дешифратором 5. Выходные сигналы дешифратора 5 означают выполнение следующих операций: Р(с )- трансляция сигналов

C(t) через блок 16 без изменений1

М1(с), М2(».), МЗ(с) — деление семи5 153300

G0(t) и С1(г.), уменьшающие его состояние. Входные сигналы d (t) и Г(») объединяются элементами ШИ 34 и подаются на первый и второй информаци-, онные входы арифметико-логического

5 блока 36, где прибавляются или вычитаются из числа, записанного в буферном регистре 37, выходы которого подсоединены к третьим информационным входам арифметико-логического блока

36. Элемент ИЛИ 35 выявляет сигнал суммирования из сигнала d (t), который указывает на увеличение номера сегмента. Тактовый вход счетчика 9 подсоединен к входу синхронизации буферного регистра 37.

Дискретизатор 11 служит для вывода данных из преобразователя с частотой, задаваемой генератором 12, и 20 может быть выполнен на параллельном регистре.

Элемент 13 сравнения служит для определения: будет ли трехзначное число А4(с)...A6(t) больше трехэнач- 25 ного числа q4(t) q6(t).

Преобразователь Д11 сигнала в ИКИ сигнал работает следующим образом.

Входной Д11 сигнал Y(»:) поступает на вход 17 преобразователя ° Первый анализатор 7 определяет значение шага квантования Д11, т.е. величину изменения входного сигнала на протяжении одного интервала дискретизации ДМ.

11аксимальный» шаг квантовани1» ДМ может

35 превышать минимальный шаг квантования до 80-90 раз, а это означает,что максимальньл» шаг квантования будет описываться семиразрядным числом

Е(t) в линейном коде. Зная что пер 40 вый сегмент стандартного ИКМ сигнала, компандированного по А-закону, соответствует 32 шагам квантования в линейном коде, первые два сегмента—

64 шагам, а первые три сегмента—

128 шагам квантования и т.д., и зная что шагом квантования E(t) в прин »»å может быть любое число от 1 до жримерно 90, следует, что за один ин » ервал дискретизации ДМ восстановленньп» преобразовалем сигнал может осуществлять следующие переходы между сегментами (табл.4).

Следует отметить, что возможны также противоположные переходы тем пе5> реходам, которые описаны в табл,4.

Случаи 1-5 справедливы также для отрицательных сигналов, а случаи 6-11, характеризующие переход через нуль, 1533006

50 ра рядного числа, образованного иэ сигналов Q2(t), Q1(t), QO(t), СЗ(с), С2 (с), C1(t), CO(t) соответственно на два, четыре и восемь, N1(t), N2(t), N3(t) — умножение числа C(t)

5 соответственно на два, четыре и восемь, GO(t) и С 1(t) — вычитаемое число из числа, записанного в счетчике 9, Z1(t) — изменение знака

10 сегмента на положительный, Z2(t) на отрицательный.

Счетчик 9 определяет номер сегмента, в котором находится входной сигнал. Три его разряда R1(t)...RÇ(ñ) поступают на входы дискретиэатора 11, входы второго анализатора 8 и пятые входы первого дешифратора 5. Сигналы младших разрядов QO(t)...Q2(t) поступают на вторые информационные входы 29 блока 16, а три старших разряда (4(с)...q6(t) подаются на элемент 13 сравнения, где определяется больше ли число на ..орых входах

Л4 (с )... A6 (t), чем чист о Q4 (t)...

Q6(t) на первых входах. В случае, если A(t) > Q(t), н» шестой вход дешифратора 5 поступает сигнал H(t)= 1, Сигналы W(t) с выходов 33 блока

16 поступают на второй блок 2 эадерж- 3 ки и на дискретизатор 11. Так как в случае отрицательной суммы C(t) также, как при положительной сумме, может появиться сигнал D1(t)=1, для того, чтобы избежать одновременного появления сигналов суммирования д (t)

35 и вычитания 0(t), в устройство введен блок 14 ключей, управляемый сигналом элемента ИЛИ 15, который появляется в томслучае, когдаБ1(с)=И2(с)=Ы(с)т 4

О, Рассмотрим случай, когда входной сигнал Y (с) соответствует положительному входному аналоговому сигналу. В случае, если сумма чисел A(t) 45 и B(t) не превышает 15 (в двоичном коде 1 1 1 1), что соответствует случаю 1 в табл.4 и первой строке в табл.1, результат суммирования С(t) в неизменном виде подается как на входы дискретизатора 11, так и на вход блока 2 задержки. Знак y(t) сигнала при этом будет положительным, а на выходах счетчика 9 нули.

Запись сигналов о((t), у(с) и S(t)

55 в табл. 1. означает, что остальные значения сигналов в строке не изменяются, если, например, вместо комбинации значений сигналов о((t)=1, y(с)=1, S(t)=1 зти сиг»;.с; о."rт равны нулю (1-7 строки в т 1)

1:ак только сумма чисел A(t) и В(с) превышает 15, в пятом разряде сумматора 4 появляется единица (D1(t) =1), что увеличивает состояние счетчика 9 на единицу (строка 3 в табл.1) ° Если при этом сигнал находится в первой части первого сегмента (R(t)=000), то

C(t) в неизменном виде транслируется через блок 16 (строка 2,табл.1).

Случай перехода сигнала иэ первого сегмента во второй описывается примером. Если сигнал В(с) имеет вид 1111, К(с) имеет вид 001, а сигналы А(с)1000 и d(t)= О, то в результате суммирования получается сигнал C(t) в виде 0111 и 01(с)=1. Это увеличивает состояние счетчика 9 на единицу. Однако, так как в результате сложения изменяется номер сегмента, и зная,что в следующем сегменте шаг квантования должен быть в два раза больше, то число, образуемое сигналами ОО(t)

C3(t), C2(t), C1(t), СО(с) в данном случае следует делить на лва, чтс осуществляется блоком 16, В отличие от прототипа, в данном преобразователе возможны переходы не только в сегмент с большим номером (положительный и отрицательный), но и переходы, описанные в строках 3-5 (табл.4), чему соответствуют < троки

5-" (табл.1). Рассмотрим случай перехода сигнала от первого к третьему сегменту, описанному в 5 .троке (табл.1). Например, если сигнал В(t) соответствует числу 1111, R(t) имеет вид 001, а сигналь1 A(t) — 100l10 и с (с) = О, то в результате суммирования получается сигнал в виде

0101, а Р1(с) =1 и D2(t! =-1, Таким образом, сигнал D(t.) имеет вид 011 и согласно табл.2 истинности дешифратора 6 на его выходах будет сигнал 4(t) в виде 10, .то увеличивает на два номер сегмент» записанный в счетчике 9. Зная, что шаг квантования в третьем сегменте в четьrpe раза больше, чем в первом, ислс, образуемое сигналами Q1(t), ОО(с), C3(t), C2(t), C1(t), C0(t.), делится на четыре блоком 16, в ре ультате чего получается сигнал Wiс) в виде ООО!.

При этом номер сегмента К(t> = 011.

Укаэанная операция эквивалентна суммированию чисел С(С) = 3! и Е(с)=Л(с)==38 в линейном кодс .

9 153

Случаи, когда при положительном входном сигнале на входе сумматора 4 подается отрицательный шаг квантования или наоборот, а знак сигнала после вычитания не меняется (сигнал не проходил через нуль), приведены в строках 8-13 (табл . 1). Например, если сигнал C(t) имеет вид 0011, R(t)=

010, а А(t) 0 0100 (переход от второго cer мента в первый — строка 10, табл. 1), то появляется сигнал y(t)=

=1, означающий переход сигнала на один сегмент ниже. В результате этого дешифратор 5 выдает сигнал N1(t)=

=1, что вызывает переход на дополнительный код и умножение на два значения сигнала С(t) . Причем сигнал

С() в виде 0 1 означает вычитание единицы из числа, записанного в счетчике 9. Проделанные операции означают переход на один сегмент ниже и определение значения сигнала в этом сегменте с учетом того, что шаг квантования в нижнем сегменте в два раза меньше, чем в предыдущем сегменте.

Строки 11 — 13 (табл. 1) означают противоположные переходы случаям, описанным в строках 3-5 (табл. 4), Например, случай перехода от числа

70 к 48 в линейном коде (переход от третьего сегмента в первый), соответствует строке 11 в табл ° 1. В таком случае сигнал В(t) соответствует числу 0001, R(t) имеет вид 011, а сигналы E(t) = 0110000, A(t) = 1100, a(c) = 1, и в результате суммирования появляются сигналы (t) = 1 и СЗ() = 1, которые поступают на входы сумматора 4 и наличие которых азначае.т переход на два сегмента ниже. В результате этого дешифратор 5 выдает сигнал N2(c) = 1, что вызывает переход на дополнительный код и умножение на четыре значения сигнала

C(c), а сигнал G(c) в виде 10 уменьшает состояние счетчика 9 от трех к одному.

В результате проводятся операции, означающие переход на два сегмента ниже, и учитывается обстоятельство, что шаг квантования в (i-2)-м сегменте в четыре раза меньше, чем в

i-м сегменте. Следует отметить, что при наличии сигнала N(t) блов 14 ключей не пропускает сигналы D(t) для предотвращения одновременного попадания сигналов d (c) и G(t) на входы счетчика 9. Такое может случиться только тогда, когда имеет место пе3006 l0

5

45 реход от четвертого сегмента в д .р ь; (строка 13, табл. 1), когда появл .oг- ; ся сигнал 01(г.) = 1.

Строки 6-11 (табл. 4) описывают случаи перехода через нуль входного аналогового сигнала и они соответству-. ют строкам 14-19 (табл. 1) истинности дешифратора 5. Существенным признаком данных случаев является наличие сигнала H(t) = 1,означающего, что сигнал приращения A(t) больше числа, образуемого сигналами Q(t).

Так как сигнал Q(t) содержит только информацию о старшем разряде цифрового эквивалента входного сигнала (табл. 3), то для того, чтобы определить, больше ли цифра, отображенная сигналом A(t), чем цифра, отображенная сигналом Q(t) вне сегмента (так как имеет место переход через границы сегмента), достаточно сравнить элементом 13 сравнения три старших разряда сигналов А4()-Аб() и

Q4(t)-Яб(t). Это позволяет отличить случаи, описанные в строках 9-13 в табл. 1 (вычитание при положительном сигнале и суммирование при отрицательном сигнале беэ перехода через нуль) от случаев перехода через нуль, описанных в строках 14-19 (табл ° 1), и дает воэможность учесть комбинации номеров сегментов, между которыми меняется значение сигнала, с тем, чтобы правильно определить сигналы изменения знака Z1(t) (от положительного сигнала к отрицательному) и

Z2(t) (обратно), а также сигналы

М(t) и N(t), управляющие операциями деления и перемножения сигналов блоком 16. Соответствующие сигналы

Z1(t) и Z2(t) изменяют состояние триггера 10, выходной сигнал которого поступает на блок 2 задержки и дискретизатор 11.

Генератор 12 импульсов вырабатывает тактовые импульсы с частотой дискретизации ИКИ, В результате дискретиэатором 11 считываются сигналы

R(t), указывающие на номер сегмента, сигналы W(t), описывающие уровень сигнала внутри сегмента, и сигнал

S(t), указывающий знак ИКИ сигнала, что формирует выходной сигнал I(C).

Таким образом, расширен динамичес. кий диапазон передаваемых сигналов при обеспечении заданного отношения сигнал-шум восстановленного сигнала.

533006 е выходами (+и-1)-х элементов И (1 = и+1, 2 и-1) 1-х групп и являютс9 (j-1)-м разрядом выходов блока.

)3 1 дами m-x элементов И (и+1)-Й(2 п-1)-й групп, выходы всех элементов И j-й группы (j=1!ï) объединены

Тебиии ° 1 () ) ()(3(о(ы(о()сз(3(R3(t)ac!(t)Tc0(t)121(е)(22«) б о о о о о о о о о о

О О О О

0 О О О О

О О О О О о о о о о

О О О О о о о о о р 0 1 О О

О О 1 О О

О О О О о o о о

1 1 О О

О О О 1(0) 0(1)

О О О I (0) 0(I)

О О О 1(0) 0(1)

О О О 1(О) 0(1)

0 1 О 1(0) О(1)

О О 1(О) О(!) R2(t) (RI (t )(О(кф«) и! (t) jII2«) (I(2(t) (!11(е)17!2(е) (Ы «) к(к) o1(t) 1 1(О)

2 l(0)

Э 1(0)

4 1(О)

Э 1(0)

6 1(0)

7 1(0) е !(о)

9 1(0) !

Оее l(0)

11 1(0)

12 1(0)

IЭ 1(O)

16 I (О)

19 (О)

16 1(0)

17 1(О)

IB 1(0)

19 1(0) 1 О О

1 О О

О 1 О

О О

О О 1

О О 1

О О 0

1 О О

1 О О

О О О

О О О

О О О

О О О ! эк О

1 О О

О О 1

О 1 О

О, О О

О 0 0

О О О

О О 0

О О

О 1 О

О О

О О 1

О 1 1

1 О О

1 О О

О О

О 1 О о о

О О

О I 1

О 1 О

0 р и н а ч ° и и °: - крона коеебииаони R ООО, ° а- кроне Rl(е) R2(t) м О.

Таблица 2

D 3(t) D2(t) D1(t) )1 () 8 0(t)

0

0 0

0 1

1 0

1 1

0

Таблица 3

Коэф. дел.

R2(t) R1(t) RO(t) блока 3 Ц6() Q5(t) Q4(t) Q3(t) Q2(t) Q1(t) QO(t) Таблица 4

Переход

Переход к от от

-I

-II

+III

+I

6 +I

7 +П

8 -I

10 -Ш

11 -II внутри сегмента к соседнему

III

IV

I

II

0

0

1

1(0)

1(0)

1(0)

1(0)

1(0)

1(o)

1(О)

О(1) (О)

I(0)

1(0)

1(0) (О)

I(0) !

СО)

1(0)

1(О)

1(О)

1(О) 0

1

0

1

1(О) О

1(О) О

1(0) О

1(О) О

1(0) О

1(О) О

I(0) 1

0(1) О

0(1) О

0(1) О

0(1) О

О(1) О

0(1) О

0(1) О

0(1)

О(1)

0(! )

0(1)

О(1) 0

0

1

1

2

8

16

32

0

0

0

0

0

0

0

0

0

0

0

О О О

О О О

О О О

О О О

О О О

О О О

I О О о о о

О О О

О 1 О

О О 1

О О I

О О О

О О О

О О О

О О О

О О О

О О 1

О 1 О

0

0

0

0

0

0

0

0 0

0 1

1 0

0 0

0 0

0 0

0 0

0 0

11 1533006

Фор мул а изобретения

50

1. Преобразователь дельта-модулированного сигнала в импульсно-кодовомодулированный сигнал, содержащий первый анализатор, вход которого объединен с информационным входом первого блока задержки и является информационным входом преобразователя, выходы первого анализатора сигнала соединены с информационными входами управляемого делителя, выходыкоторого подключены к первым информационным входам сумматора, выход первого блока задержки соединен с первым управляющим входом сумматора и первым входом первого дешифратора, первый, вторые, третьи, четвертый, пятый и шестые выходы которого подключены соответственно к первому, вторым и третьим управляющим входам блока преобразования кодов, первому и второму установочным входам триггера и первым управляющим .ходам счетчика импульсов, выходы которого соединены с входами второго анализатора сигнала и первыми входами дискретизатора, генератор импульсов, выход которого подключен к второму входу дискретизатора, первые выходы сумматора соединены с первыми информационными входами блока преобразования кодов, выходы которого подключены к третьим входам дискретизатора и первым информационным входам второго блока задержки, тактовый вход которого объединен с тактовыми входами первого блока задержки, первого анализатора сигнала, счетчика импульсов и триггера и является входом синхронизации преобразователя, первые выходы второго анализатора сигнала соединены с управляющими входами управляемого делителя, первый выход второго блока задержки подключен к второму входу первого дешифратора и второму управляющему входу сумматора, вторые выходы второго блока задержки соединены с вторыми информационными входами сумматора, второй и третьи выходы которого подключены соответственно к третьему и четвертым входам первого дешифратора, выход триггера подключен к второму информационному входу второго блока задержки и четвертому входу дискретизатора, выходы которого являются выходами преобразователя> о тл и ч а ющи и с я тем, что, с целью п11вьпнения точности

Ю

40 преобразования за счет расширения динамического диапазона преобразуемых сигналов, в преобразователь введены второй дешифратор, элемент ИЛИ, блок ключей и элемент сравнения, первые входы которого подключены к выходам управляемого делителя, пятые входы первого дешифратора подключены к выходам счетчика импульсов, информационные входы блока ключей и входы элемента ИЛИ подключены к третьим выходам соответственно сумматора и первого дешифратора, выход элемента

ИЛИ соединен с управляющим входом блока ключей, выходы которого подключены к входам второго дешифратора, выходы которого соединены с вторыми управляющими входами счетчика импульсов, вторые выходы второго анализатора сигнала подключены к вторым информационным входам. блока преобразования кодов и вторым входам элемента сравнения, выход которого соединен с шестым входом первого дешифратора, седьмой вход которого подключен к старшему разряду первых выходов сумматора.

2. Преобразователь по п. 1, о тл и ч а ю шийся тем, что блок преобразования кодов содержит преобразователь прямого кода в дополнительный, первую — и-ю группы (n— разрядность первых информационных входов блока) по и элементов И и (n+1)-ю — (2 и-1)-ю группы соответственно по (и-1) -1 элементов И, первые входы (i-j+1)-х элементов И (i = 1,n, j = 1, n) j-х групЪ объеди— иены с i-м входом преобразователя прямого кода в дополнительный и являются (i-1)-м разрядом первых информационных входов блока, первые входы (i-j+n+1)-х элементов И j-x групп объединены и являются (i-1)-м разрядом вторых информационных входов блока, вторые входы первых элементов

И первой — n-й групп объединены и являются первым управляющим входом блока, вторые входы k-х элементов И (k = 2, n) первой — и-й групп соответственно объединены и являются пер- вым — (n-1) -м разрядами вторых управляющих входов блока, первые входы всех элементов И 1-и группы (1

a+I, 2 и-1) оеъеливеяы и является (1-и)-м разрядом третьих управляющих входов блока, m-й выход преобразователя прямого кода в дополнительный (m = 1, и-1) соединен ; вторыми вхо1533006

6 z() gq(q> ао(ю) tPu?

Составитель О.Ревинский

Техред М.Ходанич Корректор Э.Лончакова

Редактор И.Касарда

Заказ 8107/57 Тираж 884 Подпис ное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

t! !1

Производственно-издательский комбинат Патент, г. Ужгород, ул. Гагарина, 101

Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал Преобразователь дельта-модулированного сигнала в импульсно- кодово-модулированный сигнал 

 

Похожие патенты:

Изобретение относится к вычислительной технике и электросвязи/ Его применение в системах преобразования и передачи информации позволяет увеличить отношение сигнал/шум

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике и может быть использовано в системах передачи, например телеизмерений, с целью повышения информативности путем учета их ценности для потребителя, а также стоимости передачи

Изобретение относится к автоматике и может быть использовано в приемных устройствах дискретных систем связи

Изобретение относится к вычислительной технике и электросвязи/ Его применение в системах преобразования и передачи информации позволяет увеличить отношение сигнал/шум

Изобретение относится к сжатию сигналов с фиксированной запятой без введения смещения

Изобретение относится к обработке видеоданных и, в частности, к способу сжатия видеопоследовательностей

Изобретение относится к вычислительной технике и технике связи

Изобретение относится к цифровому кодированию видеосигнала и, более конкретно, к методикам квантования для процессов кодирования видеосигнала, которые поддерживают адаптивное двоичное арифметическое кодирование, основанное на контексте (САВАС)

Изобретение относится к видеокодированию и, в частности, к способам квантования для процессов видеокодирования, которые поддерживают контекстно-зависимое адаптивное двоичное арифметическое кодирование (САВАС)

Изобретение относится к системам и способам определения возможности передачи сигналов в уплотненной форме. Технический результат заключается в обеспечении возможности определять, может ли сигнал, который следует передать по каналу передачи, быть передан в уплотненной форме. Способ включает стадии, на которых: используют сигнал, который должен передаваться по каналу связи, определяют, содержатся ли по меньшей мере в части сигнала данные с неслучайным распределением, если определено, что по меньшей мере в части сигнала содержатся данные по меньшей мере с частично неслучайным распределением, применяют алгоритм уплотнения по меньшей мере к части сигнала, чтобы получить используемый сигнал в уплотненной форме, и передают сигнал в уплотненной форме по каналу связи. 2 н. и 11 з.п. ф-лы, 2 ил.

Изобретение относится к кодированию-декодированию стереофонического звукового сигнала
Наверх