Ячейка однородной среды

 

Изобретение относится к вычислительной технике и может быть использовано в качестве настраиваемой ячейки однородной вычислительной среды. Цель изобретения - расширение функциональных возможностей. Ячейка содержит настроечные входы 1 - 5, триггеры 6 - 10, вход 11 сброса, элемент ИЛИ 12, элементы И 13 - 20, элемент ИЛИ 21, настраиваемый логический элемент 22, настроечные входы 23 - 26 настраиваемого логического элемента, элемент ИЛИ 27, элементы И 28 и 29, информационные входы 30 и 31 настраиваемого логического элемента, ключи 32 - 34, выход 35 настраиваемого логического элемента, информационные входы 36 и 37 ячейки, выходы 38 и 39 ячейки. Ячейка реализует двадцать пять логических функций. Реализуются логические функции двух переменных, а также функции "размножения" сигналов и взаимной коммутации информационных входов и выходов ячейки. 4 ил., 1 табл.

. СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (51) 5 G 06 F 7/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСКОЬЮ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГННТ CCCP (21) 4423588/24-24 (22) 11.05.88 (46) 15.03.90. Бюл. !! - 10 (72) А.И. Лысенков, В.А. Генералов, Д.В. Панов и 10.N. Бартош (53) 681.3(088.8) (56) Авторское свидетельство СССР

11- 1218378, кл . С 06 F 7/00, 1985.

Авторское свидетельство СССР

lt- 1437853, кл. G 06 F 7/00, 1986. (54) ЯЧЕЙКА ОДНОРОДНОЙ СРЕДЫ (57) Изобретение относится к области вычислительной техники и может быть использовано в качестве настраивае; мой ячейки однородной вычислительной среды. Цель изобретения — расширение функциональных возможностей. Ячейка содержит настроечные входы 1-5, триг„„80„„1550508 А 1

2 г ерн 6-10, вход I сброса, элемент

ИЛИ 12, элементы И 13-20, элемент

ИЛИ ?1, настраиваемый логический элемент 22, настроечные входы 23-26 настраиваемого логического элемента, элемент ИЛИ 27, элементы И 28 и 29, информационные входы 30 и 31 настраиваемога логического элемента, ключи

32-34, выход 35 настраиваемого логического элемента, информационные входы 36 и 37 ячейки, выходы 38 и 39 ячейки. Ячейка реализует двадцать пять логических функций, Реализуются логи-. ческие функции двух переменных, а также функции размножения сигналов и взаимной коммутации информационных входов и выходов ячеики. 4 ил., Ф

1 табл.

1550508

Изобретение относится к вычислительной технике и может быть использ<>вано в качестве настраиваемой ячейки однородной вычислительной среды.

Цель изобретения — расширение функциональных возможностей за счет рфализации более полного набора сое.динительных функций, На фиг. 1 представлена функциональ-10 ноя схема ячейки; на фиг. 2 — схемы состояний ячейки; на фиг.3 — схема

R3-триггера в однородной среде; на фиг, 4 — вариант перестройки одно, рФдной среды, реализующей RS-триггер, 15

1 п и отказе настраиваемого логического элемента ° .

Ячейка содержит настроечные входы

1 5, триггеры 6-10, вход 11 сброса, элемент ИЛИ 12, элементы И 13-20, элемент ИЛИ 21, настраиваемый логический элемент 22, настроечные входы

23-26 настраиваемого логического элемента, элемент ИЛИ 27, элемент И 28 и 29, информационные входы 30 и 31 25 настраиваемого логического элемента, кЛючи 32-34, выход 35 настраиваемого логического элемента, информационные в ходы 36 и 37 и выходы 38 и 39 ячейкК. 30

Триггеры 6,7 и 8,элементы И 13-20, 28 и 29,элементы ИЛИ 12, 21 и 27 и к тючв 32-34 образуют схему улравлея настройкой ячейки однородной сРеды. Они предназначены,ппя управле- 35 ия коммутацией информационных вхоов 36 и 37 и выходов 38 и 39 ячейки ца информационные входы o(и ck настраиваемого логического элемента 22

И выхода 35 настраиваемого логическо- 4р

z>o элемента 22 на выходы 38 и 39 и вход 36 ячейки, а также входов 36

И 37 и выходов 38 и 39 между собой.

Работа ячейки однородной среды

Поясняется таблицей. 45

Ячейка может иметь 25 состояний, жри которых она реализует различные уиды соединительных и логических функций. На фиг. 2 показаны эти сос- 50

Гояния ячейки. Внизу каждого состояНия изображена комбинация входных настроечных сигналов со следующей упорядоченностью: zz, z z » z г„-.

На фиг.3 изображена однородная среда, реализующая функциональную схему синхронного RS-триггера, Матрица настройки однородной среды имеет вид:

7 3 24 7

1(A,II = 3" 24 3 6

2 21 6 7

Для реализации функциональной схе мы синхронного RS-триггера необходимо 12 ячеек, Формула и з обретения

Ячейка однородной среды, содержащая пять триггеров, восемь элементов И, один элемент ИЛИ, три ключа и настраиваемый логический элемент, причем вход сброса ячейки соединен с нулевыми входами с первого по пятый триггеров, единичные входы которых соединены с первым — пятым настроечными входами ячейки соответственно, прямой выход первого триггера соединен с первым входом первого элемента И, прямой выход второго триггерас первым входом второго элемента И, второй вход которого соединен с прямым выходом третьего триггера и с первым входом третьего элемента И, второй вход которого соединен с инверсным выходом второго триггера, инверсный выход третьего триггера соединен с первыми входами четвертого, пятого и шестого элементов И, выход которого соединен с первым выходом ячейки, второй вход шестого элемента И соединен с выходом настраиваемого логического элемента и (i с первым входом седьмого элемента И, I выход которого соединен с вторым выходом ячейки и через первый ключ с первым информационным входом ячейки и с вторым входом пятого элемента И, выход которого соединен с первым входом первого элемента ИЛИ, выход которого соединен с первым информационным входом настраиваемого логичес- кого элемента, первый и второй на- строечные входы которого соединены соответственно с прямым и инверсным выходами четвертого триггера, прямой и инверсный выходы пятого триггера соединены соответственно с третьим и четвертым настроечными входами настраиваемого логического элемента, вто- рой информационный вход ячейки соединен с вторым входом четвертого элемента И и через второй ключ с выходом ячейки, отличающаяся тем, что, с целью расширения функциональных возможностей за счет реализации дополнительных соединительных функций, она содержит девятый и десятый элементы И и второй и третий

5 15505 элементы ИЛИ, причем прямой выход второго триггера соединен с первым вхо, дом второго элемента ИЛИ, второй вход которого соединен с инверсным выходом первого триггера и с первым входом девятого элемента И, второй вход которого соединен с выходом седьмого элемента И и через третий ключ с вторым информационным входом ячейки, 10 второй вход первого элемента ИЛИ .соединен с выходом девятого элемента И, третий вход которого соединен с инверсным выходом второго триггера и с вторым входом седьмого элемента И, третий вход которого соединен с третьим входом пятого элемента И и с первым входом первого элемента И, второй вход которого соединен с выходом второго элемента И и с управляющими 20 входами первого и второго ключей, выРеализуемыа логи-. ческие функции

Состояние входов и выходов

Состояние настроечных сигналов к,1 х,(у, 0 1

О О

1 I

1 0

О

О

1

У1 х2У.

1 1 ! О ,О 1

>, у

О О

1 I

1 О

1 1

О

О

1 у, х+у

1 0

О 1

О О

О I

О

О

1 у x+ó

О О

1 О

О О

1 1 х х

2 1 2

О . 1

1 l

О l

1 О

О О

У2 "Х Х

1 I

0 1

1 1

О 1

1 О

О О

1 О

О

1

О

О

1 у х+х (t 1 у *х +x

I х

О х

О. О О 1

О О О I

О 1 О х

О! О у j

О О

0 О

0 О

О 1

О I

О, 1

О 1

I 0

I О ! О

1 О

1 1

1 1

1 1

О О

О О

О О

О О

О 1

О 1

О 1

О 1

1 О

1 О

l О

1 О

1 1 .I 1

1 l

1 I

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О.

О

О

О

О

О

О

О

О .О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

1

1

1

I

1 !

1

1

08 6 ход первого элемента И соединен с управляющим входом третьего ключа, второй информационный вход настраиваемого логического элемента соединен . с выходом третьего элемента ИЛИ, первый вход которого соединен с выходом восьмого элемента И, первый вход которого соединен с выходом третьего элемента И и с первым входом десятого элемента И, выход которого соединен с первым информационным входом ячейки, второй вход десятого элемента И соединен с выходом настраиваемого логичекого элемента, выход второго элемента ИЛИ соединен с третьим входом mecтого элемента И, выход которого соединен с вторым входом восьмого элемента И, выход четвертого элемента И соединен с вторым входом третьего элемента ИЛИ.

Разрыв цели х х !

1550508

Продол?кение таблицы

Состояние настроечных сигналов

Реалиэуемые логические функции

Состояние входов и выходов ч тт

О

У, х?

О

О !

1

О

О

1

)

О

О

У1 1 7 у1=х, х

У1=Х 1+к 2 =х + х

"1 1 ?

О О

О )

1 О

1 )

О О

О 1

1 О

1 1

О . О

О 1

1 О

1 I

О О

О 1

1 О

1 1

О 1 х =

1-1-1 х = г 1г х = +у

1 1 ? х,=У 1+У 2 у х =1 ь

Х, У2; о о}

У2 У1

У2 Уi х = г ) О О

О 1

1 0

1 1

Х1=У2Ф У2Х 1

x2 у qe у1=х .

О О

1 1

Х =У2 х 1=у? х,=у 3 х 2=71

=X 2!

v =х

2 2

Xq =X 2y у =х„

У

v =х ° !

О О

1 !

I 1

1 х X I х х 1

У 1=У 2

У2 У1

Ф

П р и м е ч а н и е. х — любое состояние ячейки (0,1), не влияюц!ее на ее работу.

1 О

1 О

1 1

1 1

О О

О О

О О

О О

0 1

0 1

О I

О 1

1 О

) О

1 0

1 О

1 1

1 1

1 . 1

1 1

О О

О О

О О

О О

О 1

О 1

О 1

О

1 О

1 О ! О

1 О

l 1

1 1

1 I

1 1

О 1

1 О

1 О

1 1

1 I х х х х

x x х х

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

О

1

1

I

1

1

1

1

1

1

l

1

1 О х О

1 О х 1

1 О х О

1 О х 1

1 1 О О

1 1 0 1

l 1 1 О

1 1 1 1

1 1 О О

I 1 О 1.

1 1 О

1 1 1

1 1 О О

1 1 О 1

1 1 1 О

1 1 1 1

1 1 О 0

1 1 О 1

1 1 1 О

1 1 1 I

О О О

О О О

О О О

О О 1

О О

О О О

О О О

О О О

О О О

О О 1

О О 1

О О 1

О О I

О О О

О О О

О О О

О 1 1 О

О 1 О

О 1 l

О 1 1

О 1 О

1 О О

1 О 1

1 О О 1

1 О 1 1

l 550508

Фиг.Ю

1550508

Составитель М. Кауль

Редактор Л. Пчолинская Техред M.Дидык Корректор С, Шекмар

Заказ 273

Подписное

Тираж 5б1

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д, 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул, Гагарина, 101

Ячейка однородной среды Ячейка однородной среды Ячейка однородной среды Ячейка однородной среды Ячейка однородной среды Ячейка однородной среды 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в ЭВМ, интерпретирующих программы высокого уровня, а также в процессорах, ориентированных на эффективное решение определенных задач

Изобретение относится к области вычислительной техники и микроэлектроники и предназначено для реализации операции B=A<SP POS="POST">.</SP>X + C над N-разрядными двоичными числами в мультиконвейерном режиме

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электросвязи и может использоваться в узлах синхронизации узкополосных систем передачи информации

Изобретение относится к вычислительной технике и может быть использовано для аппаратного вычисления квадратного корня и его обратной величины в избыточной системе счисления в форме с фиксированной запятой

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах обработки информации

Изобретение относится к вычислительной технике и может быть использовано в высокопроизводительных вычислительных устройствах

Изобретение относится к вычислительной технике и может быть применено для выполнения арифметических операций над двоичными числами

Изобретение относится к вычислительной технике и может быть использовано в системах обработки нечеткой информации

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх