Распределитель сигналов на десять каналов

 

Изобретение относится к вычислительной и измерительной информационной технике и может применяться в устройствах, требующих последовательного формирования на управляющих входах десяти импульсов. Целью изобретения является повышение быстродействия и упрощение распределителя. Распределитель содержит элементы И-НЕ/ИЛИ-НЕ 1 - 10, выходы которых соединены с соответствующими выходами 11 - 20 распределителя, три RS-триггера 21 - 23 на двух элементах И-НЕ/ИЛИ-НЕ каждый, выходы которых соединены с соответствующими входами элементов И-НЕ/ИЛИ-НЕ 1 - 10. ВЫХОД СЧЕТНОГО ТРИГГЕРА 30 ПОДКЛЮЧЕН К ВХОДАМ ЭЛЕМЕНТОВ И-НЕ/ИЛИ-НЕ 1, 3, 5, 7, 9. Выходы трех вспомогательных элементов И-НЕ/ИЛИ-НЕ 31 - 33 соединены с вторыми входами третьего 3, пятого 5 и девятого 9 элементов И-НЕ/ИЛИ-НЕ. Входная тактовая шина 34 распределителя подключена к счетному входу счетного триггера 30. Достигаемый в распределителе положительный эффект обеспечивается введением соответствующих функциональных связей. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„ЯЦ „„1569972

А1 (51)5 Н 03 К 17/62

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А ВТОРСКОМЪГ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (21) 449841 1/24-21 (22) 24. 10. 88 (46) 07 ° 06.90. Бюл. 11» .21 (72) В.П.Грибок, О.Г.Сморыго и В.М.Сырнев (53) 621.382 (088.8) (56) Авторское свидетельство СССР

11» 660257, кл. Н 03 К 17/62, 17.03.77.

Авторское свидетельство СССР

9 1325683, кл. H 03 К 17/62, 26.03.86.

1(54) РАСПРЕДЕЛИТЕЛЬ СИГНАЛОВ HA ДЕСЯТЬ КАНАЛОВ (57) Изобретение относится к вычислительной и измерительной информационной технике и может применяться в . устройствах, требующих последовательного формирования на управляющих входах десяти импульсов. Цель изобретения - повьппение быстродействия и уп2 рощение распределителя. Распределитель содержит элементы И-НЕ/ИЛИ-НЕ

1-10, выходы которых соединены с соответствующими выходами 11-20 распределителя, три RS-триггера 21-23 на двух элементах И-НЕ/ИЛИ-НЕ кажды»1| выходы которых соединены с соответствующими входами элементов И-HE/ÈËÈHE 1-10. Выход счетного триггера 30 подключен к входам элементов И-НЕ/

/ИЛИ-НЕ 1, 3„ 5, 7, 9. Выходы трех вспомогательных элементов И-НЕ/ИЛИ-НЕ

31-33 соединены с вторыми входами третьего 3, пятого 5 и девятого 9 элементов И-НЕ/ИЛИ-НЕ, Входная тактовая шина 34 распределителя подключена к счетному входу счетного триггера 30. Достигаемьп» .в распределителе положительный эффект обеспечивается введением соответствующих функциональных связей. 2 ил, 1569972

Изобретение относится к вычисли- ! тельной и измерительной технике и мо,жет применяться в устройствах, требующих последовательного формирова5 ния на управляющих входах десяти импульс os .

Цель изобретения — упрощение и повъппение быстродействия распределителя. 10

На фиг, 1 представлена электрическая схема распределителя сигналов на 10 каналов; на фиг. 2 — временные диаграммы сигналов его работы.

Распределитель мож;z быть выполнен либо на элементах И-НЕ, либо на элементах ИЛИ-НЕ.. Ниже будет рассмот-. рено функционирование распределителя, выполненного на элементах И-НЕ.

Распределитель сигналов на.десять щ

Iêàíaëoâ содержит (фиг. 1) десять эле ментов И-НЕ 1-10, с первого по десятый, выходы которых соединены с соответствующими выходами 11-20 рас пределителя, RS-триггеры 21-23. Вхо- 25 ры первого элемента И-НЕ 1 соединены ,с выходами 12, 19 распределителя.

3ход второго элемента И-НЕ 2 соединен с выходом 11 распределителя. Вход. четвертого элемента И«НЕ 4 соединен . с выходом. 13 распределителя. Выход

15 распределителя подключен к входам пестого 6.и седьмого 7 элементов

И-НЕ. Вход восьмого элемента И-НЕ 8 соединен с выходом 17 распределителя.. Вход десятого элемента И НЕ 10 .". соединен с выходом 19 распределителя.

Первый RS-триггер 21 на двух элементах И-НЕ, входы S u R которого . соединены соответственно с выходами

13 и 14 распределителя. Выход 24 первого триггера 21 подключен к входам элементов И-НЕ 4 и 8, а инверсный выход 25 - к входам элементов И-НЕ

1, 2,и 10.

Второй RS-триггер 22 на двух элеt.::àEòàõ И-НЕ, входы S и К которого соединены. соответственно с выходами

17 и 11 распределителя. Выход 26 второго триггера 22 подключен к входам элементов И-НЕ 8 и 10, а инверсный выход 27 — к входам элементов

И НЕ 2, 4 и 6.

Третий RS-триггер 23 на двух элементах И-НЕ, вход S и два входа К которого соединены соответственно с выходами 15 и 18. распределителя и вы:кодом 24 первого RS-триггера 2.1. Выход 28 третьего триггера 23 подключен к входам элементов И-НЕ 6 и 7, а инверсный выход 29 — к входу эле-! мента И-НЕ 4.

Счетный триггер 30 своим выходом соединяется с одним из входов элементов И-НЕ 1, 3, 5, 7 и 9. Первый вспомогательный элемент И-НЕ 31., входы которого. соединены. с выходами .12 и 13 распределителя, а выход подключен к одному из входов, третьего элемента И-HE 3.

Второй вспомогательный элемент

И-НЕ 32, входы которого соединены с выходами 14 и 15 распределителя, а выход подключен к одному из входов пятого элемента И-НЕ 5. .Третий вспомогательный элемент

И-НЕ. 33, входы которого. соединены с выходами 18 и 19 распределителя, а выход подключен к одному из входов девятого. элемента И-НЕ 9.

Входная тактовая шина 34 распределителя подключена к счетному входу счетного триггера 30.

На фиг. 2 обозначена временная диаграмма сигналов на: 11-20 — одноименных выходах распределителя; 2429 - на выходах триггеров 21-23 351 на выходе триггера 30, 36-38 на выходах элементов 3 1-33 соответственно.

Распределитель сигналов на десять каналов работает следующим образом.

Пусть в начальный момент времени .выходные сигналы элементов И-НЕ 1-9 будут единичными, а выходной сигнал десятого элемента И-НЕ 10 - нулевым, который может быть обеспечен только при нулевом .состоянии первого триггера 21 (логический ноль на. его выходе ,24 и логическая единица на инверсном выходе 25} и при единичном состоянии второго триггера 22 (логическая единица на его выходе 26 и логический ноль на инверсном выходе 27). Нулевой сигнал на выходе 24.первого RSтриггера 21 поступает на один .из входов R третьего RS-триггера 23. Пос»

° кольку на остальных входах эroro триггера присутствуют сигналы логической единицы, третий RS-триггер 23 оказывается в нулевом состоянии (логический ноль на его единичном выходе 28 и логическая единица на нулевом выходе 29) . Поскольку на трех входах элемента И-НЕ 1 присутствуют единичные сигналы единичдн4ф сиг рзэ» нф »,, 1569972 выходе может быть обеспечен только наличием нулевого выходного сигнала счетного триггера 30. На всех входах трех вспомогате ьных элементов И-НЕ

31-33 присутствуют единичные сигналы, 5 таким образом, на выходах всех вспомогательных элементов И-НЕ 31-33 присутствуют сигналы логического нуля.

Таким образом, предположение о распределении выходных сигналов 11-20 однозначно определяет наличие всех выходных сигналов элементов распределителя в начальный момент времени.

Рассмотрим теперь момент

1 (фиг. 2), в который вследствие поступления импульса по тактовой шине 34 (на временных диаграммах фиг. 2 сигналы на тактовой шине опущены) происходит появление вь.соко-.> „ ровня 20 сигнала на выходе счетного триг "epa

30, и на всех входах элемента И-НЕ 1 оказываются единичные сигналы. Сигнал

11 становится низким. Это связано с тем, что сигнал 17 единичный, ну- 25 левой уровень 11, попадая íà R-вход второго RS-триггера 22, перебрасывает его в нулевое состояние. На нулевом выходе 27 второго триггера 22 появляется единичный сигнал, а на единич- 30 ном выходе 26 — нулевой, который, попадая на вход элемента И-HE 10, вызывает íà его выходе формирование единичного сигнала.

В момент времени t, вследствие поступления импульса по тактовой ши! не 34, формируется низкий сигнал 35 на выходе счетного триггера 30. Этот сигнал вызывает формирование единичного сигнала 11. Таким образом, на 4О всех трех входах элемента И-НЕ 2 оказываются высокие сигналы, и сигнал 12 становится низким. Этот сигнал, попадая на первый вспомогательный элемент И-НЕ 31, вызывает появле- 45 ние единичного сигнала на его выходе.

В момент t, импульс, поступающий по тактовой шйне 34, формирует высокий потенциал на выходе (сигнал 35) счетного триггера 30. После появления этого потенциала на обоих входах элемента И-НЕ 3 оказываются высокие сигналы, таким образом, на его выходе появляется низкий сигнал. Этот сигнал подтверждает высокие потенциалы на выходах элементов И-НЕ 4 и 31, а также поступает на S-вход первого

В$-триггера 21. Поскольку на его Rвходе присутствует единичный сигнал 19, происходит переброс первого триггера 21 в единичное состояние: на его единичном выходе 24 формируется логическая единица, а нулевом выходе 25 — логический ноль. Этот логический ноль поступает на вход элемента И-НЕ 2 и формирует íà его выходе 12 высокий сигнал.

В момент времени t< импульс, поступающий по тактовой шине 34, формирует низкий сигнал на выходе счетного триггера 30. Этот сигнал вызывает появление единичного потенциала (сигнал 13) на выходе элемента И-НЕ

3. После этого на всех входах сразу двух элементов И-НЕ 4 и 31 оказываются высокие потенциалы, и на их выходах формируются нулевые сигналы.

Нулевой сигнал на выходе элемента

И-НЕ,З 1 только подтверждает единичный сигнал 13. Нулевой сигнал на выходе элемента И-НЕ 4 устанавливает на- выходе второго вспомогательного элемента И-НЕ 32 высокий единичный сигнал.

В момент времени ty импульс, Iloc» тупающий по тактовой шине 34, формирует высокий потенциал на выходе счетного триггера 30. После этого на обоих входах элемента И-НЕ 5 оказываются высокие сигналы, и на его выходе формируется низкий потенциал.

Этот потенциал подтверждает высокие выходные сигналы элементов И-НЕ 32, 6 и 7, а также поступает на S-вход третьего RS-триггера 23. Так как на обоих R-входах данного триггера присутствуют единичные сигналы, он пе- . ребрасывается в единичное состояние..

На его выходе 28 появляется сигнал логической единицы, а на инверсном выходе 29 — сигнал логического нуля.

Этот логический ноль формирует сигнал 14 логической единицы на выходе элемента И-НЕ 4. !

В момент времени t g, вследствие поступления импульса по тактовой шине

34, формируется низкий сигнал на выходе счетного триггера 30. Этот сигнал формирует высокий сигнал на выходе элемента И-НЕ 5. После этого на всех других входах сразу двух логических элементов И-HE 32 и 6 оказываются единичные потенциалы. На выходах элементов И-НЕ 32 и 6 формируются сигналы логического нуля.

1569972

В момент времени t7 импульс, поступающий по тактовой шине 34, формирует высокий потенциал на выходе счетного триггера 30. После этого на всех

Входах элемента И-HE 7 оказываются единичные потенциалы, и на его выходе формируется низкий сигнал 17, который

Подтверждает единичный сигнал на выХоде элемента И-НЕ 8 и попадает на

Вход S второго RS-триггера 22. Поскольку на R-входе триггера 22 присут,ствует единичный сигнал 11, второй триггер 22 перебрасывается в единичное состояние. На его выходе 26 появ- 1 ляется высокий сигнал, а на инверсном зыходе 27 - низкий, который формиру ет высокий потенциал на выходе эле мента И-НЕ 6 (сигнал 16).

В момент времени t3 вследствие 20 1 поступления импульса по тактовой ши не 34, формируется низкий сигнал на выходе счетного триггера 30. Этот сигнал формирует высокий потенциал на выходе элемента И-НЕ 7. После 25 этого на всех входах элемента И-НЕ

8 оказываются сигналы логической единицы, и на его выходе формирует ся нйзкий потенциал. Этот потенциал вызывает формирование единичного сиг- 30 нала на выходе третьего вспомогательного элемента И-НЕ 33 и попадает на один из R-входов третьего RS-триггера. Поскольку на остальных входах этого триггера присутствуют сигналы логической единицы, происходит переброс третьего триггера 23 в нулевое .состояние. На его выходе 29 формируется высокий сигнал, а на выходе 28 низкий.

В момент времени t9 импульс, поступающий по тактовой шине 34, формирует высокий потенциал на выходе счетного триггера 30, После этого на обоих входах элемента И-НЕ 9 оказывают- 4 ся высокие сигналы, и на его выходе появляется нулевой потенциал. Нулевой

,- .отенциал (сигнал 19) подтверждает единичные сигналы на выходах элементов И-НЕ 1, 10 и 33 и попадает на

R-вход первого RS-триггера 21. Пос кольку на его S-входе присутствует высокий .уровень сигнала 13, первый триггер 21 перебрасываетсх в нулевое состояние. На его выходе 25 формируется единичный сигнал, а на выходе

24 - нулевой.

1! . В момент времени t импульс nocto

7 тупающий .по тактовой шине 34, формирует низкий потенциал на выходе счетного триггера 30. Этот сигнал формирует высокий потенциал на выходе элемента И-НЕ 9. После этого на всех входах сразу двух элементов И-НЕ 10 и 33 оказываются высокие сигналы. На выходах этих элементов И-НЕ появляются сигналы логического нуля.

В момент времени t, все выходные сигналы элементов предлагаемого распределителя сигналов на десять каналов совпадают с потенциалами в на" чальный момент времени. Далее работа распределителя полностью аналогична рассмотренной выше.

Формула изобретения

Распределитель сигналов на десять каналов, содержащий с первого по десятый элементы И-НЕ/ИЛИ-НЕ, выходы которых соединены с соответствующими выходами распределителя, три RS-триггера, каждый из которьг;,. выполнен на двух элементах И-НЕ/ИЛИ-НЕ, три вспомогательных элемента И-НЕ/ИЛИ-НЕ, счетный триггер, тактовый вход которого соединен с тактовой шиной, а выход подключен к первым входам пяти нечетных элементов И-НЕ/ИЛИ-НЕ, выходы каждого из которых соединены с первыми входами каждого из элементов

И-НЕ/ИЛИ-НЕ с последующими номерами соответственно, входы первого вспомогательного элемента И-НЕ/ИЛИ-НЕ подключены к выходам второго и третьего элементов И-НЕ/ИЛИ-НЕ, а выход соединен с вторым входом третьего элемента И-НЕ/ИЛИ-НЕ, входы второго вспомогательного элемента И-НЕ/ИЛИ-НЕ подключены к выходам четвертого и пятого элементов И-НЕ/ИЛИ-НЕ, а выход соединен с вторым входом пятого элемента И-НЕ/ИЛИ-НЕ, входы третьего вспомогательного элемента И-НЕ/ИЛИ-НЕ подключены к выходам восьмого и девятого элементов И-НЕ/ИЛИ-НЕ, а выход соединен с вторым входом девятого элемента И-НЕ/ИЛИ-НЕ, выход которого подключен к R-входу первого RS-триггера, инверсный выход которого соединен с вторым входом десятого элемента И-НЕ/ИЛИ-НЕ, а выход — с первым

R-входом третьего RS-триггера, выход которого подключен к второму входу шестого элемента И-НЕ/ИЛИ-НЕ, инверсный выход второго RS-триггера соединен с вторыми входами второго и чет15б9972

1О вертого элементов И-НЕ/ИЛИ-НЕ, а выход — с вторым входом восьмого элемента И-НЕ/ИЛИ-НЕ, о т л и ч а юшийся тем, что, с целью упрощения и увеличения быстродействия, выход первого элемента И-НЕ/ИЛИ-НЕ соединен с R-входом второго RS-триггера, :инверсный выход которого подключен к

)третьему входу шестого элемента

И-НЕ/ИЛИ-НЕ, второй вход которого соединен с вторым входом седьмого элемента И-НЕ/ИЛИ-НЕ, выход которого подключен к S-входу второго RS-триггера а третий вход — к выходу пятоЭ

15 го элемента И-НЕ/ИЛИ-HE и к S-входу третьего Rs-триггера, второй R-вход которого соединен с выходом восьмого

11 2 3 te Ы В t7

t8 t9 f10

Ж

29 и г

28

Фие.2

Составитель А.Чаховский

Техред М.Ходаннч Корректор В.Кабаций,Редактор В.Бугренкова

Заказ 1457 Тираж 671 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5 Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

ЗУ

11

12

N

1$

18

17 е

19 элемента И-НЕ/ИЛИ-НЕ, а инверсный выход — с третьим входом четвертого элемента И-НЕ/ИЛИ-НЕ, четнертый вход которого подключен к третьему входу восьмого элемента И-НЕ/ИЛИ-НЕ и к выходу первого RS-триггера, S-вход которого соединен с выходом третьего элемента И-НЕ/ИЛИ-НЕ, а инверсный выход — с вторым входом первого элемента И-НЕ/ИЛИ-НЕ и третьим входом второго элемента И-НЕ/ИЛИ-НЕ, выход которого подключен к третьему входу первого элемента И-НЕ/ИЛИ-НЕ, четвертый вход которого соединен с первым входом десятого элемента И-НЕ/ИЛИ-НЕ, третий вход которого подключен к единичному выходу второго КЯ-триггера.

Распределитель сигналов на десять каналов Распределитель сигналов на десять каналов Распределитель сигналов на десять каналов Распределитель сигналов на десять каналов Распределитель сигналов на десять каналов 

 

Похожие патенты:

Изобретение относится к электронной коммутации и может быть использовано для включения и отключения электрических цепей в произвольном порядке

Изобретение относится к импульсной технике и автоматике и может быть использовано в устройствах программного управления распределением сигналов

Изобретение относится к импульсной технике, в частности к распределителям импульсов на реле

Изобретение относится к импульсной технике и может быть использовано в устройствах формирования, выдачи и обработки информации

Изобретение относится к импульсной технике, в частности к устройствам ввода

Изобретение относится к импульсной технике и может быть использовано при построении распределителей уровней в устройствах синхронизации цифровых систем передачи информации

Изобретение относится к импульсной технике и может быть использовано в приборостроении

Изобретение относится к импульсной технике и может быть использовано в качестве времязадающего узла в стендах и системах контроля цифровых интегральных схем

Изобретение относится к импульсной и вычислительной технике, может быть использовано для распределения сигналов в условиях помех

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области сильноточной полупроводниковой радиоэлектроники и может быть использовано преимущественно для питания озонаторов

Изобретение относится к области техники связи, в частности к видеотелефону с высокочастотным коммутатором (ВК)

Изобретение относится к области связи для уменьшения количества каналов

Изобретение относится к вычислительной технике и может быть использовано в аналого-цифровых преобразователях и в вычислителях, работающих по методу последовательного приближения

Изобретение относится к цифровой технике и может быть использовано в микросхемах программируемой логики, динамически реконфигурируемых БИС, микропроцессорах, контроллерах и прочих устройствах обработки дискретной информации с использованием распределителей тактов

Изобретение относится к вычислительной технике и может быть использовано для реализации функций параллельного циклического арбитража активных абонентов при их поочередном доступе к общим ресурсам цифровой вычислительной схемы

Изобретение относится к импульсной технике и может быть использовано j устройствах контроля и управления для заеис1чмого переключения электрических цппей, при котором включение новой цепи сопровождается отключением ранее выбранной
Наверх