Устройство цикловой синхронизации

 

Изобретение относится к электросвязи и может использоваться в системах передачи дискретной информации для цикловой синхронизации. Целью изобретения является повышение помехоустойчивости. Входной цифровой сигнал поступает на информационный вход регистра 1 сдвига, с выходов которого соответственно задержанные кодовые комбинации следуют на входы блока 2 обнаружителей ошибок в синхрогруппах, который содержит К обнаружителей 5, выполненных в виде формирователей сигналов весовых коэффициентов, определяющих величину искажения синхрогруппы. Сигналы с выходов блока 2 обнаружителей ошибок в синхрогруппах поступают через сумматор 6 в компаратор 7, который сравнивает значение сигнала с выхода сумматора 6 со значением порогового кода. При превышении значения последнего компаратор 7 формирует сигнал установки, который осуществляет фазирование счетчика 4 выходных импульсов. 1 ил.

СОЮЗ СОВЕТСНИХ социАлистичесних

РЕСПУБЛИН (19> (И) (51)5 Н 04 Ь 7/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMY CBHQETEflbCTBV

ГОСУДАРСТВЕННЫЙ НОМИТЕТ . пО изОБРетениям и ОтнРытиям

ПРИ fHHT СССР

1 (21) 4272402/24-09 (22) 30.06.87 (46) 30.09.90. Бюл. У 36 (72) С..М. Первушкин, В.А. Титков и С.П. Уханов (53) 621.394.662 (088.8) (56) Авторское свидетельство СССР

В 1424130, кл. Н 04 L 7/02,,1985.

Авторское свидетельство СССР

1(1239878, кл. H 04 L 7/08, 1984. (54) УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ (57) Изобретение относится к электросвязи и может использоваться в системах передачи дискретной информациидля цикловой синхронизации. Целью . изобретения является повышение помехоустойчивости. Входной цифровой сигнал поступает на информационный вход

2 регистра 1 сдвига, с выходов которого соответственно задержанные кодовые комбинации следуют на входы блока 2 обнаружителей ошибок в синхрогруппах, который содержит К обнаружителей 5, выполненных в виде формирователей сигналов весовых коэффициентов, определяющих величину искажения синхрогруппы. Сигналы с выходов блока 2 обнаружителей ошибок в синхрогруппах поступают через сумматор 6 в компаратор 7, который сравнивает значение сигнала с выхода сумматора б со сначением порогового кода. При превышении значения последнего компаратор 7 формирует сигнал установки, который осуществляет фазирование счетчика 4 выходных импульсов. 1 ил.

15 96475 синхрогруппы и эталонной (событие К ); синхрогруппы и эталонной ях (собь гие R „);

° ° ° ° ° ° синхрогруппы и эталонной х (событие К ); синхрогруппы и эталонной и-m позициях (событие R „), — при совпадении принимаемой

N синхрогруппы на и-m позиция — "при совпадении принимаемой Пf t синхрогруппы менее, чем на

Изобретение относится к электросвязи и может использоваться в системах передачи дискретной ниформации для цикловой синхронизации.

Целью изобретения является повы5 шение помехоустойчивости.

На чертеже представлена структур.ная электрическая схема предлагаемого устройства цикловой синхронизации. 10

Устройство цикловой синхронизации содержит регистр 1. сдвига, блок 2 обнаружителей ошибок в синхрогруппах, формирователь 3 управляющего сигнала и счетчик 4 импульсов ° Блок 2 обнаружителей ошибок в синхрогруппах содержит обнаружители 5 оп|ибок в синхрогруппах. Формирователь 3 управляющего сигнала содержит сумматор 6 и компаратор 7.

Устройство работает следующим образом.

Входной цифровой сигнал поступает на информационный вход регистра 1,. на тактовый вход которого подаются тактовые импульсы. При этом с задержкой (К-1)Ь + n тактовых интервалов (Т) (где К вЂ” количество цикловых интервалов (циклов); Ь вЂ” количество

У

Р— при совпадении принимаемой о синхрогруппы на п-позициях

P, — при совпадении принимаемой синхрогруппы на п-1 позици

° ° ° ° ° ° ° ° ° ° е ° а ° в ° ° ° е ° ° е ° ° ° ° ° ° тактовых интервалов в цикловом интервале; и — количество тактовых интервалов в цикловом синхросигнале) на дополнительном выходе (выходе переноса) регистра 1 появляется цифровой сигнал, а на К-выходах (каждый из которых соответствует группе разрядов) регистра 1 образуются К кодовых комбинаций длиной п. Причем каждая кодовая комбинация на К-выходах регистра 1 задержана относительно другой на величину L T.

Кодовые комбинации с К-выходов регистра 1 поступают на соответствующие

К-входы блока 2 обнаружителей, который содержит К обнаружителей 5, выполненных в виде формирователей сигналов весовых коэффициентов, определяющих величину искажения синхрогруппы. В обнаружителях 5 происходит сравнение поступаюших кодовых комбинаций синхрогрупп с эталонной синхрогруппой, а результат сравнения, выдержанный в значениях весовых коэффициентов, определяет количество ошибок в принимаемой синхрогруппе. Алгоритм формирования сигналов весовых коэффициентов определяется выражением

« где р «р весовые коэффициенты выраженные в двоичном коде и определяемые, исходя из вероятности возник" новения события R при заданных значениях и, вероятности ошибки в канале связи и 1 = Π— m + 1, m — допустимое количество ошибок в принимаемой синхрогруппе.

Сумматор 6 (имеющий К-входов) выполнен в виде К последоваетльно соединенных блоков суммирования. При этом входы блоков суммирования являются входами сумматора 6, а выход последнего блока суммирования является выходом сумматора 6. На входы сумматора б подаются с выходов обнаружителей 5 сигналы весовых коэффициентов. Сумматор б осуществляет суммирование всех К значений весовых коэффи40

55 циен тов (Р ) и формируе т н а выходе сиги ал подо 6 ия S значение которо -o определяется количеством ошибок во всех принимаемых сикх рогруппах. Причем, если все E(синхрогрупп принимаются без ошибок, значение сигнала S достигает максимального значения S

NÌñ а при наличии ошибок в синхрогруппах значение сигнала S уменьшае-.ся, Компаратор 7 сравнивает значение сигнала подобия S с выхода сумматора

6 со значением порогового кода и в случае превьппения сигналом S значения порог ового кода компаратор 7 форми рует сигнал установки, который поступает на установочный вход счетчика 4. 1ля случая конкретной реализации устройства цикловой синхронизации, Составитель В. Орлов

Редактор N. Середа Техред М.Xoдaнич Корректор А. Ссауленко

Заказ 2917 Тираж 527 Под писн ое

ВНИИПИ Государственного комитета по изобретениям и открь тням прп ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101

5 159 а именно, при f(= 4 и п = 7 значения весовых коэффициентс в составляют:

Р = 11 (при совпадении принятой синхо рогруппы и эталонной синхрогруппы на п позициях (7) и Р„= 10 (при совпадении принятой синхрогруппы и эталонной синхрогруппы íà и-1 позициях (6) .

При этом на выходе сумматора 6 сигнал подобия S принимает следующие значения: S = 1100 (или в десятичной форме 12) при безошибочном приеме всех четырех синхрогрупп; S = 1071 (или в десятичной форме 11) при безошибочном приеме трех синхрогрупп и приеме одной синхрогруппы с одной ошибкой. Таким образом, при задании порогового кода в виде числа 1010 (в десятичной форме число 10) компаратор формирует сигнал установки счетчика 4, как в случае безошибочного приема четырех синхрогрупп, так и в случае приема синхрогрупп с одной ошибкой. При задании порогового кода в виде числа 1001 (число 9 в десятичной форме) компаратор 7 формирует выходной сигнал при значении сигнала подобия S равным 1010, 1011 и 1100, т.е. обеспечивает выдачу сигнала установки счетчика 4 при наличии в четырех входных синхрогруппах двух одиночных ошибок в двух синхрогруппах, 6475 б либо при наличии двойной Ошибки в ОДной синхрогруппе.

Формула изобретения

Устройство цикловой синхронизации, содержащее последовательно соединенные формирователь управляющего сигнала и счетчик импульсов, а также регистр сдвига, тактопый вход регистр:" сдвига подключен к тактовому входу счетчика импульсов, причем информа ционный в::ад и тактовый вход регистра сдвига и выход счетчика импульсов являются соответственно информацион ным входом, тактовым входом и выходом устройства, о т л и ч а ю щ е ес я тем, что, с целью повеления помехоустойчивости, введен блок обна20 ружителей ошибок в синхрогруппах, при этом входы блока обнаружителей сшибок в синхрогруппах подключены к соответствующим выходам регистра сдвига, а выходы блока обнаружителей Ошибок в синхрогруппах подсоединены к соответствующим входам формирователя управляющего сигнала, причем порогоВый- вход формирователя управляющего сигнала и дололнительньп выход регист

30 ра сдвига являются соответственно пороговьм ВхОдОм и дополнительным Выходом устройства.

Устройство цикловой синхронизации Устройство цикловой синхронизации Устройство цикловой синхронизации 

 

Похожие патенты:

Изобретение относится к электросвязи

Изобретение относится к электросвязи

Изобретение относится к области электросвязи и может быть использовано в системах передачи данных, работающих в стартстопном режиме

Изобретение относится к электросвязи

Изобретение относится к электросвязи

Изобретение относится к электросвязи

Изобретение относится к технике связи

Изобретение относится к электросвязи

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх