Двоичный счетчик

 

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники. Целью изобретения является повышение достоверности функционирования и автоматизации процесса восстановления работоспособности счетчика. Счетчик выполнен на самоконтролируемых триггерах и логических элементах И, ИЛИ, ИЛИ/ИЛИ-НЕ, И-НЕ 2-2И-ИЛИ и собран по многоразрядной схеме. При отказе одного из основных разрядов счетчик автоматически переходит на резервную работоспособную структуру. Структурно-логическая организация двоичного счетчика позволяет произвести самовосстановление работоспособности за счет резервного разряда, что повышает его отказоустойчивость и интенсивность восстановления работоспособности. 1 табл., 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И OTKPblTVIRM

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4630967/24-21 (22) 03,01.89 (46) 07.10.90. Бюл. ¹ 37 (72) А. Н. Пархоменко, В, В. Голубцов, В.С.Харламов и В.А.Захаров (53) 621.374.322(088.8) (56) Применение интегральных микросхем в электронной вычислительной технике.

Справочник. Под ред. Б.Н. Файзулаева, Б.В.Тарабрина. — M. Радио и связь, 1987, с. 40, рис, 3.33.

Авторское свидетельство СССР

¹1529447, кл. Н 03 К 23/58, 13,05,88. (54) ДВОИЧНЫЙ СЧЕТЧИК (57) Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам, и может быть использовано в устройствах промышленной

Изобретение относится к импульсной технике и может быть использовано в вычислительных устройствах и системах автоматики.

Целью изобретения является повышение достоверности функционирования путем включения в структуру устройства средств функционального контроля и автоматизации процесса восстановления работоспособности.

На фиг.1 представлена функциональная схема предлагаемого двоичного счетчика; на фиг,2 — схема триггера каждого разряда.

Устройство содержит (фиг.1) основные разряды 1-4, резервный разряд 5, триггеры 6.1-6,5 разрядов, элемент И-НЕ 7 устройства, первый 8 и второй 9 элементы

„„53J 1598170 А1 автоматики и вычислительной техники.

Целью изобретения является повышение достоверности функционирования и автоматизации процесса восстановления работоспособности счетчика. Счетчик выполнен на самоконтролируемых триггерах и логических элементах И, ИЛИ, ИЛИ/ИЛИ вЂ” НЕ, И вЂ” НЕ 2 — 2И-ИЛИ и собран по многоразрядной схеме. При отказе одного из основных разрядов счетчик автоматически переходит на резервную работоспособную структуру, Структурно-логическая организация двоичного счетчика позволяет произвести самовосстановление работоспособности за счет резервного разряда, что повышает его отказоустойчивость и интенсивность восстановления работоспособности. 1 табл„2 ил.

ИЛИ устройства, первые 10.1-10.5 и вторые 11.1 — 11,5 элементы И вЂ” НЕ разрядов, первые 12.2 — 12.4, вторые 13.2-13.5 и третьи 14.1 — 14.4 элементы 2 — 2И вЂ” ИЛИ разрядов, элементы ИЛИ/ИЛИ-НЕ 15.2-15.5 разрядов, элементы И 16,2 — 16.5 разрядов и элемент И 17 резервного разряда.

Триггер каждого разряда (фиг,2) содержит элементы И-НЕ 18 — 25, элементы НЕ

26 — 28, элемент ИЛИ 29 и селектор — триггер 30.

Вход 31.1 предварительной установки первого разряда соединен с первым входом элемента И вЂ” НЕ 10.1 и с вторым входом первой группы входов элемента

2 — 2И вЂ” ИЛИ 12.2. Вход 31.2 предварительной установки второго разряда соединен с вторым входом второй группы входов эле1598170

30

40 мента 2 — 2И вЂ” ИЛИ 12.2 и с первь,м входом второй группы входов элемента 2-2И-ИЛИ

12.3. Вход 31.3 предварительной установки третьего разряда соединен с вторым входом первой группы входов элемента

2-2И-ИЛИ 12,3 и с первым входом второй груп и ы входов элемента 2 — 2 И вЂ” ИЛ И 12.4.

Вход 31.4 предварительной установки четвертого разряда соединен с вторым входом первой группы входов элемента

2 — 2И вЂ” ИЛИ 12.4 и с вторим входом злементаи17, Вход 32 разрешения предварительной установки устройства соединен с первым входом элемента И-HE 7 устройства. Вход

33 установки в "0" устройства соединен с вторым входом элемента И вЂ” HE 7 и с входом элемента ИЛИ 8 устройства. Первый синхровход 34 устройства соединен со счетным входом триггера 6.1 и с вторым входом первой группы входов элемента

2 — 2И-ИЛИ 13.2. Второй 35 синхровход устройства соединен с первым входом второй группы входов элемента 2-2И-ИЛИ

13.2 и с первым входом второй группы входов элемента 2-2И вЂ” ИЛИ 13.3. Вход 36 установки в исходное состояние средств функционального контроля устройства соединен с Йг-входами триггеров 6,1 — 6.5 разрядов, Выход элемента И-НЕ 7 устройства соединен с третьими входами элементов

И вЂ” НЕ 10.1 — 10,5 и с вторыми входами элементов И вЂ” НЕ 11.1-11.5. Выход элемента

ИЛИ 8 устройства соединен с вторыми входами элементов И вЂ” НЕ 10.1— - 10.5, Выходы элементов 2-2N — ИЛИ 12.2—

12.5 и элемента И 17 соединены соответственно с первыми входами соответ-. ствующих им элементов И-НЕ 10.2 — 10.5.

Выходы элементов И-НЕ 10.1-10.5 соединены с Я-входами триггеров 6,1-6.5 и с первыми входами элементов И-НЕ 11.111,5 одноименных разрядов.

Выходы элементов И-НЕ 11.1-11.5 соединены с Я-входами триггеров 6.1-6.5 одноименных разрядов.

Выходы элементов 2-2И-ИЛИ 13.213.5 соединены со счетными входами триггеров 6.1-6.5 одноименных разрядов. l

Прямой выход триггера 6.1 соединен с первым входом первой группы входов элемента 2-2И-ИЛИ 14.1. Прямые выходы триггеров 6.2-6,4 соединены с первыми входами первых групп входов элементов

2-2И-ИЛИ 14.2-14.4 одноименных и с вторыми входами вторых групп входов элементов 2-2И-ИЛИ 14.1-14.3 предшествующих разрядов. Прямой выход триггера 6,5 соединен с вторым входом второй группы входов элемента 2 — 2И вЂ” ИЛИ 14.4.

Инверсный выход "Отказ" триггера 6,1 соединен с вторым входом первой группы входов элемента 2 — 2И вЂ” ИЛИ 14.1 и с первым входом второй группы входов элемен. та 2-2И-ИЛИ 12.2, Прямой выход "Отказ" триггера 6.1 соединен с первым входом второй группы входов элемента 2-2И-ИЛИ

14.1, с первыми входами первых групп входов элементов 2 — 2И вЂ” ИЛИ 12.2 и 13.2 и с первыми входами элементов ИЛИ/ИЛЙНЕ 15.2 и И 16.2.

Прямой выход "Отказ" триггера 6.2 соединен с вторыми входами элементов

ИЛИ/ИЛИ вЂ” НЕ 15.2 и И 16,2, Инверсный выход элемента ИЛИ/ИЛИ вЂ” НЕ 15.2 соединен с первым входом первой группы входов элемента 2 — 2И-ИЛИ 12.3, с вторыми входами первой и второй групп входов соответствующих элементов 2 — 2И вЂ” ИЛИ 13.3 и 13.2 и с вторым вхором первой группы входов элемента 2-2И вЂ” ИЛИ 14.2. Прямой выход элемента ИЛИ/ИЛИ-НЕ 15.2 соединен с первым входом второй группы входов элемента 2-2И вЂ” ИЛИ 14 .2, с вторыми входами вторых групп входов элементов

2 — 2И вЂ” ИЛИ 12,3 и 13,3 и с первыми входами элементов ИЛИ/ИЛИ вЂ” НЕ 15.3 и И 16.3.

Инверсный выход "Отказ" триггера 6,3 соединен с вторым входом первой группы входов элемента 2 — 2И вЂ” ИЛИ 13,5. Прямой выход "Отказ" триггера 6.3 соединен с вторыми входами элементов ИЛИ/ИЛИ вЂ” НЕ

15 3 и И 16,3 и с вторым входом второй группы входов элемента 2 — 2И-ИЛИ 13.4.

Инверсный выход элемента ИЛИ/ИЛИ вЂ” НЕ

15.3 соединен с вторым входом первой группы входов элемента 2-2И вЂ” ИЛИ 14,3 и с первым входом первой группы входов элемента 2-2И-ИЛИ 12.4. Прямой выход элемента ИЛИ/ИЛИ-НЕ 15.3 соединен с первым входом второй группы входов элемента 2 — 2И вЂ” ИЛИ 14.3, с первыми входами элементов ИЛИ/ИЛИ-КЕ 15.4 и И 16,4, с вторыми входами соответственно второй и первой групп входов элементов 2-2И-ИЛИ

12.4 и 13,5.

Прямой выход "Отказ" триггера 6,4 соединен с вторыми входами элементов

ИЛИ/ИЛИ-НЕ 15.4 и И 16.4 и с вторым сходом второй группы входов элемента

2 — 2И вЂ” ИЛИ 13,5. Инверсный выход элемента ИЛИ/ИЛИ вЂ” НЕ 15,4 соединен с вторым входом первой группы входов элемента

2-2И-ИЛИ 14.4. Прямой. выход элемента

ИЛИ/ИЛИ-HE 15.4 соединен с первым входом второй группы входов элемента

2.-2И-ИЛИ 14,4, с первым входом элемен981 /О та И 17 и с первыми входами элементов

ИЛИ/ИЛИ вЂ” НЕ 15.5 и И 16,5.

Выход "Отказ" триггера 6,5 соединен с вторыми входами элементов ИЛИ/ИЛИНЕ 15.5 и И 16.5.

Выходы элементов И 16.2 — 16.5 соединены с соответствующими входами элемента ИЛИ 9 устройства, выход которого является выходом 39 "Отказ" устройства.

Выходы элементов 2 — 2И вЂ” ИЛИ 14.1—

14.4 являются соответствующими информационными выходами 37.1-37.4 устройства.

Прямой выход элемента ИЛИ/ИЛИ—

НЕ 15.5 является выходом 38 "Частичный отказ устройства".

S-вход триггера каждого разряда (фиг.2) соединен с первым входом элемента И вЂ” НЕ 18 и с первым входом первой группы входов селектора-триггера 30.

Счетный вход С-триггера соединен с вторым входом элемента И-НЕ 18, с первым входом элемента И вЂ” НЕ 19 и с входом элемента НЕ 26. R-вход триггера соединен с вторым входом элемента И вЂ” НЕ 18 и с вторым входом второй группы входов селектора-триггера 30. Вход RF — установки в исходное состояние средств функционального контроля триггера соединен с первым входом пятой группы входов селектора— триггера 30.

Выходы элементов И вЂ” НЕ 18 и 19 соединены соответственно с первым и с вторым входами элементов И вЂ” НЕ 20 и 21.

Выход элемента И вЂ” НЕ 20 соединен с первыми входами элментов И вЂ” HE 21 и 22, с третьим входом второй и с вторым входом третьей групп входов селектора — триггера

30. Выход элемента И вЂ” НЕ 21 соединен с вторым входом элемента И вЂ” НЕ 20; с первым входом элемента И-НЕ 23, с третьим входом первой и с четвертым входом четвертой групп входов селектора — триггера

30.

Выход элемента НЕ 26 соединен с входом элемента НЕ 27, с вторыми входами элементов И-НЕ 22 и 23, с первым входом третьей и с третьим входом четвертой групп входов селектора — триггера 30, Выходы элементов И вЂ” НЕ 22 и 23 соединены соответственно с первым .и с вторым входами элементов И вЂ” НЕ 24 и 25. Выход элемента НЕ 27 соединен с входом элемента

ИЛИ 29, выход которого соединен с входом элемента НЕ 28, с вторым входом первой и с первым входом второй групп входов селектора — триггера 30, Выход элемента НЕ 28 соединен с четвертым входом третьей и с первым входом четвертой групп входов селектора — триггера 30.

Выход элемента И вЂ” НЕ 24 является прямым выходом Q триггера и соединен с первым входом элемента И-НЕ 25 и с вторым входом четвертой группы входов селектора — триггера 30, Выход элемента

И вЂ” НЕ 25 является инверсным выходом Q триггера и соединен с вторым входом элемента И вЂ” НЕ 24 и с третьим входом третьей группы входов селектора — триггера 30, Инверсный выход селектора — триггера 30 является инверсным выходом F "Отказ" триггера. Прямой выход селектора— триггера 30 является прямым выходом F

"Отказ" триггера и соединен с вторым входом своей пятой группы входов.

Элементы И вЂ” НЕ 18-21 составляют

RS-триггер первой ступени, а элементы И—

НЕ 22 — 25 — RS-триггер второй ступени.

Элемент HE предназначен для обеспечения двухтактной работы триггера каждого разряда при наличии всего одного синхровхода. Элементы НЕ 27, ИЛИ 29 обеспечивают необходимую задержку сигнала сравнения при проведении контроля правильности срабатывания элементов

И вЂ” НЕ 18 — 21 RS-триггера первой ступени.

Элемент НЕ 28 осуществляет необходимое инвертирование и задержку сигнала сравнения при контроле правильности срабатывания элем,нтов И вЂ” Н Е 22 — 25

RS — триггера второй ступени.

Селектор — триггер 30 обеспечивает контроль правильности срабатывания всех логических элементов RS-триггера в строгом соответствии с требуемыми временами их срабатывания, так как цепь задержки сигнала сравнения проходит практически через элементы однородной среды в топологии триггера каждого разряда, имеющей для одного кристалла микросхемы практически одинаковую задержку срабатывания каждой вентильной группы его структурно-логической организации. В случае нарушения логики функционирования (отказ какого-либо логического элемента триггера) на выходе селектора триггера 30 формируется сигнал "Отказ", который через обратную связь по пятой группе входов осуществляет так называемый эффект "самозахвата", т.е. устанавли. вается в устойчивое состояние логической единицы на своем прямом выходе.

При исправном функционировании всех логических элементов структурно-логической организации работа триггера кадого разряда подчиняется закону функционирования, приведенному в таблице.

В таблице приведены переходы триггера.

1598170 д0

Рассмотрим основные режимы pBGGTbl триггера каждого разряда, В режиме установки "О" íà 8-входе триггера присутствует сигнал логического

"0", а на С, R u RF — входах — сигналы логической "1". В результате этого на выходах элементов И вЂ” НЕ 18 и 19 устанавливаются сигналы логической единицы и логического нуля соответственно. На выходе элемента

И вЂ” НЕ 21 формируется сигнал логической единицы, что приводит к установке сигнала логического нуля на выходе элемента

И-НЕ 20. Таким образом. переходные процессы в RS-триггере первой ступени завершаются после срабатывания трех логических элементов И-НЕ 19-20, В результате на выходах элемента И вЂ” HE 20 должен быть установлен сигнал логического нуля„а на выходе элемента И-НЕ 21— сигнал логической единицы. Именно через такое же время срабатывания трех логических элементов НЕ 26, 27 и ИЛИ 29 на втором входе первой и на первом входе второй групп входов селектора — триггера

30 появляется сигнал разрешения сравнения состояний сигналов на S- u R-входах триггера с состояниями на противоположных плечах триггера первой ступени (выход элемента И-НЕ 21 и выход элемента

И вЂ” НЕ 20). Так как лри правильном срабатывании логических элементов И вЂ” НЕ 1821 сигналы на входах триггера и соответствующих плечах триггера первой ступени дожны быть разнополярными, то первая и вторая группы входов селектора— триггера остаются закрытыми и на прямом выходе селектора — триггера 30 не формируется сигнал логической единицы. Третья и четвертая группы входов селектора— триггера 30 на время действия высокого уровня синхроимпульса остаются закрытыми нулевым потенциалом с выхода элемента НЕ 26. В случае отказа любого из четырех логических элементов И-НЕ 18-21 на выходе селектора — триггера 30 формируется сигнал логической единицы, сигнализирующий об отказе триггера первой ступени.

По окончании действия высокого уровня сигнала синхроимпульса высокий уровень сигнала с выхода элемента HE 26 разрешает переиос состояния RS-триггера первой ступени в RS-триггер второй ступени, который состоит из элементов И вЂ” HE

22-25, путем открытия элементов И-НЕ 22 и 23. Нулевой потенциал с выхода элемен-. та И-НЕ 23 устанавливает в единичное состояние выход элемента И-НЕ 25 и затем ь нулевое состояние сигнм на выходе элемента И-НЕ 24.

Контроль правильности срабатывания элементов И вЂ” НЕ 22 — 25 производится путем сравнения состояний сигналов на выходах триггера первой ступени с состоянием сигналов на противоположных выходах триггера второй ступени. Сигнал разрешения сравнения этих состояний сигналов вырабатывается на выходе элемента

НЕ 28 и поступает на четвертый вход третьей и на первый вход четвертой групп входов селектора — триггера 30 через время срабатывания следующих трех логических элементов HE 27, ИЛИ 29 и НЕ 28. То есть правильность срабатывания элементов триггера второй ступени контролируется также через время 3Т р срабатывания с момента окончания воздействия синхроимпульса на С-входе триггера.

При правильном срабатывании всех логических элементов триггера второй ступени третья и четвертая группы входов селектора — триггера 30 остаются закрытыми и на его прямом выходе будет присутствовать нулевой логический уровень сигнала, так как первая и вторая группы его входов будут также закрыты нулевым потенциалом с выхода элемента ИЛИ 29. В случае отказа одного из логических элементов

И вЂ” HE 22 — 25 триггера второй ступени на выходе селектора — триггера 30 будет сформирован единичный логический уровень сигнала, который установит селектор — триггер 30 в устойчивое состояние логической единицы на его прямом выходе через обратную связь по пятой группе входов.

В режиме установки в "1" íà S- u RFвходах триггера присутствуют сигналы единичного логического уровня, а на R-входе — сигнал нулевого логического уровня (на С-входе триггера — синхроимпульс).

В результате этого в момент действия синхроимпульса производится запись единичного состояния в триггер первой ступени, а триггер второй ступени в этот момент времени будет находиться в режиме хранения предыдущего состояния, так как на,вторые входы элементов И вЂ” НЕ. 22 и 23 поступает нулевой потенциал с выхода элемента НЕ

26. По окончании действия синхроимпульса производится установка единичного состояния в триггер второй ступени.

Контроль правильности срабатывания логических элементов триггеров первой и второй ступени осуществляется аналогичным образом, что и в режиме "Установка

° t0tt

В режиме хранения на Я- и R-входы триггера подаются сигналы нулевого логического уровня, а на входе С-синхроим1598170

10 пульс, В результате этого на выходах элементов И вЂ” НЕ 18 и 19 формируются сигналы единичного логического уровня, что практически будет означать для триггера первой ступени подтверждение ранее принятого состояния. Схема контроля правильности срабатывания первой ступени к моменту поступления сигнала сравнения на входы первой и второй групп входов селектора — триггера 30 будет заблокирована нулевыми логическими уровнями сигналов на R- u S-входах триггера. Совпадение состояний первой и второй ступеней сравнивается аналогично контролю совпадения этих же состояний в режиме "Установка

"0".

Таким образом, в предлагаемом устройстве осуществляется непрерывный контроль правильности срабатывания логических элементов триггеров 6.1 — 6,5 каждого разряда. В случае отказа какоголибо из логических элементов любого из триггеров на его F-выходе формируется сигнал "Отказ", означающий, что информация на его прямом выходе не является достоверной.

Рассмотрим функциональное назначение логических элементов предлагаемого двоичного счетчика.

Элементы И вЂ” НЕ 7 и ИЛИ 8 предназначены для управления режимами работы устройства.

Элемент ИЛИ 9 осу.цествляет обобщение сигнала "Частичный отказ", сигнализирующего об отказе одного из триггеров

6.1 — 6.5, и формирует его на выходе 39 устройства, Элементы И вЂ” НЕ 10.1 — 10.5 и 11.1 — 11.5 предназначены для реализации правильного срабатывания устройства при осуществлении режима предварительной установки устройства, Элементы 2-2И вЂ” ИЛИ 12.2-12.4 и И 17 служат для коммутации сигналов предварительной установки устройства в зависимости от исправного или неисправного состояний соответствующих основных разрядов, т.е. от значений сигналов на выходах F-триггеров 6.1-6.5, Элементы 2 — 2И вЂ” ИЛИ 13.2-13.5 предназначены для коммутации логических цепей прохождения импульсов счета. При этом они учитывают исправное или неисправное состояние соответствующего разряда устройства.

Элементы 2-2И вЂ” ИЛИ 14,1 — 14.4 служат, для осуществления коммутации сигналов с прямых выходов триггеров 6.1-6.5 на выходы 37.1-37.4 устройства, в зависимости от

55 исправного или неисправного состояния соответствующих триггеров.

Элементы ИЛИ/ИЛИ вЂ” НЕ 15,2 — 15,5 осуществляют обобщение сигнала "Частичный отказ" устройства, формируемого при отказе хотя бы одного из триггеров 6.1 — 6.5.

Элементы И 16.2 — 16.5 предназначены для обобщения сигнала "Отказ" устройства, формируемого при отказе двух и более триггеров 6.1 — 6.5, Двоичный счетчик работает следующим образом.

Для установки двоичного счетчика в исходное (нулевое) состояние на входы 32 и 33 подают сигналы единичного логического уровня, В результате этого на выходе элемента И вЂ” НЕ 7 вырабатывается нулевой логический уровень сигнала, а на выходе элемента ИЛИ 8 — единичный. Поэтому на выходе элементов И-НЕ 10.1-10.5 вырабатывается единичный логический уровень сигнала, независимо от состояний сигналов на входах 31.1 — 31.4. Так как на всех входах элементов И-НЕ 11.1 — 11.5 присутствуют сигналы логической единицы, то на их выходах вырабатываются сигналы нулевого логического уровня, которые устанавливают соответствующие триггеры 6.1 — 6.5 в нулевое состояние. На S-входах этих же триггеров присутствует в это время сигнал логической единицы.

При установке двоичного счетчика в исходное состояние, отличное от нулевого состояния во всех разрядах, на вход 32 предварительной установки подают отрицательный импульс, который в сочетании с единичным потенциалом на входе 33 приводит к установке триггеров 6.1 — 6,4 в состояния, равные состояниям сигналов на входах 31.1 — 31.4 устройства.

При работе двоичного счетчика с использованием всех четырех разрядов сигнал с выхода 37.1 устройства подается на вход 35 устройства, В случае исправного состояния всех основных триггеров 6.1 — 6.4 на их выходах F присутствует сигнал нулевого логического уровня, а на выходах F триггеров 6.1 и

6.3 — единичный, При этом единичными разрешающими сигналами открыты следующие логические элементы устройства: первая группа входов элемента 2 — 2И-ИЛИ

14.1, вторая группа входов элемента 2 — 2ИИЛИ 12,2, первые группы входов элементов 2 — 2И-ИЛИ 14.2 — 14.4, первые группы входов элементов 2 — 2И вЂ” ИЛИ 12.3 и 13;3, вторая группа входов элемента 13.2, первая группа входов элемента 2 — 2И-ИЛИ

12.4 и первая группа входов элемента

2-2И вЂ” ИЛИ 13.4. Одновременно с этим для

npoxo>êäeHèÿ синхроимпульсов счета закрываются следующие логические элементы устройства; вторые группы входов элементов 2-2И-ИЛИ 14.1-14.4, первые группы входов элементбв 2-2И--ИЛИ 12.2 и 13,2, вторые группы входов элементов

2 — 2И-ИЛИ 12.3 и 13.3, вторые группы входов элементов 2-2И-ИЛИ 12.4 и 13,4, элемент И 17 и элемент 2-2И-ИЛИ 13.5 по обеим группам входов.

Подсчет импульсов, поступающих на первый синхровход 34 устройства, производится по следующей логической ветви предлагаемого двоичного счетчика, Импульсы поступают на счетный вход

34 и счтеный вход триггера 6,1, а состояние его выхода через открытую первую группу входов элемента 2 — 2И-ИЛИ 14.1 на первый выход 37,1 счетчика и через соединение 37.1 35, открытую вторую группу входов элемента 2-2И-ИЛИ 13.2 — на счетный вход триггера 6.2. Состояние выхода (и его изменения) триггера 6.2 через открытую первую группу входов элемента 2-2ИИЛИ 14,2 поступает на выход 37.2 и через первую группу входов элемента 2-2И-ИЛИ

13,3 на счетный вход триггера 6.3. Состояние сигнала на выходе триггера 6.3 (и его изменения) через первую группу входов элемента 2-2И-ИЛИ 14.3 поступает на выход 37.3, счетчика и через первую группу входов элемента 2-2И вЂ” ИЛИ 13.4 — на счетный вход триггера 6.4, Значение состояний (и их изменение) с выхода резервного триггера 6.5 на выход счетчика в этом случае не поступает, так как вторая группа входов элемента 2-2И вЂ” ИЛИ 14,4 закрыта.

При отказе какого-либо основного триггера разряда на соответствующем выходе F формируется сигнал единичного логического уровня и данный триггер исключается из режима функционирования двоичного счетчика. При реконфигурации работоспособности структуры

40 двоичного счетчика используется функция 45 не замещения любого из основных триггеров резервным, а функция вытеснения.

Рассмотрим пример, когда отказал триггер 6.1 первого разряда. В этом случае двоичный счетчик будет функционировать 50 следующим образом. На выходе F триггера

6.1 формируется сигнал логического нуля, а на выходе F — сигнал логической единицы, Сигнал логического нуля с выхода F закрывает следующие логические элемен- 55 ты: первую группу входов элемента 2-2ИИЛИ 14,1 и вторую группу входов элемента

2.-2И-ИЛИ 12.2, Единичный логический уровень с выхода F открывает следующие логические элементы двоичного счетчика: вторую группу входов элемента 2 — 2И-ИЛИ

14.1, первые группы входов элементов 22И-ИЛИ 12.2 и 13.2, вторые группы входов элементов 2-2И вЂ” ИЛИ 14.2-14.4, 12.3 и

13,3, 12.4, первые группы входов элементов 2-2И вЂ” ИЛИ 13.4 и 13.5 и элемент И 17.

Одновременно с этим закрываются следующие логические элементы двоичного счетчика: первые группы входов элементов

2-2И-ИЛИ 14.2, 14.4, 12.3, 13.3, 12,4, вторые группы входов элементов 2-2И вЂ” ИЛИ

13.2, 134. Таким образом, к выходу 37.1 устройства подключен выход триггера 6,2, к 37.2 — 6.3 к 37.3 — 6.4 и к 37.4 — v .5.

Импульсы счета в этом случае проходят по следующей логической ветви: со счетного входа 34 устройства через перву:о группу входов элемента 2-2И вЂ” ИЛИ 13,2 на счетный вход триггера 6,2, Состояние выхода триггера 6.2 (и его изменения) через вторую группу входов элемента 2 — 2И вЂ” ИЛИ

14.1 поступают на выход 37.1 устройства.

Далее через связь 37.1 35, вторую группу входов элемента 2 — 2И вЂ” ИЛИ 13.3 — на счетный вход триггера 6.3. Состояние выхода триггера 6.3 (и его изменения) через вторую группу входов элемента 2 — 2И вЂ” ИЛИ

14,2 поступает на выход 37.2 устройства, а также через первую группу входов элемента 2 — 2И вЂ” ИЛИ 13.4 — на счетный вход три"-гера 6.4, Состояние выхода триггера 6,4 (и его изменения) через вторую группу входов элемента 2-2И вЂ” ИЛИ 14.3 поступает на выход 37.3 устройства и через первую группу входов элемента 2 — 2И вЂ” ИЛИ 13,5 на счетный вход триггера 6.5. Состояние выхода триггера 6,5 (и его изменения) через вторую группу входов элемента 2 — 2И вЂ” ИЛИ

14.4 поступает на выход 37.4 устройства. обеспечивая работоспособность двоичного счетчика без дополнительной перекоммутации монтажных соединений между элементами логической структуры предлагаемого устройства.

Наиболее показательным примером, иллюстрирующим принцип "вытеснения", является случай отказа триггера второго разряда. В этом случае, на выходе F триг,гера 6.2 формируется сигнал логической единицы, а на выходах F триггеров 6.1 6.3, 6.4 и 6.5 — остаются сигналы логического нулч.

Единичный потенциал на выходе триггера 6.2 F приводит к следующему изменению в структуре двоичного счетчика.

Закрываются первые группы входов элементов 2-2И-ИЛИ 14,2-14.4 и открываются их вторые группы входов, закрываются первая и вторая группы входов элемента

2-.2И-ИЛИ 13,2, закрывается первая и от1598170

20

30

45

55 крывается вторая группы входов элемента

2 — 2И вЂ” ИЛИ 12.3, закрывается первая и открывается вторая группы входов элемента

2 — 2И вЂ” ИЛИ 13.3, закрывается первая и открывается вторая группы входов элемента

2 — 2И вЂ” ИЛИ 12.4, открывается первая группа входов элемента 2 — 2И вЂ” ИЛИ 13.4 и 13.5, Логическая ветвь подсчета импульсов в этом случае будет следующей: с входа 34 устройства на счетный вход триггера 6.1 и через первую группу входов элемента

2 — 2И вЂ” ИЛИ 14. l — на выход 37.1 устройства. Далее через соединение 37.1 35, вторую группу входов элемента 2-2И вЂ” ИЛИ

13.3 — на счетный вход триггера 6.3. Состояние выхода триггера 6.3 (и- его изменения) через вторую группу входов элемента 2—

2И вЂ” ИЛИ 14.2 поступает на выход.

С входа 34 устройства на счетный вход триггера 6.1 и через первую группу входов элемента 2- И вЂ” ИЛИ 14.1 на выход.37.1 устройства. Далее через соединение 37.1""35, вторую группу входов элемента 2-2И вЂ” ИЛИ

13.3 — на счетный вход триггера 6.3, Состояние выхода триггера 6.3 (и его изменения) через вторую группу входов элемента 2—

2И вЂ” ИЛИ 14.2 поступает на выход 37,2 устройства, а также через первую группу входов элемента 2 — 2И вЂ” ИЛИ 13.4 — на счетный вход триггера 6.4. Состояние выхода триггера 6.4 (и его изменения) через вторую группу входов элемента 2-2И вЂ” ИЛИ

14,3 поступает на выход 37.3 устройства, а также через первую группу входов элемента 2 — 2И вЂ” ИЛИ 13.5 — на счетный вход триггера 6.5, состояние сигнала на выходе которого через вторую группу входов элемента 2-2И вЂ” ИЛИ 14.4 поступает на выход

37.4 устройства.. Таким образом, триггер 6.1 работает на выход 37.1 устройства, триггер 6.2 остается выключенным из работы, триггер 6,3 работает на выход 37,2 устройства, триггер

6,4 — на выход 37,3 и триггер 6.5 — на выход 37,4 устройства. То есть триггеры 6,3—

6.5 "вытеснили" триггер 6.2 из работоспособной структуры предлагаемого устройства.

Замена отказавших триггеров 6.3 и 6.4 третьего и четвертого разрядов производится аналогичным образом как и триггера

6.2 второго разряда. То есть при отказе триггера 6.3 на его выходе F формируется единичный логический уровень сигнала.

При этом триггеры 6 1 и 6.2 работают соответственно на выходы 37.1 и 37.2 устройства, триггер 6.3 заменяется триггером 6.4, а триггер 6,4 заменяется резервным триггером 6.5.

Таким образом, в двоичном счетчике осуществляется автоматическая реконфигурация работоспособной структуры при отказе одного из основных разрядов, что создает возможность обеспечения работоспособности логического блока автоматики и вычислительной техники без замены данной интегральной микросхемы, без применения специальных диагностических процедур локализации места неисправности.

Формула изобретения

Двоичный счетчик, содержащий элемент И, элемент ИЛИ, четыре основных и резервный разряды, причем первый разряд содержит триггер, два элемента И вЂ” НЕ и элемент 2 — 2И вЂ” ИЛИ, второй, третий и четвертый разряды содержат триггер, три элемента 2 — 2И-ИЛИ и два элемента И вЂ” НЕ, резервный разряд содержит триггер, два элемента И вЂ” Н Е, элемент И и элемент

2 — 2И-ИЛИ, первый синхровход счетчика соединен со счетньил входом триггера первого разряда и с вторым входом первой группы входов второго элемента 2-2ИИЛИ второго разряда, второй синхровход счетчика соединен с первым входом второй группы входов вторых элементов 2—

2И вЂ” ИЛИ второго и третьего разрядов, вход разрешения предустановки счетчика соединен с первым входом элемента И вЂ” Н Е счетчика., второй вход которого объединен с входом элемента ИЛИ счетчика и соединен с входом установки в "0" счетчика, вход предварительной установки первого разряда соединен с первым входом первого элемента И вЂ” НЕ первого и с вторым входом первой группы входов первого элемента 2 — 2И вЂ” ИЛИ второго разрядов, вход предварительной установки второго разряда соединен с вторым входом второй группы входов первого элемента 2 — 2И—

ИЛИ одноименного и с первым входом второй группы входов первого элемента 2—

2И-ИЛИ третьего разрядов, вход предварительной установки третьего разряда соединен с вторым входом первой группы входов первого элемента 2-2И вЂ” ИЛИ одноименного и с первым входом второй группы входов первого элемента 2 — 2И вЂ” ИЛИ четвертого разрядов, вход предварительной установки четвертого разряда соединен с вторым входом первой группы входов первого элемента 2 — 2И вЂ” ИЛИ одноименного и с вторым входом элемента И резервного разрядов, выход элемента

И вЂ” НЕ счетчика соединен с третьими входами первых и с вторыми входами вторых элементов И вЂ” НЕ каждого, включая и ре1598170

30 второе группы входов третьего апемента гат1 зервный, разряда, выход элемента ИЛИ счетчика соединен с вторыми входами, первых элементов И вЂ” НЕ каждого, включая и резервный, разряда, выходы которых соединены с S-входами триггеров и с первыми входами вторых элементов И вЂ” HE одноименного разряда, выход второго элемента И вЂ” НЕ каждого, включая и резервный, разряда соединен с R-входом триггера одноименного разряда, выход первого элемента 2 — 2И вЂ” ИЛИ второго, третьего и четвертого разрядов соединен с первым входом первого элемента И вЂ” НЕ одноименного разряда, выход первого элемента И резервного разряда соединен с первым входом первого элемента И вЂ” HE одноименного разряда, выход второго элемента 2-2И вЂ” ИЛИ каждого, кроме первого, разряда соединен со счетным входом триггера одноименного разряда, прямой выход триггера первого разряда соединен спервым,входом первой группы входов элемента 2 — 2И вЂ” ИЛИ одноименного разряда, выход которого является первым информационным выходом счетчика, прямой выход триггера второго разряда соединен с вторым входом второй группы входов элемента 2 — 2И вЂ” ИЛИ первого . Разряда, с первым входом первой группы входов второго элемента 2 — 2И-ИЛИ второго разряда, с первым вхОдом BTGpoA группы входов второго элемента 2 — 2И вЂ” ИЛИ третьего разряда и с первым входом первой группы входов третьего элемента 2 — 2И вЂ” ИЛИ второго разряда, выход которого является вторым информационным выходом счетчика, прямой выход триггера третьего разряда соединен с вторым входом втОРОй группы входов третьего элемента 2 — 2И вЂ” ИЛИ второго разряда, с первым входом первой группы входов второго элемента 2 — 2И—

ИЛИ четвертого разряда, с пеовым входом второй группы входов второго элемента

2И-ИЛИ Резервного разряда и с первым входом первой группы входов третьего элемента 2 — 2И вЂ” ИЛИ третьего разряда, вы, ход которого является третьим информационным выходом счетчика, прямой выход триггера четвертого разряда соединен с вторым входом второй группы входов третьего элемента 2 — 2И вЂ” ИЛИ третьего разряда с первым входом первои группы входов элемента 2 — 2И вЂ” ИЛИ резервного разряда и с первым входом первой руппы входов третьего элемента 2 — 2И-ИЛИ четвертого разряда, выход которого является четвертым информационным выходом счетчика, прямой выход триггера резервного Разряда соединен с вторым входом

2 — 2И-ИЛИ четвертого разряда, о т л и ч аю шийся тем, что, с целью повышения достоверности функционирования путем включения в структуру счетчика средств функционального контроля и автоматизации процесса восстановления работоспособности, он дополнительно содержит второй элемент ИЛИ, а в каждом, кроме первого, разряде дополнительно содержит элемент ИЛИ/ИЛИ вЂ” НЕ и элемент И, причем вход установки в исходное состояние средств функционального контроля счетчика соединен с RF — входом триггера каждого, включая и резервный, разряда, инверсный выход "Отказ" триггера первого разряда соединен с вторым входом первой группы входов элемента 2 — 2И вЂ” ИЛИ одноименного разряда и с первым входом второй группы входов первого элемента

2 — 2И вЂ” ИЛИ второго разряда, прямой выход Отказ" триггера первого разряда соединен с первым входом второй группы входов элемента 2 — 2И-NJl_#_ одноименного, с первым входом первой группы входов пер5 вого элемента 2 — 2И-ИЛИ, с первым входом первой групп ы входов второго элемента 2 — 2И вЂ” ИЛИ и с первыми входами элементов ИЛИ/ИЛИ вЂ” НЕ и И второго разрядов, прямой выход "Отказ" триггера второго разряда соединен с вторыми входами элементов ИЛИ/ИЛИ вЂ” НЕ и И одноименного разряда, инверсный выход элемента

ИЛИ/ИЛИ вЂ” НЕ второго разряда соединен с вторым входом первой группы входов

5 третьего элемента 2 — 2И вЂ” ИЛИ, с вторым входом второй группы входов второго элемента 2 — 2И вЂ” ИЛИ одноименного и с первым входом первой группы. входов первого элемента 2-2И вЂ” ИЛИ третьего разрядов, 0 прямой выход элемента ИЛИ/ИЛИ вЂ” НЕ второго разряда соединен с первым входом второй группы входов третьего элемента 2 — 2И вЂ” ИЛИ одноименного, с вторым входом второй группы входов первого и

5 второго элементов 2-2И вЂ” ИЛИ и с первыми входами элементов ИЛИ/ИЛИ вЂ” НЕ и И третьего разрядов, инверсный выход элемента ИЛИ/ИЛИ-НЕ второго разряда дополнительно соединен с вторым входом

0 первой группы входов второго элемента 2—

2И вЂ” ИЛИ третьего разряда, выход элемента

И второго разряда соединен с первым вхоДом второго элемента ИЛИ счетчика, ин версный выход "Отказ" триггера третьего

55 разряда соединен с вторым входом первой группы входов второго элемента 2 — 2И—

ИЛИ четвертого разряда, прямой выход

"Отказ" триггера третьего Разряда соединен с вторыми входами элементов

И/ИЛИ-НЕ и И одноименного и с вто17

1598170

35

55 рым входом второй группы входов второго элемейта 2-2И-ИЛИ четвертого разрядов, инверсный выход элемента ИЛИ/ИЛИ-НЕ третьего разряда соединен с вторым входом первой группы входов третьего элемента 2 — 2И вЂ” ИЛИ одноименного и с первым входом первой группы входов первого элемента 2 — 2И-ИЛИ четвертого разрядов, прямой выход элемента

ИЛИ/ИЛИ вЂ” НЕ третьего разряда соединен с первым входом второй группы входов третьего элемента 2-2И вЂ” ИЛИ одноименного, с вторым входом второй группы входов первого элемента 2 — 2И вЂ” ИЛИ, с первыми входами элементов ИЛИ/ИЛИ вЂ” НЕ и И четвертого и с вторым входом первой группы входов элементов 2-2И вЂ” ИЛИ резервного разрядов, выход элемента И третьего разряда соединен с вторым входом второго элемента ИЛИ счетчика, прямой выход

"Отказ" триггера четвертого разряда соединен с вторыми входами элементов

ИЛИ/ИЛИ вЂ” НЕ и И одноименного и с вторым входом второй группы входов элемента 2-2И вЂ” ИЛИ резервного разрядов, инверсный выход элемента ИЛИ/ИЛИНЕ четвертого разряда соединен с вторым входом первой группы входов третьего элемента 2 — 2И вЂ” ИЛИ одноименного разряда, прямой выход элемента ИЛИ/ИЛИ вЂ” НЕ четвертого разряда соединен с первым входом второй группы входов третьего элемента 2-2И вЂ” ИЛИ одноименного, с первым входом первого элемента И, с первыми входами элементов ИЛИ-ИЛИ вЂ” НЕ и И резервного разрядов, выход элемента И четвертого разряда соединен с третьим входом второго элемента ИЛИ счетчика, прямой выход "Отказ" триггера резервного разряда соединен с вторыми входами элементов ИЛИ/ИЛИ вЂ” НЕ и И одноименного разряда, выход элемента ИЛИ/ИЛИ-НЕ резервного разряда является выходом "Частичный отказ" счетчика, выход второго элемента И резервного разряда соединен с четвертым входом второго элемента ИЛИ счетчика, выход которого является выходом "Отказ" счетчика, а триггер каждого. включая и резервный, разряда содержит восемь элементов И-НЕ, три элемента

НЕ, элемент И.! И и селектор-триггер, причем 8 — вход триггера соединен с первым входом первого элемента И-НЕ и с первым входом первой группы входов селектора-триггера, синхровход триггера соединен с вторым входом первого, с первым входом второго элементов И вЂ” НЕ и с входом первого элемента НЕ, R-вход триггера соединен с вторым входом второго элемента И-НЕ и с вторым входом второй группы входов селектора — триггера, выход первого элемента И вЂ” НЕ соединен с первым входом третьего элемента И вЂ” НЕ, выход второго элемента И вЂ” НЕ соединен с вторым входом четвертого элемента И вЂ” WE, выход которого соединен с первым входом шестого элемента И вЂ” НЕ, с третьим входом первой и с четвертым входом четвертой групп входов селектора-триггера, а также с вторым входом третьего элемента И-НЕ, выход которого соединен с первыми входами четвертого и пятого элементов И-НЕ, с третьим входом второй и с вторым входом третьей групп входов селектора-триггера, выход первого элемента НЕ соединен с первым входом третьей и с третьим входом четвертой групп входов селектора-триггера, а также с вторыми входами пятого и шестого элементов И вЂ” НЕ, выходы которых соединены соответственно с первым входом седьмого и с вторым входом восьмого элементов И вЂ” WE, выход первого элемента

HE дополнительно соединен с входом второго элемента НЕ, выход которого соединен с входом элемента ИЛИ, выход элемента ИЛИ соединен с вторым входом первой, с-первым входом второй групп входов селектора — триггера и с входом третьего элемента Н Е, выход которого соединен с четвертым входом третьей и с первым входом четвертой групп входов селектора-триггера, вход установки в "0" средств функционального контроля триггера соединен с первым входом пятой группы входов селектора-триггера, выход седьмого элемента И вЂ” WE является прямым выходом триггера и соединен с первым входом восьмого элемента И-НЕ и с вторым входом четвертой группы входов селектора-триггера, выход восьмогб элемента И вЂ” НЕ является инверсным выходом триггера и соединен с вторым входом седьмого элемента И вЂ” HE.и с третьим входом третьей группы входов селектора-триггера, прямой выход которого является прямым выходом "Отказ" триггера и соединен с вторым входом своей пятой группы входов, инверсный выход селектора-триггера является инверсным выходом "Отказ" триггера.

Составитель О. Скворцов

Редактор B. Бугренкова Техред M.Ìoðlåíòàë Корректор Т. Палий

Заказ 3071 Тираж 659 Подписное .ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул,Гагарина. 101

Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик Двоичный счетчик 

 

Похожие патенты:

Изобретение относится к цифровым устройствам, в частности к устройствам для счета импульсов, сдвига информации и сигнатурной обработки сигналов

Изобретение относится к автоматике, импульсной и вычислительной технике и может быть использовано для счета импульсных сигналов

Счетчик // 1529448
Изобретение относится к импульсной технике

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники

Изобретение относится к двоичным счетчикам импульсов и может использоваться в автоматике и вычислительной технике

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной техники и измерительных системах

Счетчик // 1469551

Изобретение относится к импульсной технике и может быть использовано при построении счетных устройств и делителей частоты

Изобретение относится к импульсной технике и может быть использовано в цифровой измерительной аппаратуре , в синтезаторах частот, в устройствах .автоматики и телемеханики

Изобретение относится к цифровой вычислительной технике

Изобретение относится к импульсной технике и обеспечивает контроль помехоустойчивого счетчика

Изобретение относится к импульсной технике и может быть использовано в качестве базового счетного элемента в устройствах с повышенной эксплуатационной отказоустойчивостью

Изобретение относится к импульсной технике и может быть использовано при построении счетных устройств и делителей ча2 стоты Цель изобретения расширение функциональных возмоя ностей Цель достигается путем обеспечения параллельной установки произвольного ьэ (зтьнгго кода и ее индикации Последовательный счетчик состоит из счетных триггеров 1, каждый из которых выполнен на элементах И-НЕ 2-7 Элементы И- НЕ 2 и 3 образуют RS-триггер, выходы которого являются информационными выходами счетного триггера 1

Изобретение относится к цифровой и вычислительной технике и может быть использовано в устройствах обработки цифровой информации

Изобретение относится к импульсной технике и может быть использовано в качестве базового элемента в устройствах автоматики и вычислительной техники с повышенными требованиями к достоверности функционирования и эксплуатационной отказоустойчивости

Изобретение относится к устройствам разностного счета и может быть использовано для разностного счета предметов (обьектов
Наверх