Элемент с тремя состояниями

 

Изобретение относится к электронике, автоматике и вычислительной технике и может найти применение в цифровых интегральных схемах на МДП-транзисторах. Цель изобретения - повышение быстродействия. Элемент содержит P-канальные МДП-транзисторы 1,2,3 и N-канальные МДП-транзисторы 4,5,6. Поставленная цель достигаеся за счет введения новых электрических связей между функциональными элементами. 1 ил.

СОЮа СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (И). (Я)5 Н 03 К 19/094

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЭОБРЕТЕНИЯЧ И OTHPbfTHRM

ПРИ ГКНТ СССР (21) 4483104/24"21 (22) 15.09.88 (46) 15.10.90. Бюл. Р 38 (72) Г.И. Берлинков (53) 621. 374 (088. 8) (56) Патент СНА Nl 4491749, кл. Н 03 I(19/082, 1985. (54) ЭЛЕМЕНТ С ТРЕМЯ СОСТОЯНИЯМИ (57) Изобретение относится к электронике, автоматике и вычислительной

Изобретение относится к электронике, автоматике и вычислительной технике и может найти применение в цифровых интегральных схемах на МДП транзисторах.

Цель изобретения — повышение быстродействия устройства.

На чертеже представлена электрическая принципиальная схема элемента с тремя состояниями на МДП транзисторах.

Элемент содержит P-канальные МДП транзисторы 1-3, N-канальные МДП транзисторы 4-6, шину 7 информационных сигналов, шины 8 и 9 сигналов управления и инверсных сигналов управления соответственно, выходную шину 10, шину 11 питания и общую шину 12, Истоки транзисторов 1 и 2 подключены к шине 11 питания, истоки транзисторов 4 и 6 — к общей шине 12.

Стоки транзисторов 1 и 4 соединены с выходной шиной 10, стоки транзисторов 2 и 5 — с затвором транзистора 1, а их затворы — с шиной 8 сигнапов управления, стоки транзисторов 3 и 6 — с затвором транзистора

4, а их затворы — с шиной 9 инверс2 технике и может найти применение в цифровых интегральных схемах на МДП транзисторах. Цель изобретения — повышение быстродействия. Элемент содержит P-канальные МДП-транзисторы

1, 2, 3 и N-канальные МДП транзисторы 4, 5, 6. Поставленная цель достигается за счет введения новых электрических связей межцу функциональными элементами. 1 ил.

I ных сигналов управления. Истоки транзисторов 3 и 5 соединены с шиной 7 информационных сигналов.

Элемент работает следующим образом.

В исходном положении на шине 8

"0", на шине 9 — "1". При этом открыты транзисторы 2 и 6, что обеспечивает на затворе транзистора 4

"О", а на затворе транзистора 1

"1". Транзисторы 1, 3, 4 и 5 закрыты, в результате чего элемент находится в третьем состоянии, независимо от уровня напряжения на шине 7.

При поступлении "1" на шину 8 и

"0" на шину 9 транзисторы 2 и 6 закрываются, а транзисторы 3 и 5 открываются, что обеспечивает передачу информационного сигнала с шины 7 на затворы транзисторов 1 и 4 и, соответственно, инверсное значение этого сигнала на выходной шине 10.

Так как в исходном положении на затворе транзистора 1 установлен уровень напряжения питания, а на затворе транзистора 4 — уровень об1599985

Составитель А. Цехановский

Техред H,Äèäüè Корректор А. Осауленко

Редактор И. Касарда

Заказ 3150 Тираж 661 Подписное

ННИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.Óæãîðoä, ул. Гагарина,101 щей шины, то при передаче "1" на затворы этих транзисторов во время действия управляющего сигнала достаточно P-канального транзистора 3, а для передачи "0" — N-канального транзистора 5. Однако длительность управляющего сигнала должна быть ограничена !

I так как при этом за счет токов утечки возможно смещение потенциала затвора транзистора 1 на величину поро(. гового напряжения транзистора 5 или затвора транзистора 4 на вепичину порогового напряжения транзистора 3, что приводит к открыванию транзистора 1 или 4 соответственно и появле нию токопотребления в их цепях.

Поскольку управляющие сигналы элементов с тремя состояниями, обычно применяемых в управляемых буферных устройствах МДП БИС, чаще всего соответствуют указанному ограничению, то этот недостаток схемы оказывается несущественным.

Формула и s обр ет ения

Элемент с тремя состояниями, содержащий первый, второй и третий

P-канальные и четвертый, пятый и шестой N-канальные МДП транзисторы, исток первого транзистора соединен с шиной питания, истоки четвертого и шестого транзисторов — с общей

10 шиной, стоки первого и четвертого транзисторов - с выходной шиной, исток третьего транзистора соединен с шиной информационных сигналов, стоки третьего и шестого транзисторов — с затвором четвертого транзистора, а их затворы — с шиной инверсных сигналов управления, о т л и ч а— ю шийся тем, что, с целью повышения быстродействия, исток пятого транзистора подключен к шине информационных сигналов, стоки второго и пятого транзисторов соединены с затвором первого транзистора, затворы второго и пятого транзисторов соединены с шиной сигналов управления.

Элемент с тремя состояниями Элемент с тремя состояниями 

 

Похожие патенты:

Изобретение относится к микроэлектронике и импульсной технике и предназначено для реализации симметрических булевых функций

Изобретение относится к импульсной технике и может быть использовано при построении вычислительных и управляющих систем с трехзначным алфавитом

Изобретение относится к цифровой электронной технике и может быть использовано в качестве формирователя сигналов или буферного устройства в КМДП-интегральных схемах

Изобретение относится к импульсной технике и может быть использовано в качестве формирователя двухполярных сигналов в активную нагрузку

Изобретение относится к импульсной технике и может быть использовано в логических устройствах, а также для коммутации и формирования напряжений

Изобретение относится к импульсной технике и может быть использовано в качестве входного устройства в интегральных микросхемах для формирования и преобразования уровней напряжений, в частности при согласовании ТТЛ- и КМДП-уровней сигналов

Изобретение относится к импульсной технике и может быть использовано в цифровых устройствах на МДП-транзисторах для регулирования амплитуды импульсов, например в устройствах управления приборами с переносом заряда в КМДП БИС

Изобретение относится к вычислительной технике и электронике и может быть использовано при создании больших интегральных схем (БИС) в качестве выходного усилителя на внешнюю емкостную нагрузку

Изобретение относится к цифровым интегральным схемам на МДП-транзисторах и может быть использовано в качестве выходного устройства - формирователя, элемента с тремя состояниями и т.д

Изобретение относится к вычислительной технике и может быть использовано в интегральных микросхемах в качестве выходного буферного элемента с тремя состояниями при работе на "оющую" шину

Изобретение относится к электронике и предназначено для использования в логических устройствах на комплементарных МДП транзисторах, его задачей является упрощение логического элемента, решаемой за счет изменения связей истоков первого n-МДП и второго p-МДП транзисторов 3 и 2, позволившего использовать общие p-канальный и n-канальный МДП ключи 5 и 6 для формирования логических состояний функции F по обоим выходам 10 ДИЗЪЮНКЦИЯ F с t (F+t) и 12 ЗАПРЕТ F по t (F)

Изобретение относится к цифровой вычислительной технике и может использоваться в МДП больщих интегральных схемах устройств каскадной логики

Изобретение относится к устройству включения более высоких напряжений на полупроводниковой интегральной схеме с первой последовательной схемой из первого p-канального и первого n-канального транзистора, которая включена между выводом для первого высокого и выводом для первого низкого потенциала, с второй последовательной схемой из второго p-канального и второго n-канального транзистора, которая включена между выводом для первого высокого потенциала и первым входным выводом, причем точка соединения обоих транзисторов первой последовательной схемы соединена с выводом затвора второго p-канального транзистора и образует вывод для выходного сигнала, причем точка соединения транзисторов второй последовательной схемы соединена с выводом затвора первого p-канального транзистора, и причем вывод затвора второго n-канального транзистора образует второй входной вывод

Изобретение относится к области вычислительной техники и может быть использовано в сверхбольших интегральных схемах в качестве элементной базы устройств каскадной логики и конвейерной обработки данных, в частности при реализации арифметических и логических устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в МДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к вычислительной технике и может быть использовано в МДП интегральных схемах при реализации арифметических и логических каскадных устройств

Изобретение относится к цифровой вычислительной технике и может быть использовано в КМДП интегральных схемах в качестве устройства логической обработки многоразрядных двоичных данных

Изобретение относится к области аналого-цифровой микроэлектроники и может быть использовано в прецизионных измерительных устройствах СВЧ диапазона

Изобретение относится к вычислительной технике
Наверх