Делитель частоты на пять

 

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретения - повышение быстродействия при одновременном повышении помехоустойчивости за счет исключения внецикловых состояний - достигается путем организации новых функциональных связей. Делитель содержит триггеры 1-3, входную шину 4 и вентиль 5. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (sl)s Н 03 К 23/40

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4602981/21

{22) 09,11.88 (46) 15.01.91, Бюл. М 2 (72) С,Г.Диденко (53) 621.374(088;8) (56) Авторское свидетельство СССР

N.. 797079, кл. Н 03 К 23/00, 26.03.79.

Авторское свидетельство СССР

М 1547056, кл. Н 03 К 23/40, 25.12.87.

Справочник по интегральным микросхемам. Под ред, Б,В.Тарабрина. M. Энергия, 1980. с.722, рис.5-222.. Ж,,, 1621168 А1

2 (54) ДЕЛИТЕЛЬ ЧАСТОТЬ! НА ПЯТЬ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники. Цель изобретения — повышение быстродействия при одновременном повышении помехоустойчивости за счет исключения внецикловых состояний достигается путем организации новых функциональных связей. Делитель содержит триггеры 1 — 3, входную шину 4 и вентиль 5. 1 ил.

74зобре«ение oTHocMTMcA K импуль,ной технике и мажет быть использовано в устрОАствах автоматики и вычислительной техники, Цель изобретения — повышение быстродействия при одновременном повышении помехоустойчивости за счет исключения внецикловых состояний.

На чертеже приведена схема делителя частоты на пять, Устройство содержлт первый — третий триггеры 1-3 (О-типа), тактовые входы которых соединены с входной шиной 4, и вентиль 5. (типа И вЂ” НЕ), первый вход которого соединен с инверсным выходом первого триггера 1, прямой выход которого соединен с информационным входом второго триггера 2, прямой выход которого соедлнен с вторым входом вентиля 5, выход которого соединен с входом сброса третьего триггера 3, прямой выход которого соединен с входом сброса первого триггера 1, информационный вход которого соединен с инверсным выходом второго триггера 2 и с информационным входом третьего триггера 3.

Делитель частоты на пять рабстает следующим образом.

Предположим, что в исходном состоянии «pMt! Bpbt 1 — 3 нахо>1ятся B нулBвам состоянии, На шине 4 и на прямых выходах . триггеров 1 — 3 — низкие уровни нэпря>кения, а на инверсных выходах триггеров 1,2 и на выходе вентиля 5 — высокие уровни напря— жения.

При поступлении на шину 4 первого импульса входной частатЫ ПЕРеключается триггер 3 и на его прямом выход устанавливается высокий уровень напряжения. С приходом второго импульса на шину 4 в единичное состояние устанавливается триггер 1, на прямом вь|ходе триггера 1 появляется BbtcoKviA уровень напряжения, поступаюший на информационнь:й вход триггера 2, а на инверсном выходе триггера

1 появляется низкий уровень напр женил, который поступает на первый вход вентиля

5. При поступлени;л третьего импульса на шину 4 в единичное состояние устанавливается триггер 2. На прямом выходе триггера

2 появляется высокий уровень напряжения, поступающий на второй вход вентлля 5, а на инверсном выходе триггера 2 появляется низкий уровень напряжения, который "0сгупает на информационные входы триггеров 1 и 3. С приходам четвертого импульса на шину 4 триггеры 1 t 3 устанавливаются в нулевое состояние, HB прямых выходах

ЭТИХ ТРИГГ8РОВ ПОЯВЛЯЮТСЯ НИЗКИ8 УРОВНИ напряжения, гга тупающие соответственно

10 (1 ," 0

40 на информационный в>:од триггера 2 и вход сброса триггера 1, а На инверсном выходе триггер 1 появляется высокий уровень напряжения, который поступает на первый вход вентиля 5. На выходе вентиля 5 появляется низкий уровень напряжения, который поступает на вход сброса триггера 3. С приходом пятого импульса на шину 4 в нулевое состояние устанавливается триггер 2, и в результате все триггеры устройства оказываются в исходном (нулевом) состоянии.

С приходом очередных импульсов на шину 4 цикл работы устройства повторяетсл.

Б процессе деления триггеры 1-3 rtoсле Äo; BTBribtao устанавливаются в цикловые состояния 000, 001, 101. 711, 010, 000 и т,д, Во внецикловые саста ния 011, 100, l70 триггеры не могут быт.. установлены, так как зти состояния являются неустойчивыми и происходит каррскция згиx сОстОяний в Одно из цикловых состояний, Так, внецикловое состояние 011 переходит в цикловое состояние 010 (триггер 3 обнуляется низким уровнем напря>кения с выхода вентиля 5), внецикловае состояние 100 переходит в цикг:.свое ссстояние 000 (низкий уровень напряж."-ния с прямого выхода триггера 3 обнуляет триггер ), внециклавое состояние

110 переходит B Оикловое сбстояние 010 (н и 3 к!л л у р О В 8 t 1 ь н а л р л >к 8 H и я с и р я м О ГО B ь: хода;риггера 3 сбнуляет триггер 1), Длительность имг:ульсав на выходах

-,риггеров 1 . "; равна двум периодам, а на вь;ходе триггера 3 — трем периодам следования входных импульсов. Имгульсы на выходах триггеров 3,1.2 сдвинуты по фазедруг относительно друга на время, равное периоду следовани; входных импульсов.

Формула изобретения

Делитель частоты на пять, садер>кащий три триггера и вентиль, первый вход котороГО СОЕДИНЕН С ИНВЕРСНЫМ ВЫХОДОМ ПЕРГЮГО триггера, прямой вь;ход которого соединен с инфор лационным входом второго триггера, тактовыЙ вход которого соединен с тактовыми входа. ги первого и -ре ье;о триггеров исвходнойшинай,отг ичаюшийся тем, что, с целью повышения быстродействия при однсвременнсм повышении помехоустойчивости за с-::;-т и кл Очсния внецикловыхсос Оя,"ий, прям:ой выход второг-о триггера соединен с вторым входом вентиля, выход котааога -.îå.äèíå.í с входом сброса третьего

-.,Ггера, информацио; ный вход которого соединен с инверсным выходом второготриггера и с инфармациан::ым входам первого триггера, вход сброса xoTOpoto соединен с

npt t1ым выходом третьего триг. ера.

Делитель частоты на пять Делитель частоты на пять 

 

Похожие патенты:

Изобретение относится к дискретной и импульсной технике

Изобретение относится к импульсной технике и может быть использовано при построении делителей частоты

Счетчик // 1582354
Изобретение относится к вычислительной технике, может использоваться в вычислительных машинах, устройствах и приборах цифровой автоматики и ориентировано на реализацию в виде БИС-секции, в частном случае - в виде матричной БИС

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использоваться в устройствах обработки цифровой информации, а также в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в счетчиках с программируемыми весовыми коэффициентами и количеством разрядов

Изобретение относится к цифровой вычислительной технике и дискретной автоматике

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной ехнике и может быть использовано в автоматике и вычислительной технике
Наверх