Двухвходовое устройство приоритета

 

Изобретение относится к вычислительной технике и автоматике и может быть использовано в системах с общим полем запросов. Пель изобретения - повышение быстродействия устройства. Устройство содержит два элемента НЕ 3, 4, элемент задержки 1, элемент И-НЕ 2, элемент ИЛИ-НЕ 5, триггер 6. Использование триггера типа RS, элемента ИЛИ-НЕ и элемента задержки с задержкой сигнала только при переходе из сост ояния лог. 1 в состояние лог. О позволяет повысить быстродействие устройства. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (S>)S 06 F 9/46

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К Д ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ, ГКНТ СССР (21) 4632230/24 (22) 04. 01. 89 (46) 30.01.91. Бил. Р 4 (72) Б.П.Николау и М.А.Ревуцкий (53) 681.325(088.8) (56) Авторское свидетельство СССР

В 807296, кл. С 06 F 9/46,,1978.

Авторское свидетельство СССР

В 1126955, кл. 0 06 Р 9/46, 1983. ! (54) ДВУХВХОДОВОЕ УСТРОЙСТВО ПРИОРИТЕТА (57) Изобретение относится к нычис„„SU„„1624451 А 1

2 лительной технике и автоматике и может быть. использовано я системах с общим полем запросов. 11ель изобретения — повышение быстродействия устройства. Устройство содержит два элемента НЕ 3, 4, элемент задержки 1, элемент И-НЕ 2, элемент ИЛИ-НЕ 5, триггер 6. Использование триггера типа RS, элемента ИЛИ-HF, и элемента задержки с задержкой сигнала только . при переходе из состояния лог."1" в состояние лог. "0" позволяет повысить быстродействие устройства. 1 ил.

1624451

Изобретение относится к вычггслительной технике и автоматике и может быть использовано в системах с общим полем запросов.

Пель изобретения — повышение быстродействия устройства.

На чертеже представлена функциональная схема двух»ходового устройства приоритета.

Двух»ходовое устройство приоритета содержит элемент 1 задержки, элемент И-HF. 2, элементы HF. 3 и 4, элемент HJIM-HF, 5, триггер 6, входы 7, 8 и выходы 9 и 10 устройства.

Устройство работает следующим образом.

В исходном состоянии иа входах 7 и 8 присутствуют высокие потенциалы.

Сигнал с входа 7 передается через элемент 1 задержки с инверсией и на первом выходе 9 устройства установлен высокий потенциал, что соответствует отсутствию приоритета по первому каналу. Сигнал с входа 8 устанавливает триггер в единично» состояние, что соответствует отсутствию приоритета по второму каналу. При разнесенном во времени поступлении запросных сигналов (интервал между запросгнпчи сигналами превышает вр»- . мМ срабатывания элементов устройства) сигнал запроса, пришедший первым, проходит иа соответствующий Bbl ход устройства, блокируя при этом прохождение второго.

При поступлении иа первый вход 7 устройства запроса низким уровнем иа втором входе элемента ИЛИ-HF. 5 устанавливается высокий уровень, исключающий появление высокого потенциала на входе установки в "0" триггера 6, при поступлении сигнала запроса иа второй вход, 8 устройства. При этом триггер 6 в нулевое состояние, соответствующее приоритету по второму каналу, не устанавливается. Сигнал запроса с первого входа 7 устройства через элемент 1 задержки с инверсией поступи»т иа первый вход элемента И-Hl . ?, иа второй вход которогo поступает высокий потенциал с выхода, триггера 6, если ои ие установлен в нулевое состояние. На выходе элемента И-HF. 2 низким потенциалом формируется сигнал приоритега первого канала, который через элемент IIF.

3 поступает иа п»рвый »ход элемента

ИЛИ-НЕ 5. При этом блокируегся прохождение сигнала запроса ио второму каналу.

При поступлении иа »торой вход 8 устройства сигнала заир<»а низким уровнем и отсутствии сигнала запроса иа первом входе 7 устройства и сигнала приоритета иа первом выходе 9 устройства элемент ИЛИ-НЕ 5 устаиав1р ли»лет высокий г<отенциал иа входе установки н "0" триггера 6, которым триггер 6 устанавливается в нулевое состояние, формируя, тем самым, сигнал приоритета на втором выходе 10 устройсгва. Сигналом приоритета второго канала блокируется формирование сигнала приоритета по первому каналу на элементе И-HF, 2. После снятия сигнала запрос.а по второму каналу на

20 вход» установки в "1" триггера 6 устанавливается высокий потенциал, которым триггер 6 устанавливается в единичное состояние, снимая, тем самым, сигнал приоритета второго канала и

25 разрешая уст»но»ку приоритета первого канала при наличии по н»му запроСа.

Время задержки иа элементе 1 задержки устаиа»ливается ие меньше времени срабаты»аиия второго элемента НЕ 4, элементе !1. 111-НЕ 5 и триггера 6, чтобы к моменту г<оступл»ния сигнала иа первы<< вход элемента И-НЕ 2 иа его втором »ходе уже был установлен высо35 кий либо низкий пот»ициал и не было иер»ключеиий, кот< рые могут привести к и»правильной< работ» устройства.

Формул а и з о б р е т е н и я

Лвухвходовое устройство <риоритета, содержащее элемент задержки, два элемента IIF, элемент И-НЕ, элемент

ИЛИ-Нl . и триггер »ыход которого явФ ляе < с» первым»ыходом устройст»а и со »дине» с пер»ьгм»ходом элемента

И-HF., »ыхоц которого соединен через первый элемент НЕ с п»рвым входом

50 элемент» ИЛИ-НЕ и является вторым выходом уст ройстиа, п»рвый вход которого соединен с»ходсм второго элемента НЕ и ч»рез эч»мент задержки с вгорым входом эл»м»нта И-НЕ, второй

»ход устройства с< »диис-н с единичным

55 входом тригг»ра, о т л и ч а ю m, ее с я тем, что, с цслью повышения быс < родействия, »торой вход устройсг»а со»дни<и с вторым »ходом эле5

1624451

6 мента ИЛИ-НЕ, выход которого соеди- вход элемента ИЛИ вЂ : соединен с вынен с входом сброса триггера, третий ходом второго элемента HF..

Составитель N.Êóäðÿøåâ

Техред И.Дидык Корректор М.Самборская

Редактор А.Долинич

Заказ 190 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГЕНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r.ужгород, ул. Гагарина,101

Двухвходовое устройство приоритета Двухвходовое устройство приоритета Двухвходовое устройство приоритета 

 

Похожие патенты:

Изобретение относится к вычислительной технике

Изобретение относится к вычислительной технике и предназначено для использования в мультипроцессорных .системах реального времени, а также при построении различных устройств автоматики и информационноизмерительной техники

Изобретение относится к средствам вышслительной техники и может быть использовано при создании мультипроцессорных систем, R частности управляющих мультипроцессорных систем повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано в управляющих устройствах электронных узлов коммутации автоматизированных систем

Изобретение относится к вычислительной технике и может быть использовано для управления доступом групп абонентов к множеству массивных ресурсен

Изобретение относится к вычислительной технике, а именно к устройствам управления прерыванием при подключении внешних устройств к цифровым вычислительным машинам

Изобретение относится к микропроцессорной технике и предназначено для организации дисциплины приоритетных прерываний в микропроцессорных системах управляющих и вычислительных комплексов о Цель изобретения - повышение быстродействия обработки прерываний,, Устройство прерываний микропроцессорной системы содержит групповой блок щшоригетнчх прерываний, группу блоков приоритетных прерываний, дешифратор, блок памяти прерывании, первый ч второй мультиплексоры, шинный формирователь, счетчик, триггер, элементы П, ИТИ

Изобретение относится к вычис тельной технике.и может быть йспольz/ зовано при создании систем параллельной обработки информации, з которых несколько активных абонентов требуют разрешения на доступ к общесистемным разделенным ресурсам

Изобретение относится к автоматике и вычислительной технике, а точнее к приоритетной обработке данных, и предназначено для использования в мультипроцессорных системах, в локальных сетях и в системах распределенного управления

Изобретение относится к вычислительной технике и может быть использовано для организации доступа к коллективно используемому ресурсу

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к вычислительной технике и предназначено для использования в локальных вычислительных сетях с шинной топологией для управления передачей пакетов данных через общий канал

Изобретение относится к способам управления перегрузкой сообщениями элементарной программы в электронной системе коммутации

Изобретение относится к области вычислительной техники и может быть применено в системах обмена данными

Изобретение относится к отвечающей системе, то есть способной к работе в реальном масштабе времени и толерантной к ошибкам системе для обработки сигналов, с множеством блоков обработки данных, которые соединены друг с другом через блоки передачи данных

Изобретение относится к вычислительной технике и может найти применение в отказоустойчивых многопроцессорных системах для перераспределения нагрузки между процессорами во время отказов

Изобретение относится к вычислительной технике и может быть использовано в устройствах последовательно-параллельного обслуживания запросов абонентов с переменным распределением потоков информации по линиям связи
Наверх