Постоянное запоминающее устройство

 

Изобретение относится к вычислительной технике, может быть использовано при проектировании полупроводниковых постоянных и репрограммируемых запоминающих устройств и является дополнительным к авт. св. № 1322376. Цель изобретения - повышение надежности устройства. Поставленная цель достигается тем, что в устройство введены блок 14 контроля, счетчик 15 адреса, счетчик 16 сбоев. При сбое блок 14 формирует сигнал ошибки, который изменяет состояние счетчиков 15, 16. Блок 11 управления анализирует код счетчика 16 сбоев и обеспечивает повторное обращение в резервную зону накопителя 6 в соответствии с новым кодом адреса счетчика 15. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (Я)5 G 11 С 17/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛ6СТВУ (61) 1322376 (21) 4630273/24 (22) 02,01.89 (46) 30,01.91. Бюл. М 4 (72) Э.Н. Сухачев (53) 681.327.6 (088.8) . (56) Авторское свидетельство СССР

ЛЬ 1322376, кл, G 11 С 17/00, 1985. (54) ПОСТОЯННОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике, может быть использовано при проектировании полупроводниковых посто„„5U(„) 1624527 А2 янных и репрограммируемых запоминающих устройств и является дополнительным к авт. св. М 1322376. Цель изобретения— повышение надежности устройства. Поставленная цель достигается тем, что в устройство введены блок 14 контроля, счетчик

15 адреса, счетчик 16 сбоев. При сбое блок

14 формирует сигнал ошибки, который изменяет состояние счетчиков 15, 16, Блок 11 управления анализирует код счетчика 16 сбоев и обеспечивает повторное обращение в резервную зону накопителя 6 в соответствии с новым кодом адреса счетчика

15. 2 ил.

1624527

Изобретение относится к вычислите-ьной технике, может быть использовано при проектировании полупроводниковых постоянных и репрограммируемых запоминающих устройств повышенной надежности и 5 малым потреблением мощности!и является дополнительным к авт. св, hL 1322376.

Цель изобретения — повышение надежности устройства, На фиг, 1 представлена функциональ- 10 ная схема устройства; на фиг, 2 — структурная схема "го блока управления, Устройство содержит регистр 1 адреса старших разрядов, регистр 2 адреса младших разрядов, блок 3 сравнения, адресные 15 входы 4, дешифратор 5, накопитель 6, состоящий из модулей 7 памяти, блок 8 ключей, информационный регистр 9, выходы 10, блок 11 управления, одновибратор 12, управляющий вход 13, блок 14 контроля, счет- 20 чик 15 адреса, счетчик 16 сбоев, выход 17 индикации ошибки, управляющий выход 18.

Блок 11 управления состоит иэ преобразователя 19 адреса, элемента 20 управления следующим адресом, узла 21 памяти, 25 регистра 22 микрокоманд, мультипилексора

23, инвертора 24.

Устройство работает следующим образом.

B каждом цикле считывания на входы 30 устройства поступают: сигнал обращения— на вход 13 и код адреса — на входы 4. При этом старшие разряды кода адреса поступают на входы регистра 1 и блока 3 сравнения, а младшие разряды поступают на 35 установочные входы регистра 2 и потом на соответствующие адресные входы модулей

7 памяти. Кроме того, на часть адоесных входов модулей 7 памяти подаются сигналы с внутреннего счетчика 15 адреса, 40

Регистр 1 выполнен стробируемым, поэтому в нем хранится код модуля 7 памяти, к которому было обращение в предыдущем цикле считывания. Коды адресов модулей 7 памяти предыдущего обращения и настоя- 45 щего поступают на входы блока 3 сравнения,на выходе которого вырабатывается признак сравнения или несравнения, поступающий в блок 11 управления. Если вырабатывается признак несравнения, это 50 означает, что производится обращение к другому модулю 7 памяти, блок 11 управления вырабатывает импульс записи нового кода адреса старших разрядов в регистр 1.

Этот код через дешифратор 5 осуществляет 55 включение соответствующего ключа из блока 8 ключей и осуществляет разрешение выборки с соответствующего модуля 7 памяти, Блок 11 управления стробирует прием считываемой информации в регистр 9, затем стробирует блок 14 контроля, а если на его выходе нет сигнала сбоя, что свидетельствует о правильности считанной информации на выходе 10 устройства, выдает признак "Готовность" на выходе 18 устройства.

Так как счетчик 15 адреса не изменяет свое состояние при считывании информации без сбоя, это означает, что при считывании массива информации происходит обращение в одни и те же зоны в модулях 7 памяти, определяемых кодом адреса счетчика 15 (коэффициент пересчета счетчика 15 адреса определяется количеством резервных зон в модуле 7 памяти, в которых хранится одинаковая информация).

Если блок 3 сравнения вырабатывает признак сравнения, возможно ускорение выборки иэ накопителя, так как обращение осуществляется в тот же самый модуль 7 памяти, что и в предыдущем цикле.

В том случае, когда в обращениях к постоянному запоминающему устройству наступает перерыв (например, во время взаимодействия процессора с другим запоминающим устройством, устройством ввода-вывода и т. и.), то на выходе одновибратора 12 снимается сигнал, разрешающий работу дешифратора 5 и блока 3 сравнения, С выходов дешифратора 5 снимается сигнал включения ключа в блоке 8 ключей и снимается питание с модуля 7 памяти. При первом обращении к устройству после перерыва на выходе одновибратора

12 отсутствует сигнал, разрешающий работу блока 3 сравнения, и на его выходе будет сигнал несравнения даже при равенстве кодов адреса старших разрядов на входе 4 устройства и выходе регистра 1 старших разрядов; По сигналу обращения, подаваемому на вход 13 устройства, блок 11 управления синхронизирует работу устройства и выдает признак "Готовность" на выход 18 по длинному циклу, а одновибратор 12 формирует сигнал, разрешающий работу дешифратора 5 и блока 3 сравнения. Введение одновибратора 12 позволяет снизить потребляемую устройством мощность за счет снятия питания со всех модулей 7 памяти при отсутствии обращения к устройству, При сбое информации блок 14 контроля формирует сигнал ошибки, который изменяет содержание счетчиков 15 и 16 (счетчик 16 сбоя предварительно обнуляется), блок 11 управления анализирует код счетчика 16 сбоев на наличие резерва в выбранном модуле 7 памяти и. если он имеется, обеспечивает повторное обращение в резервную зону в соответствии с новым кодом адреса счетчика 15, а в случае считывания правиль1624527

Я 17

Составитель С.Королев

Техред М.Моргентал Корректор Л.Бескид

Редактор M.Êåëåìåø

Заказ 194 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушскэя наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 ной информации из резервной зоны блок 11 управления своим сигналом обнуляет счетчик 16 сбоя (для подготовки его к счету числа сбоев информации по другому адресу на входе 4 устройства) и формирует на выходе

18 сигнал "Готовность".

В случае, если резерв в выбранном модуле 7 памяти исчерпан, блок 11 управления обнуляет счетчик 16 сбоя и формирует на выходе 17 устройства сигнал "Ошибка".

Формула изобретения

Постоянное запоминающее устройство по авт. св. М 1322376, от л и ч а ю щ е ес я тем, что, с целью повышения надежности устройства. оно содержит блок контроля, счетчик адреса, счетчик сбоев, счетный вход которого соединен со счетным входом счетчика адреса, выходом блока контроля и входом сигнала ошибки блока управления, четвертый выход которого соединен с такто5 вым входом блока контроля, информационные входы которого соединены. с соответствующими выходами информационного регистра. пятый выход блока управления соединен с входом сброса счетчика

10 сбоев, выходы которого соединены с соответствующими адресными входами блока управления, шестой выход которого является выходом индикации ошибки устройства, выходы счетчика адреса соединены с соот15 ветствующими входами третьей группы накопителя.

Постоянное запоминающее устройство Постоянное запоминающее устройство Постоянное запоминающее устройство 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано для хранения адреса дефектного элемента в запоминающих устройствах на основе МОП-структур с резервированием, в программируемых постоянных запоминающих устройствах, в источниках опорных напряжений, автогенераторах, усилителях с электронной подстройкой напряжения, частоты и коэффициента усиления

Изобретение относится к устройствам вычислительной техники и может быть использовано в электрически перепрограммируемых постоянных запоминающих устройствах, сохраняющих информацию при отключенных источниках питания

Изобретение относится к вычислительной технике и может быть использовано в постоянном 3 aпo инaroщeм устройстве на МДП-транзисторах, программируемых технологически

Изобретение относится к вычислительной технике и может быть использовано в полупроводниковых запоминающих устройствах

Изобретение относится к вычислительной информационно-измерительной технике и может быть применено для хранения констант, программ и микропрограмм в универсальных и специализированных машинах повышенного быстродействия

Изобретение относится к вычислительной технике и может быть использовано для программирования микросхем полупроводниковых постоянных запоминающих устройств /ПЗУ/ и программируемых логических матриц

Изобретение относится к вычислительной технике, в частности к постоянным электрически перепрограммируемым запоминающим устройствам, сохраняющим информацию при отключенном источнике питания

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении репрограммируемых ПЗУ со стиранием информации

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам, и может быть использовано для программирования ПЗУ различных типов

Изобретение относится к автоматике и вычислительной технике и предназначено для использования в цифровых вычислительных системах

Изобретение относится к вычислительной технике и может быть использовано для вычисления логических функций в отказоустойчивых системах

Изобретение относится к вычислительной технике и может использоваться при медицинском страховании, учете рабочего времени в скользящем графике, телефонии и т

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к программируемым элементам памяти, к способам и устройству для их считывания, записи и программирования

Изобретение относится к электрически адресуемой энергонезависимой постоянной памяти

Изобретение относится к области вычислительной техники и автоматики и может быть использовано при записи информации в поле памяти постоянных запоминающих устройств

Изобретение относится к области вычислительной техники и может быть использовано в запоминающих устройствах /ЗУ/ для хранения информации, представленной в дискретной и аналоговой формах /совместно или раздельно/

Изобретение относится к микроэлектронике, в частности к постоянным запоминающим устройствам, в накопителе которых в качестве логических ячеек используют ячейки упорядоченных поверхностных структур

Изобретение относится к вычислительной технике и может быть использовано для построения надежных цифровых усройств
Наверх