Самодиагностируемое парафазное асинхронное логическое устройство

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛ ИСТИЧ Е С К ИХ

РЕСПУБЛИК ((9) ((>) (Я)5 6 06 F 15/46

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

11 (21) 4496253/24 (22) 13.09.88 (46) 23,04.91. Бюлль 15 (72) В.В.Теленков, А.И.Моторин и В,M.Кривошапко (53) 681.3 (088.8) (56) Авторское свидетельство СССР

М 1027735, кл. G 06 F 15/46,1981.

Авторское свидетельство СССР

М 974375, кл. G 06 F 15/46, 1980. (54) . САМОДИАГНОСТИ РУЕМОЕ ПАРАФАЗНОЕ АСИНХРОННОЕ ЛОГИЧЕСКОЕ

УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть использовано при построении систем повышенной надежности. Цель изобретения — упрощение устройства. При работе устройства парафазные информационные сигналы чередуются с синфаэными сигналами гашения. В режиме диагностирования коммутатор 2 подключает контрольные сигналы с блока элементов

И-НЕ на входы контролируемого блока 1, Последовательное изменение состояния счетчика 5 позволяет подать полную группу контрольных сигналов на вход блока 1. 1 ил.

1644168

Изобретение относится к вычислительной технике, в частности к устройствам, обладающим свойствами самодиагностики при испытаниях и самопроверки в режиме эксплуатации, Целью изобретения является упрощение устройства.

На чертеже изображено предлагаемое устройство, Устройство .содержит парафазный асинхронный контролируемый блок 1, ком-. мутатор 2, блок 3 сравнения, элемент И-НЕ

4, счетчик 5, элемент ИЛИ 6, выполненный в виде элемента ИЛИ-НЕ, и элемент НЕ 7, формирователь 8 тестовых сигналов, выполненный в виде блока элементов И-НЕ, первые информационные парафазные входы 9 устройства, управляющий вход 10, вторые информационные парафазные входы 11 (шины) коммутатора, парафазные выходы

12 коммутатора, информационные парафазн ые выходы 13 устройства, вход 14 установки, счетный вход 15 счетчика, управляющий выход 16 счетчика, выход 17 признака работоспособности устройства.

Устройство работает следующим образом.

Счетчик 5 при поступлении сигнала установки на вход 14 (уровня логического "О") переходит в исходное состояние, при этом элемент И-HE 4 формирует на выходе уровень логической "1". Элементы 6 и 7 переключаются и обеспечивают формирование уровня 1", разрешающего прохождение прямых и инверсных информационных сигналов. с выхода счетчика 5 через блок 8 элементов И-НЕ на вторые информационные парафазные входы коммутатора 2.

Устройство переходит в режим самодиагностирования, когда поступает соответствующий управляющий сигнал на вход 10 коммутатора 2. Информация с выхода счетчика 5 через блок 8 и коммутатор 2 по парафазным выхо-дам поступает на вход парафазного асинхронного контролируемого блока 1. Если входной парафазный тестовый набор обработан блоком 1 правильно (нет неисправности или сбоя в контролируемом блоке), то íà его выходе также формируется парафазная реакция, диагностируемая блоком 3 сравнения. При этом с выходов блока 3 уровни "1" поступают на элемент И-Н Е 4, а на входе 14 формируется сигнал "1" (разрешение самодиагностирования блока 1), Элемент И-НЕ 4 формирует уровень логического "0", задним фронтом которого формируется следующее состояние счетчика 5. После переключения счетчика 5 (завершения в нем переходных процессов) формируется управляющий сигнал на выходе 16, Поступающие на элемент

ИЛИ-НЕ 6 уровни "0" формируют на выходе элемента НЕ 7 также уровни "0", которые отключают блок 8. т,е. на его выходах формируются синфазные уровни "1", которые по информационным шинам 11 опять поступают через коммутатор 2 и информационные выходы 12 на контролируемый блок 1.

Таким образом, на контролируемый блок 1 поступает синфаэная (набор-гашение) информация, по которой блок 1 также форми10 рует выходную информацию для блока 3 сравнения, на выходах которого формируются соответственно уровни "0". При этом на выходе элемента И+IE 4 формируется уровень "1", который обеспечивает выдачу с выхода элемента НЕ 7 уровня "1". Этот сигнал включает блок 8, обеспечивая прохождение следующей парафазной информации с выхода счетчика 5 (его следующее состояс изложенным до формирования на выходе

17 счетчика и соответственно устройства сигнала окончания счета, который свидетельствует 0 завершении перебора всех комбинаций входных воздействий и является признаком положительного результата самодиагностирования. Этот сигнал также блокирует обратную связь (отключает элемент 4).

В режиме эксплуатации устройства коммутатор 2 при поступлении управляющего сигнала на вход 10 обеспечивает передачу информации с входов 9 на информационные выходы 12 непосредственно на блок 1. Рабочее состояние выходов блока 1 снимается с парафазных информационных выходов 13.

40

Формула изобретения

Самодиагностируемое парафазное асинхронное логическое устройство, содер-. жащее асинхронный контролируемый блок, 45

50 коммутатор, счетчик, элемент ИЛИ и формирователь тестовых сигналов, выход которого подключен к первому информационному входу коммутатора, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства, оно содержит элемент И-НЕ и блок сравнения, содержащий группу схем сравнения, входы каждой из которых соединены с прямым и инверсным выходами соответствующих разрядов группового выхода асинхронного

55 контролируемого блока, подключенного к информационному выходу устройства, информационный вход устройства соединен с вторым информационным входом коммутатора, выход которого подключен к информационному входу асинхронного

20 ние), сформированное в предыдущем такте на информационную шину 11. Цикл самодиагностирования повторяется B соответствии

1644168

Составитель Н,Парамонов

Редактор Н.Бобкова Техред M.Ìoðãåíòàë Корректор С.Шекмар

Заказ 1242 Тираж 415 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 контролируемого блока, а управляющий вход - к входу задания режима устройства, выходы схем сравнения блока сравнения, вход установки устройства и выход.переполнения счетчика подключены к входам элемен- 5 та И-НЕ, выход которого является выходом контроля устройства и подключен к первому входу элемента ИЛИ и входу синхронизации счетчика, вход установки которого соединен с входом установки устройства, а выходы переполнения. готовности и информационный подключены к выходу признака работоспособности устройства, второму входу элемента

ИЛИ и информационным входам формирователя тестовых сигналов соответственно,а вход разрешения формирователя тестовйх сигналов подключен к выходу элемента ИЛИ.

Самодиагностируемое парафазное асинхронное логическое устройство Самодиагностируемое парафазное асинхронное логическое устройство Самодиагностируемое парафазное асинхронное логическое устройство 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для исследования путей в графе

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных системах, работающих в реальном масштабе времени и решающих задачи аппаратурным анализом случайных процессов и статистической обработкой массивов данных

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к вычислительной технике и может быть использовано в системах цифровой обработки сигналов

Изобретение относится к вычислительной технике и может быть использовано в электронной цифровой вычислительной машине

Изобретение относится к электронным играм

Микроэвм // 2108619
Изобретение относится к области микропроцессорной техники, в частности, может применяться для реализации обмена информацией

Изобретение относится к области цифровой вычислительной техники и предназначено для обработки двух или больше компьютерных команд параллельно

Изобретение относится к области вычислительной техники и предназначено для создания высокоскоростных систем обработки больших потоков данных в реальном режиме времени

Изобретение относится к цифровым компьютерным системам и предназначено для обработки двух и более команд параллельно

Изобретение относится к вычислительной технике, точнее к построению многопроцессорных векторных ЭВМ

Изобретение относится к вычислительной технике и может найти применение в автоматизированных системах управления АСУ индустриального и специального назначения

Изобретение относится к изготовлению выкроек, в частности таких выкроек, которые должны использоваться при изготовлении предметов одежды
Наверх