Устройство для суммирования фибоначчи-десятичных кодов

 

Изобретение относится к вычислительной технике и может быть использовано в специализированных машинах. 5tA5i35t25t1 Цель изобретения - расширение Лункциональных возможностей путем реализации операции вычитания Фибоначчи-десятичных кодов. Устройство содержит в -каждом разряде с первого по четвертый элементы 17.1-17.4 запрета, с первого по четвертый элементы И 18.1-1 о.4, преобразователь 19 прямого кода в дополнительный код, с первого по третий узлы 20.1-20.3 свертки, с первого по четвертый одноразрядные двоичные сумматоры 2201-22.4, с первого по пятый элементы ИЛИ 23.1-23.5, узел 24 коррекции и узел 25 формирования переносов с соответствующими связями. Осуществляется суммирование или вычитание n-разрядных Фибоначчи-десятичных операндов за два такта без распространения переносов между десятичными разрядами. 3 з.п.ф-лы, 6 ил., 3 та бл. 6i4 6i3 6i2 Bi17 с $ (Л

СОЮЗ СОНЕТСНИХ

СоаЕЛИСТИЧЕСНИХ

РЕСПУБЛИН (19) (18 (gg)g С 06 F. 7/49

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМ У СВИДЕТЕПЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (2 1 ) 4709467/24 (22) 23.06.89 (46) 15.05.91. Г>юл, Р 18 (71) Специальное конструкторско-технологическое бюро Ъ1одуль" Винницкого политехническогo института (72) А.П.Стахов, В.A.Ëóæåöêèé, П,В.Козлюк, Е,А.Горлачева и И..С.Денисова (53) 681.325.5(088.8) (56) Авторское свидетельство СССР

le 945862, кл. Г 06 Г 7/49, 198>1.

Авторское свидетельство СССР по заявке - 445060»/24-24, кл. G 06 F7/49,,1988. (54) УСТРОЙСТВО ДЛЯ СУ1Ф1ИРОВАИИЛ

ФИБОНАЧЧИ-ДЕСЯТИЧНИХ КОДОВ (57} Изобретение относится к вычислительной технике и может быть использовано в специализированных мап>инах.

5 (4 5i3й25с1

Цель изобретения — расширение функциональных возможностей путем реализации операции вычитания Фибоначчи-десятичных кодов. Устройство содержит в каждом разряде с первого по четвертый элементы 17.1-17.4 запрета, с первого по четвертый элементы И 18.1-18>.4, преобразователь 19 прямого кода в дополнительный код, с первого по третий узлы 20.1-20.3 свертки, с первого по четвертый одноразрядные двоичные сумматоры 22.1-22.4, с первого по пятый элементы ИЛИ 23.1-23 ° 5, узел 24 коррекции и узел 25 формирования переносов с соответствующими связями. Осуществляется суммирование или вычитание и-разрядных Фибоначчи-десятичных операндов за два такта без распространения переносов между десятичными разрядами. 3 з.п.ф-лы, б ил., 3 табл. б 4 б(3 б.<.2 б(.1 7

1649535

Изобретение относится к вычислительной технике и может быть использовано в специализированных вычислительных машинах. 5

Цель изобретения — расширение функциональных возможностей путем реализации операции вычитания Фибоначчи-десятичных кодов.

На фиг. 1 приведена структурная 10 схема устройства для суммирования Фибоначчи-десятичных кодов (трехразрядного)1 на фиг. 2 — структурная схема разряда устройства; на фиг.3— функциональная схема узла обработки 15 знаков;. на фиг. 4 — функциональная схема преобразователя прямого кода в дополнительный код разряда, кроме младшего, устройства; на фиг. 5— функциональная схема преобразователя 20 прямого кода в дополнительный код ,младшего разряда устройства; на фиг. 6 — функциональная схема узла формирования переносов.

Устройстве содержит разряды 1-3 устройства, узел 4 обработки знаков, группы входов 5.1-5.3 разрядов первого слагаемого устройства, группы входов

6.1-6.3 разрядов второго слагаемого устройства, вход 7 задания вида опера-30 ции устройства, группы выходов 8.t8.3 разрядов суммы устройства, выход

9 знака устройства, выход 10 сигнала положительного переполнения устройства, первый t 1 и второй t2 входы пе реноса узла 4 обработки знаков, первые

13.1-13.3 и вторые 14,1-14.3 выходы узлов формирования переносов разрядов

1-3 устройства, первые 15.1-15.3 и вторые 16.1-16.3 входы задания режима 40 узлов коррекции разрядов 1-3 устройства.

Разряд 1(2,3) устройства содержит с первого по четвертый элементы 17.t17,4 запрета, с первого по четвертый 45 элементы И 18.1-18.4, преобразователь

19 прямого кода в дополнительный код, с первого по третий узлы 20.1-20.3 свертки, выход 21 переноса узла 20.3 свертки, с первого по четвертый одФ норазрядные двоичные сумматоры 22.122 ° 4, с первого по пятый элементы

ИЛИ 23.1-23.5, узел 24 коррекции, узел

25 формирования переносов, с первого по четвертый входы 26-29 и с первого 5 по шестой выходы 30-35 преобразователя t9 прямого кода в дополнительный код, шестой 36, пятый 37, второй 38, первый 39, четвертый 40 и третий 41 входы узла 25 формирования переносов соответственно, выходы 42 и 43 пере носов первого 20,1 и второго 20 ° 2 узлов свертки.

Узел 4 обработки знаков образуют первый 44 и второй 45 элементы запрета.

Преобразователь 19 прямого кода в дополнительный код разряда, кроме младшего, устройства содержит с первого по третий элементы 46-48 запрета, первый элемент И 49, с четвертого по шестой элементы 50-52 запрета, второй элемент И 53, седьмой 54 и восьмой 55 элементы запрета, третий элемент И 56, с первого по пятый элементы ИЛИ 57-61.

Преобразователь 19 прямого. кода в дополнительный код младшего разряI да устройства состоит из первого элемента И 62, первого 63 и второго

64 элементов запрета, второго элемента.И 65, третьего 66 и четвертого 67 элементов запрета, третьего элемента И GO, с пятого по восьмой элементов 69-72 запрета и первого 73 и второго 74 элементов ИЛИ.

Узел 25 формирования переносов содержит с первого по шестой элементы И 75-80 и первый 81 н второй 82 элементы ИЛИ, причем вход 36 узла

25 соединен с первыми входами первого элемента ИЛИ 81 и первого элемента И 75, вход 37 — с вторыми входами первого элемента ИЛИ 01 и первого элемента И 75 и первыми входами элементов И 76-78, вход 38 — с третьим входом первого элемента ИЛИ 81 и первыми входами элементов И 79 и 80, вход 39с четвертым входом первого элемента

ИЛИ .8 1 и вторыми входами элементов

И 76 и 79, вход 40 — с пятым входом элемента ИЛИ 81 и вторым входом элемента И 77, вход 41 - с шестым входом элемента ИЛИ 81 и вторыми входами

И 78 и 82, выходы элементов И 75, 76, 78, 79, 80 соединены соответственно с первым, вторым, третьим, четвертым, пятым и шестым входами второго элемента ИЛИ 82, выход которого соединен с выходом 14 узла 25, выход первого элемента ИЛИ 81 соединен с выходом 13 узла 25.

В устройстве используется веса десятичных разрядов 5, 3, 2, 1 ° Операция сложения проходит за два такта, На первом такте формируется сумма и переносы десятичных разрядов, а на

1649535 где Сзи

ПП

„ет э

Рст

Е втором такте — гашение" переносов простым прибавлением их к значениям соответствующих сумм разрядов ° При этом предусмотрен отказ от нормализованнои формы представления десятнч5 ных чисел и допускается значение десятичного разряда "10" или "11".

Алгоритм сложения полностью идентичен алгоритму сложения, реализованному в прототипе, Операцию вычитания иэ операнда А операнда В можно снести к сложению, преобразовав код операнда В в дополнительный код, как код.отрицательного числа. Если код «перанда В имеет и десятичных разрядов (c 0-ro по (n- l)-й), то п-й десятичный разряд рассматривается как знаковый.

Положительные шсла представляют- 20 ся в виде:

11

0 10 + В = 0 10 + О,В; 10

;=o где В, = 0,11 — значение 1-го десятич-2 ного разряда числа В.

Дополнительный код числа есть дополнение модуля «трицательного числа до некоторого граничного значения, превосходящего максимально возможный

3 модуль. При этом надо учитывать необходимость размещения отрицательных чисел на положительном участке числовой оси для обеспечения возможности выполнения вычислений на сумматоре.

Максимально возможный модуль

n-<

/В/ - = 10 + 2 " 10 + 10 =1

Поэтому граничным числом может быть число 2 10, но при этом воэяожЙ но попадание отрицательных чисел в дополнительном коде в область положительных чисел. Во избежание этого за граничное число принимается величина, равная 3 10

Отрицательные числа в дополнительном коде представляются в виде: и-

3 10 — В = 1 10 + (2 10 - В;10 ), tl П 1

1=0 50 т.е. знаковому разряду числа предварительно присваивается значение 1, а дополнительный код значащей части числа получается дополнением до

2 10, т.е дополнительный код i-го Ы десятичного разряда отрицательного числа получается следующим образом:

Эоп яр

d = 20 — d npu i = 0; б

d = 18 — d +Р„,при i = 1,2.... а"

1 пр где d значение i-ro десятичного

1 разряда прямого кода числа, 3о.о

d — значение i-ro десятичного

1 разряда дополнительного кода числа;

Р„, — перенос иэ (1 1)-го разряда.

После приведения дополнительного кода числа к нормализованному виду значение в знаковом разряде равно 2.

После преобразования операнда В далее производится сложение кодов известным способом, указанным выше.

Узел 4 обработки знаков предназначен для формирования знака результата и сигнала положительного переполнения в зависимости от производимой в устройстве операции и значений сигнал«в переноса из старшего десятичного разряда устройства. Он реализует следующие логические функции: — CI- eI

ПП вЂ” Р знак результата; сигнал положительного переполнения; если производится сложение операндов; если производится вычитание операндов; — соответственно значения первого и второго переносов из старшей декады в знаковые разряды.

Преобразователь 19 реализует функции f.1 -Й6 дпя любого i-ro десятичного разряда, кроме младшего, и функции

f -f для младшего десятичного раз4 б р япа. Функции f 1 -f — значения с оответственно с первого Ilo четвертый двоичных разрядов дополнительного кода соответствующего десятичного разряда, f<- f + — то же, для мпадшего десятичного разряда, функции f+ и, f< перенос в старший разряд (возникают при нормализации дополнительного кода соответственно i-го;младшего десятичных разрядов). Эти функции заданы в табл. t .

Узлы 20.1-20.3 свертки предназначены для нормализации десятичного разряда. операнда, если его значение больше 9, т.е. 10 или 11.

Фиббоначчи-десятичный сумматор йредставляет собой совокупность че.—

1649535

55 да. тырех одноразрядных сумматоров 22.122.4, предназначенных для суммирова- . ния двух Фибоначчи-десятичных цифр операндов А и В соответственно с весами 5, 3. 2, 1, ооединенных между собой цепями переносов на основании правил суммирования, описанных в устройстве для суммирования Фибоначчи-десятичных кодов, Узел 24 коррекции предназначен для коррекции суммы, прошедшей нормализацию в узле 20.3 свертки с учетом переносов Р и Р из предыдущего десятичного разряда устройства. Узел коррекции может быть реализован комбинационным или на основе ПЗУ, что более экономично.

Карта прошивки ПЗУ приведена в табл. 2.

Узел 25 формирования переносов предназначен для формирования переносов Р и Р в последующий разряд устройства в зависимости от поступающих на его входы переносов из преобразователя 19, узлов 20.1-20 ° 3. свертки и сумматора 22.4 . Это комбинационный узел, реализующий функции Р и Р, которые задаются следующими логичес- кими выражениями: % \/,\, /\

Р -Р +Р +Р +Р +Р +Р, (1 2. л л л гМ Фы

P, = Р, Р + Р Р, + Р Р + Р Рб

3 6 где — перенос из преобразователя

19 младшего разряда устройства;.

Р - перенос из преобразователя

2.

19 соответствующего разряда устройства:, Э вЂ” перенос из второго узла

20.2 свертки;

Р - перенос из первого узла 20.1 свертки;

Р— перенос из четвертого одно5 разрядного сумматора 22.4;

Рб — перенос из третьего узла

20. 3, свертки.

Несмотря на то, что в формировании переноса в последующий разряд участвуют шесть сигналов переноса из различных .узлов соответствующего разряда, величина максимального переноса в следующий разряд равна 2. Наличие одного из шести возможных переносов допускает наличие только еще одного другого переноса, иСключая полностью возникновение четырех других переносов.

В табл. 3 показано„ какие из переносов могут возникнуть одновременно.

Устройство работает следующим образом.

Одновременно на входы 5 и 6 устройства поступают коды десятичных разрядов обрабатываемых десятичных чисел A и В- На вход 7 устройства поступает нулевой сигнал, если числа А и В надо сложить, и единичный сигнал, если иэ числа А надо вычесть число В.

При сложении входных десятичных чисел А и В, если любой десятичный разряд любого иэ чисел А и В имеет значение "1О" или "11", то узлы ?0.1 и 20.2 свертки соответствующих десятичных разрядов производят нормализацию, в результате чего через выходы

20.1 и 20.? узлов свертки единичные сигналы переноса поступают на соответствующие входы узла 25. Если про25 изошла нормализация одноименных цесятичных разрядов сразу обоих чисел, то появление единичного сигнала с выхода переноса сумматора 22.4 и узла

20.3 свертки соответствующего деся- . тичного разряда исключается. Затем нормализованный операнд А поступает на соответствующие входы одноразрядных сумматоров 22, а нормализованный операнд В через элементы ИЛИ 23 поступает на соответствующие входы

35 одноразрядных сумматоров 22, где происходит первый такт сложения.

Если в результате суммирования на сумматоре 22.4 возникает перенос в старший десятичный разряд, то единичный сигнал поступает на соответствующий вход узла 25. B этом случае полученная сумма не нуждается в дальнейшей нормализации. Полученная сум4 ма с выходов сумматоров 22 поступает на соответствующие входы узла 20.3 свертки, где в случае необходимости происходит нормализация результата, в результате чего через выход узла

20 ° 3 свертки единичный сигнал переноса поступает на соответствующий вход узла 25. Затеи результат поступает на узел 24 коррекции, где происходит коррекция полученного результата с учетом переносов из младшего разряда, формируемых узлом 25 младшего разряПри вычитании из десятичного операнда А десятичного операнда В каждый

1649535

1. Устройство для суммирования

Фибоначчи †десятичн кодов, содержащее в каждом разряде с первого по третий узлы свертки, с первого по четвертый одноразрядные двоичные сумматоры,, первый элемент ИЛИ, узел коррекции и узел формирования переносов, причем первые входы групп разрядов первого слагаемого устройства соединены с входами первых слагаемых первых одноразрядных двоичных сумматоров соответствующих разрядов устройства, с второго по четвертый входы групп разрядов первого слага35 емого устройства соединены соответственно с первыми, вторыми и третьими входами первых узлов свертки соответствующих разрядов устройства, 40 с первого по третий выходы результата первого узла свертки каждого разряда устройства соединены с входами первых слагаемых соответственно второго, третьего и четвертого однораз45 рядных двоичных сумматоров того же разряда устройства, выход переноса

k-ro (k = 1-3) одноразрядного двоичного сумматора каждого разряда устройства соединен с вхбдом переноса (k+1)-го одноразрядного двоичного сумматора того же разряда устройства, выходы переноса второго и третьего одноразрядных двоичных сумматоров каждого разряда устройства соединены соответственно с первым и вторым входами первого элемента ИЛИ того же разряда устройства, выход первого элемента ИЛИ каждого разряда устрой30 десятичный разряд последнего поступает на входы преобразователя 19 соответствующего десятичного разряда, где происходит преобразование исходного кода операнда В в дополнительный коп.

Возникающие при этом единичные сигналы переносов в старший разряд с выходов преобразователя 19 поступают на соответствующие входы узла 25, Допол- 10 нительный код операнда В чере 3 элементы ИЛИ 23 поступает на соответствующие входы одноразрядных сумматоров 22. Операнд A поступает на узел

20. 1 свертки, в котором происходит его нормализация, и на соответству— ющие входы одноразрядных сумматоров 22 . Далее аналогично, как при сложении операндов А и В. !

Формул а изобретения ства соединен с входом переноса первого одноразрядного двоичного сумматора того же разряда устройства, выходы суммы с второго по четвертый одноразрядных двоичных сумматоров каждого разряда устройства соединены соответственно с входами с первого по третий третьего узла свертки того же разряда устройства, выход суммы первого одноразрядного двоичного сумматора и с первого по третий выходы результата третьего узла свертки каждого разряда устройства соединены соответственно с информационными входами с первого по четвертый узла коррекции того же разряда устройства, выходы узлов коррекции разрядов устройства являются группами выходов соответствующих разрядов суммы устройства, выходы переноса с первого по третий узлов свертки и выход переноса четвертого одноразрядного двоичного сумматора каждого разряда устройства соединены соответственно с входами с первого по четвертый узла формирования переносов того же разряда устройства, первый и второй выходы узла формирования. переносов предыдущего разряда устройства соединены соответственно с. первым и вторым входами задания режима узла коррекции последующего разряда устройства, о тл и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей путем реализации операции вычитания Фибоначчи-десятичных коцов, оно содержит узел обработки знаков и в каждый разряд устройства дополнительно введены с первого по четвертый элементы И, с первого по четвертый элементы запрета, преобразователь прямого кода в дополнительный код и с второго по пятый элементы ИЛИ, причем m-е (m = 1-4) входы групп разрядов второго слагаемого устройства соединены с первыми входами m-x элементов И и с информационными входами

m-x элементов запрета соответствующих разрядов устройства, вход задания вида операции которого соецинен с вторыми входами с первого по четвертый элементов И, с управляющими входами с первого по четвертый элементов запрета кащцого разряда устройства и входом задания режима узла обработки знаков, выходы с первого по четвертый элементов И каждого разряда устройства соединены соответственно с

1649535

12 первого по четвертый входами преобразователя прямого кода в дополнительный код того же разряда устройства, с первого по четвертый выходы преобразователя прямого кода в дополни5 тельный код каждого разряда устройства соединены с первыми входами соответственно с второго по пятый элементов ИЛИ того же разряда устройства, пятый выход преобразователя прямого кода в дополнительный код соединен с соответствующим входом узла формирования переносов того же разряда устройства, шестой выход преобразователя прямого кода в допол. нительный код младшего разряда устройства соединен с соответствующим входом узла формирования переносов этого же разряда, устройства, выход первого элемента запрета каждого разряда устройства соединен с вторым входом второго элемента HJIH того же разряда устройства, выходы с второго по четвертый элементов запрета каждого разряда устройства соединены соответственно с первого по третий входами второго узла свертки того же разряда устройства, с первого по третий выходы результата второго узла свертки каждого разряда устройства соединены с вторыми входаьж соответ, ственно с третьего по пятый элементов

ИЛИ того же разряда устройства, выходы с второго по пятый элементов

ИЛИ каждого разряда устройства соеди- 35 иены с входами вторых слагаемых соответственно с первого по четвертый одноразрядных двоичных сумматоров того же разряда устройства, первый и второй выходы узла формирования перено40 сов старшего разряда устройства соединены соответственно с первым и вторым входами переноса узла обработки знаков, первый выход которого соединен с выходом знака устройства, второй

45 выход узла обработки знаков соединен с выходом сигнала положительного переполнения устройства.

2 ° Устройство по и. 1, о т л ич а ю щ е е с я тем, что узел обработки знаков сбдержит первый и второй элементы запрета, причем вход задания режима узла обработки знаков соединен с информационным входом первого элемента запрета и управляющим 55 входом второго элемента запрета, первый вход переноса узла обработки знаков соединен с первым управляющим входом первого элемента запрета и с информационным входом второго элемента запрета, выход которого является вторым выходом узла обработки знаков, второй вход переноса и первый выход которого соединены соответственно с вторым управляющим входом и выходом первого элемента запрета.

3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что преобразователь прямого кода в дополнительный код разряда, кроме младшего, устройства содержит с первого по восьмой элементы запрета, первый, второй и третий элементы И, с первого по пятый элементы ИЛИ, причем первый вход преобразователя прямого кода в дополнительный код соединен с первыми управляющими входами первого, пятого и седьмого элементов запрета, управляющим входом шестого элемента запрета, первым информационным входЬм второго элемента запрета, информационным входом четвертого элемента запрета, и первыми входами первого и третьего элементов И, второй вход преобразователя прямого кода в дополнительный код соединен с вторым управляющим входом первого элемента запрета, управляющим входом второго элемента запрета, .информационными входами третьего и пятого элементов запрета, первым информационным входом шестого элемента запрета, вторым входом первого элемента И и первым входом второго элемента И, третий вход преобразователя прямого кода в дополнительный код соединен с вторыми информационными входами второго и шестого элементов запрета, управляющими входами третьего и четвертого элементов запрета, вторым управляющим входом пятого элемента запрета, вторыми входами второго и третьего элементов И, первым управляющим входом восьмого элемента запрета, и первым инверсным входом первого элемента

ИЛИ, четвертый вход преобразователя прямого кода в дополнительный код соединен с вторыми управляющими входами седьмого и восьмого элементов запрета, третьим входом третьего элемента И и вторым инверсным входом первого элемента ИЛИ, третий вход котопого соединен с выходом первого элемента запрета, выход второго элемента запрета соединен с первыми вхолами второго и четвертого элемент! з

1649535 тов ИЛИ, выход третьего элемента запрета соединен с вторым входом второго элемента ИЛИ, выходы первого элемента И и четвертого элемента запрета соединены соответственно с входами третьего элемента ИЛИ, выходы пятого и шестого элементов запрета соединены соответственно с вторым и третьим входами четвертого элемента ИЛИ, выходы второго элемента И, седьмого и восьмого элементов запрета и третьего элемента И соединены соответственно с входами пятого элемента ИЛ!1, выходы с первого по пятый элементов ИЛИ являются соответственно пятым, первым, вторым, третьим и четвертым выходами преобразователя прямого кода в дополнительный код.

4. Устройство по и. 1, о т л ич а ю щ е. е с я тем, что преобразователь прямого кода в дополнительный код младшего разряда устройства содержит с первого по восьмой элементы запрета, с первого по третий элементы И, первый и второй элементы ИЛИ, причем первый вход преобразователя прямого кода в дополнительный код соединен с первыми входами с первого по третий элементов И, с первыми управляющими входами первого, второго и восьмого элементов запрета и информационными входами третьего и пятого элементов запрета и является первым выходом преобразователя прямого кода в дополнительный код, второй вход которого соединен с вторыми входами

1 Таблица

f4 f3 fa f! f, - f6

О О О

О 1

1 О О

0 1 О

0 О 1

0 0 О

1 О 1

1 0 0

0 1 .О

О О

0 .О О

1 О

1 1

1 О

1 О

1 0

1 О

1 О

1 О

1 О

О

1 О

1 О

С О

О

1

1

1 О О 1

О 1 О 1

О О 1

О О О 1

1 О 1 1

1 0 О 1

О 1

1 1

О 1

О 1

1 О

О О

1 О

О О

О О

1 1

О 1

1 1

О О О

О О О

0 О 1

О 1 О

О 1 О

1 О О

1 О О

1 О 1

1 1 О

1 1 О

1 1 1

1 . 1 1

О

О

О

О

О 1 0 1

О О 1 1

О О О 1

1 О 1 О

1 О О О

О 1, 0 0

В+ В В В, f4 f3 f2

5 !

О !

35 первого, второго и третьего элементов И, с вторыми управляющими входами первого, второго и восьмого элементов запрета и информационными входами четвертого и шестого элементов запрета, третий вход преобразователя прямого кода в дополнительный код соединен с третьим входом первого элемента И, третьими управляющими входами первого и восьмого элементов запрета, информационными входами второго и седьмого элементов запрета и управляющими входами третьего и четвертого элементов запрета, четвертый вход преобразователя прямого кода в дополнительный код соединен с четвертым входом первого элемента И, четвертым управляющим входом первого элемента запрета, управляющими входами пятого, шестого и седьмого элементов запрета и информационным входом восьмого элемента запрета, выходы второго элемента И, третьего и четвертого элементов запрета соединены соответственно с входами первого элемента HJIH, выходы третьего элемента

И, с пятого по восьмой элементов запрета соединены соответственно с входами второго элемента ИЛИ, выходы второго элемента запрета, первого и второго элементов ИЛИ, инверсный выход первого элемента И.и выход первого элемента запрета соединены соответственно с выходами с второго по шестой преобразователей прямого кода в дополнительный код.

1649535

Т а б л ица.2

Адресные

Выход ПЗУ

l"(входы б Jб„

О О .О

1

О

О

О

0 0

0 О

О 1

0 I

1 0

1 0

0

0

О

О

О

О

1 0 ,1 1

О

О

О 0

О 0

0 0

0 1

0 1

О

0

О

О

1 0

1 О 0

О

О

О

О

1 0

1 1

1 1

О 0

О 0 .

0 0

О 1

0 1

1 0

1 О

1 0

1 1

1 1

1

О

0

О

О

О

Та бл и ц а

5 б

° %

Р<

P)

Р2

Рз

Р

Pg

Рб

Б 8 S S) Р Р2

О

О

О

О

О

О

О

0

О

О

О

О

О

О

1

1

1

1

О

О

О

1

1

0

О

О

О

1

1

1

О

О

О

1

1

1

О

О

1

О

О

О

1

О

1

О

О

1 t

О

О

О

О

1

О 0

0 1

1 0

О О

О 1

О О

О 1

1 О

О О

О 1

О 1

1 О

О 0

О 1

0 .О

О 1

О

О .О

О 1

1 О

1 О

О О

О 1

О О

О 1

1 О

О О

0 1

1 О

1 1

$1 81

77

za

Я фОГЗ

1649535

28

27

Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов Устройство для суммирования фибоначчи-десятичных кодов 

 

Похожие патенты:

Изобретение относится к области автоматики и вычислительной технике и может быть использовано для построения систеМ передачи и переработки дискретной информации

Изобретение относится к вычислительной технике и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к вычислительной технике и можег быть использовано для построения систем переработки дискретной информации

Изобретение относится к электросвязи и может найти применение в высокоскоростных системах передачи телеметрической информации, использующих составные сигнапы с избыточностью, формируемые на основе длинных и сверхдлинных помехоустойчивых кодов, а также в вычислительной технике и автоматике

Изобретение относится к вычислительной технике и может быть использовано в системах и устройствах,функционирующих в системе остаточных классов

Изобретение относится к вычислительной технике и предназначено для 2использования в цифровых системах автоматики, раПотрюпщх с многофазными кодами

Изобретение относится к вычислительной технике и может быть использовано в вычислительных устройствах, работающих в избыточной двоичной системе счисления

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных структурах, функционирующих в модулярной системе счисления

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к вычислительной техникe и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в многоступенчатой системе остаточных классов

Изобретение относится к вычислительной технике, а именно к цифровой обработке сигналов и данных и решению задач математической физики, и может найти применение в конвейерных потоковых машинах и многопроцессорных вычислительных машинах
Наверх