Запоминающее устройство с контролем информации

 

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам (ЗУ) с контролем правильности хранения информации, и может быть использовано для построения буферных ЗУ в системах связи. Цель изобретения - повышение достоверности контроля. Запоминающее устройство с контролем информации содержит блок 1 памяти, информационные входы 2 и выходы 3, блок 4 управления, вход 5 синхронизации записи, первый сигнатурный анализатор 6, первый блок сравнения 7, выход 8 результата контроля второй 9 блок сравнения, второй 10 сигнатурный анализатор, третий блок 11 сравнения, первый 12 и второй 13 счетчики, выход 15 сопровождения контроля, выход 16 разрешения считывания, выход 17 сопровождения считывания, входы синхронизации контроля 18 и считывания 19. 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК анл G 11 С 29/00

ГОСУДАРСТВЕ ННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

Г1РИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4421733/24 (22) 05.05.88 (46) 30.08.91. Бюл. hb 3" (72) В.Е.Галкин и В.В.Квашенников (53) 681.327.6(088.8) (56) Авторское свидетельство СССР

М 1032481, кл. G 11 С 29/00, 1983, Авторское свидетельство СССР

М 1288758, кл. G 11 С 29/00, 1987. (54) ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО С

КОНТРОЛЕМ ИНФОРМАЦИИ (57) Изобретение относится к вычислительной технике, а именно к запоминающим устройствам (ЗУ) с контролем правильности хранения информации. и может быть ис. Ы„„1674267 А1 пользовано для построения буферных ЗУ в системах связи, Цель изобретения — повышение достоверности контроля. Запоминающее устройство с контролем информации содержит блок 1 памяти, информационные входы 2 и выходы 3, блок 4 управления, вход

5 синхронизации записи, первый сигнатурный анализатор 6, первый блок 7 сравнения, выход 8 результата контроля, второй блок 9 сравнения, второй сигнатурный анализатор

10, третий блок 11 сравнения, первый 12 и второй 13 счетчики, выход 15 сопровождения контроля, выход 16 разрешения считывания, выход 17 сопровождения считывания, входы синхронизации контроля 18 и считывания 19; 3 ил, 1674267

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам (ЗУ) с контролем правильности хранения информации, и может быть использовано для построения буферного ЗУ в системах связи.

Цель изобретения — повышение достоверности контроля.

На фиг. 1 приведена схема запоминающего устройства с контролем информации; на фиг, 2 — схема блока управления; на фиг.

3 — схема второго блока контроля, На фиг. 1 — 3 обозначены блок 1 памяти, информационные входы 2 и выходы 3, блок

4 управления, вход 5 синхронизации записи, первый сигнатурный анализатор 6, первый блок 7 сравнения, выход 8 результата контроля, второй блок 9 сравнения, второй сигнатурный анализатор 10, третий блок 11 сравнения, первый 12 и второй 13 счетчики, вход 14 записи, выход 15 сопровождения контроля, выход 16 разрешения считывания, выход 17 сопровождения считывания, входы признака контроля 18 и считывания

19, первый 20 и второй 21 триггеры, первый

22 и второй 23 одновибраторы, формирователь 24, первый 25 и второй 26 элементы

ИЛИ, третий 27 и четвертый 28 триггеры, первый 29, второй 30 и третий 31 элементы

И, элемент ЗИ-ИЛИ 32, вход 33 задания режима, счетчик 34, триггер 35, элемент

ИЛИ 36, элемент И 37, выход 38 синхронизации, Устройство работает следующим образом.

Перед началом работы на S-вход триггера 27 и R-вход триггера 35 подается сигнал начальной установки (цепи начальной установки не показаны). В результате остальные триггеры и счетчик устанавливаются в исходное состояние. При необходимости записать блок информации с входа 14 записи подается сигHBfl (потенциальный) fiB Bxop блока 4 управления, с входа 5 синхронизации записи на вход блока управления и на вход синхронизации первого сигнатурного анализатора 6. В олоке 4 импульсы записи при сопровождении сигнала записи с входа

14 через элемент ЗИ-ИЛИ 32 и элемент И 31 поступают соответственно на шестой и пятый выходы блока 4 и далее на входы синхронизации первого 12 и второ о 13 счетчиков, Информация, поступающая на информационные входы 2 устройства, записывается в блок 1 памяти по адресам, формируемым счетчиком 12, Счетчики 12 и 13 как во время записи, так и по окончании ее, имею одинаковое значение, т.е, блок 11 сравнения выдает сигнал равенства на вход блока 4. Кроме блока

1 памяти информация поступает в первый сигнатурный анализатор 6, По срезу сигнала записи на входе 14 в блоке 9 сравнения взводится триггер 35, а в блоке 4 второй

5 одновибратор 23 вырабатывает импульс установки, который через первый элемент

ИЛИ 25 поступает на седьмой выход блока

4 и устанавливает в исходное состояние счетчик 12. С выхода блока 11 сравнения

10 снимается, сигнал равенства. По срезу .импульса, поступающего с выхода одновибратора 23, первый триггер 20 переключается в единичное состояние, т.е. начинается цикл . контроля. Потенциальный сигнал с выхода

15 триггера 20 поступает на второй выход блока 4 и далее на выход 15 сопровождения контроля, а также на элемент ЗИ-ИЛИ 32, разрешая прохождение импульсов контроля с входа 18 контроля через вход признака

20 контроля блока 4, элемент ЗИ-ИЛИ 32 на вход синхронизации счетчика 12, По соответствующим адресам. формируемым счетчиком 12, из блока 1 памяти считываемая информация поступает на второй сигнатур25 ный анализатор 10, Значения выходов счетчиков 12 и 13 сравниваются блоком 11 сравнения, который при достижении равенства этих значений выдает сигнал равенства, т.е. окончания

30 считывания. По этому сигналу триггер 20 устанавливается в нулевое состояние и снимает сигнал с выхода 15. По срезу этого сигнала первый одновибратор 22 вырабатывает импульс конца проверки на девятый

35 выход блока 4 и далее на первый вход блока

9 сравнения. B блоке 9 импульс конца проверки поступает на элемент И 37, а также устанавливает в исходное состояние триггер 35. Далее, если на втором инверсном

40 входе элемента И 37 присутствует нулевой сигнал с второго входа блока 9, импульс конца проверки через элемент ИЛИ 36 поступает на вход 8 и на вход признака результата контроля блоха 4. Нулевой сигнал на

45 инверсный вход элемента И 37 поступает с выхода 7 блока сравнения и формируется в случае неравенства сигналов с выхода сигнатурных анализаторов 6 и 10, что свидетельствует о несоответствии записанной в

50 блок 1 памяти и считанной информации. В блоке 4 импульс неисправности через второй элемент ИЛИ 26 поступает на S-вход второго триггера 28, запрещая формирования сигналов на выходах 16 разрешения

55 считывания и 17 сопровождения считывания.

В случае положительного исхода цикла контроля импульс конца проверки с выхода одновибратора 22 поступает на вход первого элемента И 29 и — при отсутствии на

1674267

30

40

55 втором инверсном входе сигнала с входа 33 задания режима — далее íà R-вход триггера

28, Отрицательный сигнал с выхода этого триггера поступает на выход 16, разрешая считывание информации, С второго D-триггера 21 снимается сигнал установки. Этот триггер служит для привязки момента начала считывания к импульсам считывания (при асинхронной работе с получением информации), поступающим на вход 19 синхронизации считывания, вход блока 4 и далее после привязки через элемент 3И-ИЛИ 32 на вход синхронизации счетчика 12. Сигнал с выхода триггера 21 поступает на вход блока 4 и далее на выход 17 сопровождения считывания и свидетельствует о считывании информации с блока 1 памяти. По соответствующим адресам, формируемым счетчиком 12, считываемая информация иэ блока

1 памяти поступает на информационные выходы 3.

По окончании считывания блок 11 сравнения выдает сигнал равенства, который, поступая на второй элемент И 30, разрешает прОхождение следующего импульса считывания на S-вход триггера 27. Сигнал конца считывания с выхода триггера 27 устанавливает все устройства в исходное состояние, т.е. поступая на восьмой выход блока 4, устанавливает счетчик 13 и сигнатурные анализаторы 6 и 10, через элемент

ИЛИ 25 поступает на вход установки счетчика 12, через элемент ИЛИ 26 — на S-вход триггера 28, сбрасывая сигналы с выходов

16 и 17.

Врежиме,,когда запись объема информации, подлежащей считыванию, осуществляется несколькими блоками или когда считывание информации осуществляется не после каждой записи, на вход 33 блока 4 подается потенциальный сигнал, сопровождающий необходимое число циклов записи.

В этом случае цикл записи и контроля осуществляется аналогичным образом, при этом с приходом очередного блока осуществляется контроль всей информации блока 1 памяти. Сигнал разрешения считывания на выход 16 подается после снятия сигнала с входа 33 и прохождения цикла контроля.

В цикле контроля возможен еще один вариант неисправности, когда не выдается сигнал сравнейия блоком 7, Возможна неисправность (или сбой) в адресном счетчике

12 или вообще в тракте прохождения частоты и формирования блоком 11 сигнала равенства, в результате чего не будет сформирован импульс конца проверки одновибратора 22 и, следовательно, не будет импульса на выходе 8 неисправности.

Для устранения 1акого вида неисправности B блок 9 сравнения введен сне l11K 34.

На вход синхронизации этого счетчика импульсы подаются с входа 38, Время счета данного счетчика выбирается так, чтобы оно превышало время цикла контроля информации, По окончании цикла контроля сигнал конца проверки устанавливает триггер 35 в исходное состояние, в результате чего счетчик 34 также устанавливается в исходное состояние. В случае рассматриваемой неисправности сигнал конца проверки отсутствует, счетчик 34 не сбрасывается. Импульсы с выхода счетчика 34 через элемент ИЛИ 36 поступают на выход 8 и в блок 4.

Формула изобретения

Запоминающей устройство с контролем информации, содержащее блок памяти, информационные входы и выходы которого являются информационными входами и выходами устройства, блок управления, вход синхронизации записи которого является соответствующим входом устройства, первый выход блока управления соединен с входом задания режима, блока памяти, первый сигнатурный анализатор, выходы которого соединены с входами первой группы первого блока сравнения, о т л и ч а ю щ е ес я тем, что, с целью повышения достоверности контроля, в ного введены второй блок сравнения, второй сигнатурный анализатор, третий блок сравнения, первый и второй счетчики, выходы которою соединены с входами второй группы третьего блока сравielll1sI, выход которого соединен с входом признака сравнения блока управления, второй выход которого является выходом сопровождения контроля устройства, третий выход блока управления является выходом разрешения считывания устройства, четвертый выход блока управления является выходом сопровождения считывания устройства, пятый выход блока управления соединен с входом синхронизации второго счетчика, вход начальной установки которого соединен с входами начальной установки первого и второго сигнатурных анализаторов и с восьмым выходом блока управления, седьмой выход которого соединен с входом начальной установки первого счетчика, вход синхронизации которого соединен с шестым выходом блока управления, девятый выход блока управления соединен с первым входом второго блока сравнения, второй вход которого соединен с выходом первого блока сравнения, входы второй группы которого соединены с выходами второго сигнатурного анализатора, информационные входы которого соединены с выходами бло1674267

Фиг. Я

Фиг. Л

Составитель Ю. Сычев

Редактор A. Маковская Техред M,Ìoðãåíòàë Корректор О. Кравцова

Заказ 2930 Тираж 325 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101 ка памяти, информационные входы первого сигнатурного анализатора соединены с информационными входами устройства, вход синхронизации первого сигнатурного анализатора соединен с входом синхронизации записи устройства, вход синхронизации второго сигнатурного анализатора соединен с входом признака контроля блока управления и является входом контроля устройства, вход признака записи блока управления соединен с третьим входом второго блока сравнения и является входом записи устройства, выход второго блока сравнения соединен с входом признака результата контроля блока управления и является выхо5 дом результата контроля устройства, вход синхронизации считывания блока управления является одноименным входом устройства, выходы первого счетчика соединены с входами первой группы третьего блока

10 сравнения и адресными входами блока па-, мяти.

Запоминающее устройство с контролем информации Запоминающее устройство с контролем информации Запоминающее устройство с контролем информации Запоминающее устройство с контролем информации 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может использоваться в системах обработки информации

Изобретение относится к вычислительной технике и может быть использовано при разработке надежных запоминающих устройств

Изобретение относится к запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано для контроля запоминающих устройств

Изобретение относится к вычислительной технике и предназначено для организации последовательной адресации ячеек памяти

Изобретение относится к вычислительной технике и может быть использовано при создании систем памяти при блочной организации считывания информации

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах, выполненных на полупроводниковых динамических элементах памяти

Изобретение относится к вычислительной технике и может быть использовано для функционального контроля оперативных запоминающих устройств и определения области их устойчивой работы

Изобретение относится к вычислительной технике и может быть использовано в запоминающих устройствах

Изобретение относится к вычислительной технике и может быть использовано при построении высоконадежных запоминающих устройств, сохраняющих работоспособность в случае неисправности одного из блоков памяти

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх