Устройство для синхронизации импульсов

 

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники . Цель изобретения - повышение точности синхронизации - достигается введением первой и второй групп 11.1, 11.2,...,11.N и 12.1. 12.212.N из N RS-триггеров каждая , первой и второй группы 13.1, 13.213N и 14.1,14.214.N из элементов И каждая, первого и второго блоков 9 и 10 управляемой задержки и входного RS-триггера 15. Устройство содержит также первый и второй D-триггеры 1 и 2, первый, второй, третий элементы И-НЕ 3-5, элемент И 6, первый и второй инверторы 7 и 8, шину 16 управления, первую и вторую выходные шины 17 и 18, шину 19 сброса, первую и вторую шины 20 и 21 тактовых импульсов. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)л Н 03 К 5/135

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР ЮРЗ

1

ОЛИСАНИЕ ИЗОБРЕТЕНИЯ

\ О Г

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) 1275746 (21) 4699761!21 (22) 01,06.89 (46) 15.09,91. Бюл, N. 34 (72) Н.А,Авагимов и А.А,Максимов (53) 621.374(088,8) (56) Ерофеев l0,Н. Импульсная техника:

Учеб. пособие для радиотехн, спец. вузов.—

M.: — Высш.шк., 1984, с, 370, рис. 9,25.

Авторское свидетельство СССР

М 1275746, кл. Н 03 К 5! 135. 26.04.85, (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ

ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной тех Ы,, 1677855 А2 ники. Цель изобретения — повышение точности синхронизации — достигается введением первой и второй групп 11.1, 11.2,.„,11.N и 12,1, 12,2, .„12,N из N RS-триггеров каждая, первой и второй группы 13.1, 13.2,...,13N и 14.1, 14.2,...,14.N из элементов

И каждая. первого и второго блоков 9 и 10 управляемой задержки и входного RS-триггера 15. Устройство содержит также первый и второй 0-триггеры 1 и 2, первый, второй, третий элементы И-НЕ 3-5, элемент И 6, первый и второй инверторы 7 и 8, шину 16 управления, первую и вторую выходные шины 17 и 18, шину 19 сброса, первую и вторую шины 20 и 21 тактовых импульсов. 1

1677855

55

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники.

Цель изобретения -- повышение точности синхронизации, На чертеже приведена электрическая функциональная схема устройства.

Устройство для синхронизации импульсов содержит первый и второй 0-триггеры 1 и 2, первый, второй, третий элементы И-НЕ

3-5, элемент И 6, первый и второй инверторы 7 и 8, первый и второй блоки 9 и 10 управляемой задержки, первую и вторую группы 11,1, 11,2„.„11 Nи12,,1,,12.2,,......,,12,N из N RS-триггеров каждая, первую и вторую группы 13,1, 13.2,...,13.N и 14.1, 14.2,...,14.N из N элементов И каждая, входной RS-триггер 15; S-вход первого D-триггера 1 соединен с шиной 16 управления, D-вход — с шиной логического нуля, прямой выход — с

D-входом второго D-триггера 2 и с первым входом первого элемента И-НЕ 3, второй вход которого через первый инвертор 7 соединен с первым входом.второрго элемента

И-НЕ 4, второй вход которого соединен с прямым выходом второго 0-триггера 2 и с первым входом третьего элемента И-НЕ 5, выход — с первой выходной шиной 17 и с первым входом элемента И 6, выход которого соединен с С-входом первого D-триггера

1 и С-входом второго 0-триггера 2, второй вход — с второй выходной шиной 18 и с выходом третьего элемента И-НЕ 5, второй вход которого через второй инвертор 8 соединен с третьим входом первого элемента

И-НЕ 3, выход которого соединен с S-входом второго D-триггера 2. R-вход которого соединен с R-входом второго 0-триггера 2 и с шиной 19 сброса, причем первая и вторая шины 20 и 21 тактовых импульсов через соответственно первый и второй блоки 9 и

10 управляемой задержки соединены с входами соответственно первого и второго инверторов 7 и 8. S-вход входного

RS-триггера 15 соединен с шиной 16 управления, R-вход- с шиной 19 сброса и с R-входами всех RS-триггеров групп 11.1, .11.2,...,11.N, 12,1, 12.2, .„12.N, прямые выходы каждого RS-триггера первой и второй групп l1.1, 11,2...„11,N, 12.1, 12,2,...,12.N из

N RS-триггеров соединены с соответствующими управляющими входами соответственно первого и второго блоков 9 и10 управляемой задержки, каждый из.N тактовых выходов которых соединен с соответствующим входом соответствующих элементов И соответственно первой и второй групп 13,1, 13.2„.„13.N и 14.1, 14,2...„14.N из N элементов И, выходы кото5

35 рых соединены с S-входами соответствующих RS-триггеров соответственно первой и второй групп 11,1, 11.2„,11.N и 12,1, 12.2,...,12.N из N RS-триггеров, инверсный выход каждого i-ro, где! = 1,2,...,N, из которых соединен с соответствующим входом каждого, кроме i-ro. элемента И 13.1, 13.2,...,13,i-1, 13,I+1„...13.N csoeA группы из

N элементов И и с (i+N)-M входом каждого, кроме i-го, элемента И 14,1, 14.2,...,14.i-1, 14.i+1„.,14.N другой группы из N элементов

И, при этом 2N-й вход каждого элемента И первой и второй групп 11.1, 11.2,...,11.N u

12,1, 12.2,...,12.N соединен с прямым выходом входного RS-триггера 15.

Первый и второй блоки 9 и 10 управляемой задержки содержат каждый элемент

ИЛИ 22 и 23, N элементов И 24,1, 24,2...„24,Nи25.1, 25.2,...,,25,N, первые входы каждого из которых соединены с соответствующими тактовыми выходами блока 9 и 10 и через I-1 элементов задержки

26.2. 1,...,26. N.1,...,26. N, N-1 и

27,2.1,...,27,N,1...„27.N,N-1 — с шиной 20 и 21 тактовых импульсов (то есть первый вход первого элемента И соединен непосредственно, второй — через один элемент задержки, третий — через два элемента задержки и т,д.), вторые входы — с соответствующими управляющими входами блока 9 и 10, выходы — с соответствующими входами элемента

ИЛИ 26 и 27, выход которого соединен с выходом блока 9 и 10.

Устройство работает следующим образом.

В начальный момент времени на шину

19 сброса поступает сигнал, устанавливающий все триггеры схемы в нулевое состояние. При появлении управляющего импульса на шине 16 управления входной триггер 15 устанавливается в единичное состояние, формируя на соответствующих входах первой и второй групп 13,1, 13.2,...,13,N и 14.1, t4 2,. „14М элементов И разрешающий потенциал. Ближайший к нему по фазе импульс одной из тактовых последовательностей, сформированных первым и вторым блоками 9 и 10 управляемой задержки из сигналов, поданных на первую и вторую тактовые шины 20 и 21, формирует на входе одной из схем И первой или второй группы сигнал, устанавливающий соответствующий RS-триггер в единичное состояние. При этом на соответствующем управляющем входе первого 9 или второго 10 блока управляемой задержки появляется сигнал, разрешающий прохождение выбранной тактовой последовательности на входы первого 7 или второго

8 инвертора. Сигналы с инверсного выхода

1677855

Составитель Т.Соколова

Редактор А.Маковская Техред M,Ìîðãåíòàë Корректор fl,бескид

Заказ 3122 Тираж 440 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 сработавшего триггера группы 11 и 12 запрещают прохождение остальных импульсных последовательностей на выходы всех элементов И обеих групп, кроме соответствующего элемента И другой группы. Сдвиг 5 между импульсами первой и второй тактовых вин 20 и 21 составляет половину периода, а длительность тактовых импульсов— четвертую часть периода. При поступлении с шин 16 управления сигнала íà S-вход триг- 10 гера I он устанавливается в состояние логической единицы и открывает по первому входу элемент И-НЕ 3. В момент отсутствия тактовых импульсов выбранных последовательностей на входах инверторов 7 и 8 на 15 выходе элемента И-НЕ 3 формируется сигнал, устанавливающий триггер 2 в единичное состояние. Потенциал с прямого выхода триггера 2 разрешает прохождение выбранных последовательностей тактовых импуль- 20 сов через элементы И-НЕ 4 и 5 на выходные шины 17 и 18. В момент отсутствия отрицательных импульсов на выходных шинах на выходе элемента И 6 формируется импульс, устанавливающий 0-триггер 1 в состояние 25 нуля, запирая тем самым элемент И-НЕ 3.

По переднему фронту следующего положительного импульса D-триггер 2 обнуляется, запрещая поступление тактовых импульсов на выйодные шины 17 и 18. Изменяя дли- 30 тельность управляющего сигнала, можно управлять количеством импульсов на выходных шинах, так как при наличии управляющего сигнала на шине 16 триггер 1 удерживается в единичном состоянии, и 35 каждый выделенный выходной импульс поддерживает единичное состояние тригге- . ра 1 по С-входу, и только после снятия управляющего сигнала устройство возвращается в исходное состояние. 40

Величина взаимного сдвига последовательностей тактовых импульсов. формируемых блоками управляемой задержки (т,л), должна выбираться несколько большей задержки распространения сигнала в элементе И первой и второй групп 13.1, 13.2, „ i3.N и 14.1, 14.2,...,14.N из N элементов И..

Формула изобретения

Устройство для синхронизации импульсов по авт.св. % 1275746, о т л и ч а ю щ е ес я тем, что, с целью повышения точности синхронизации, первая и вторая шины тактовых импульсов через соответственно первый и второй блоки управляемой задержки соединены с входами соответственно первого и второго инверторов и в него введены первая и вторая группы иэ N RS-триггеров каждая, первая и вторая группы из И элементов И каждая и входной RS-триггер, Sвход которого соединен с шиной управления. R-вход — с шиной сброса и с

R-входами всех RS-триггеров, прямые выходы каждого RS-триггера первой и второй групп из N RS-триггеров соединены соответствующими управляющими входами соответственно первого и второго блоков управляемой задержки, каждый из N тактовых выходов которых соединены с соответствующим входом соответствующих элементов И соответственно первой и второй группы из N элементов И, выходы которых соединены с S-входами соответствующих RS-триггеров соответственно первой и второй групп из N RS-триггеров, инверсный выход каждого i-го, где i =

1,2,...,N, из которых соединен с соответствующим входом каждого, кроме i-ro, элемента

И своей группы из N элементов И и с (i+N)-м входом каждого, кроме i-го, элемента И другой группы из Nэлементов И,,при этом 2 N-й вход каждого элемента И первой и второй групп элементов И соединен с прямым выходом входного ВЯтриггера.

Устройство для синхронизации импульсов Устройство для синхронизации импульсов Устройство для синхронизации импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может использоваться в устройствах обработки дискретной информации

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может использоваться в устройствах автоматики, вычислительной техники и связи для контроля счетных схем, кодировщиков

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники

Изобретение относится к импульсной технике и может быть использовано при построении различных цифровых устройств

Изобретение относится к импульсной цифровой технике, предназначено для выполнения с помощью входной непрерывной последовательности тактовых импульсов полной функции синхронизации входного одноразрядного или двухразрядного прямого или инверсного асинхронного цифрового сигнала (формирования одноразрядного синхронизированного сигнала и его синхросигнала) и может быть использовано при построении любых синхронных автоматов с памятью для ввода асинхронных команд или данных в двоичном последовательном самосинхронизирующемся коде (ДПСК), в частности может использоваться в качестве декодера трехуровневого кода RZ с возвратом к нулю по ГОСТ 18977-79 и РТМ 1495-75 или в качестве формирователя синхронизированного сигнала последовательного кода и его синхросигнала для любого двухуровневого ДПСК, например манчестерского по ГОСТ 26765.52-87 (зарубежные стандарты MIL-STD-1533B и MIL-STD-1773), биимпульсного или Миллера по ГОСТ 27232-87 и т.п

Изобретение относится к импульсной цифровой технике и предназначено для выполнения полной функции синхронизации потенциального и/или импульсного входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его синхросигнала) с помощью входной непрерывной последовательности тактовых импульсов для построения синхронных устройств (синхронных автоматов с памятью) ввода асинхронных команд или данных и обмена информацией, например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции тактовой синхронизации входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его тактового синхросигнала) с программируемым временным порогом заградительной фильтрации синхронизации входного цифрового сигнала как помехи при длительности нулевой или единичной фазы помехи, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств (синхронных автоматов с памятью) для помехоустойчивого ввода асинхронных команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции синхронизации входного асинхронного кодового сигнала ID(1:M) разрядности M 2 (формирования на разрядных выходах синхронизированного кодового сигнала OD(1:M) и его кодового синхросигнала OCD(1:M) и формирования на первом, втором и третьем выходах соответственно синхросигналов OCD кодового сигнала, паузы OPD и начала паузы ОРС, означающего обнаружение неизменности входного кодового сигнала в течение некоторого времени) с заградительной фильтрацией синхронизации входного кодового сигнала как помехи при длительности его изменения, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств для помехоустойчивого ввода асинхронных кодовых или разовых команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах управления стендовыми испытаниями энергодвигательных установок в качестве формирователя управляющих высокостабильных импульсов в широком диапазоне длительностей

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники
Наверх