Устройство для умножения троичного кода на два

 

Изобретение относится к устройствам для выполнения математических операций и может быть использовано дня умножения в логических узлах информационных систем с импульсными входами и выходами. Целью изобретения является сокращение аппаратурных затрат . Устройство для умножения троичного кода содержит пять троичных элементов 1-5, информационный 6 и тактовый 7 входы и выход 8. На вход 6 поступает младшими разрядами вперед код в троичной системе счисления, а на выход 8 - результат умножения числа на два 2 илс, 1 табл«

союз советских . социАлистичесних

РЕСПУБЛИК (5) С 06 F 7/49

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ по изОБРетениям и ОтнРытиям

ПРИ ГННТ СССР

1 (21) 4372810/24 (22) 01. 02. 88 (46) О7. 11. 91. Бюл. М 41 (72) С.И.Шароватов, П.А. Грушичев н Ю.Я.Акишев (53) 681.325 (088.8) (56) Авторское свидетельство СССР

1Ф 4295560/24, кл. <; 06 р 7/49, 11. 08. 87.

Авторское свидетельство СССР

В 4345878, кл. С 06 F 7/49, 17.12.87. (54) УСТРОЙСТВО ДЛЯ УМНОЖКНИЯ ТРОИЧНОГО КОДА НА ДВА (57) Изобретение относится к устрой»

„„Я „„1689944 А1 ствам для выполнения математических операций и может быть использовано для умножения в логических узлах информационных систем с импульсными входами и выходами. Целью изобретения является сокращение аппаратурных затрат. Устройство для умножения троичного кода содержит пять троичных элементов 1-5, информационный 6 и тактовый 7 входы и выход 8. На вход 6 поступает младшими разрядами вперед код в троичной системе счисления, а на выход 8 — результат умножения числа на два. 2 ил., 1 табл.

1689944

Изобретение относится к устройствам для выполнения математических операций и может быть использовано для умножения в логических узлах ин- 5 формационных систем с импульсными входами и выходами.

Целью изобретения является сокращение аппаратурных затрат.

Устройство умножения троичного 10 кода на два выполнено на пяти троичных:.,элементах, каждый из которых выполняет троичные операции, указанные в таблице. Суммирующие входы ,троичных элементов эквивалентны вы-, 15 читающим входам, за исключением зна-! ка выходного импульса, который является противоположным, а первый и второй суммирующие (вычитающие) входы эквивалентны между собой. 20

Общее количество импульсов Выход

{ +1), поступающих на входы элемента суммирующие вычитающие

1

3

1

1,2,3

2,3

1

3

1,2,3

2,3

0

0

0

-1

-1

-1

+1

+1

30

На фиг.1 представлена функциональНая схема устройства для умножения троичного кода на два; на фиг.2—

Временные диаграммы его работы.

Устройство для умножения троичного кода содержит пять троичных элеменТов 1-5, информационный 6 и тактовый

7 входи устройства и выход 8 устрой" ства.

Система тактового питания устройства трехфазная. Тактовым импульсом первой фазы поступают положительные и отрицательные импульсы на вход 6, положительные импульсы (с тактовой частотой) - на вход 7, а также считы . вается информация с элемента 5. Тактовыми импульсами второй и третьей фаз считывается информация с элементов 1,7 и 3 4.

На фиг.2 показаны временные диаграммы 9-11 соответственно первой— третьей фаз тактового питания, временная диаграмма 12 импульсов на входе 6, временные диаграммы 13-17 импульсов записи и считывания соответственно с элементов 1-5.

На вход 6 устройства поступает мпадшими разрядами вперед код в троичной системе счисления с цифрами

+1,0-1 (импульсы положительной и отрицательной полярностей), где знак . числа определяется знаком старнего разряда: А=А1 ° 3 +А2 ° 3 +Л2 ° 3 +...

На выход 8 устройства поступает результат умножения на два.

На фиг.2 в первом и втором тактах показана временная диаграмма умножения числа +1 3 +(-1) 3 =-2,1О над два, о результат умножения равен (-1) "3 +

+(-1) 3 =-4 p.

Устройство работает следующим об- разом.

При поступлении положительного импульса (первого разряда числа) на вход 6 тактовым импульсом первой фазы первого такта согласно логике работы, записанной в таблице, он передается на первый вычитающий вход элемента 1, а также положительный импульс с входа

7 передается на первые складывающие входы элементов 1 и 2, тактовым импульсом второй фазы положительный импульс с элемента 2 передается на первый вычитающий вход элемента 3 и первый суммирующий вход элемента 4, тактовым импульсом третьей фазы отрицательный импульс (первый разряд результата умножения) и положительный импульс с элемента 3 и 4 — соответст" венно на вход 8 и первый вычитающий вход элемента 5. Тактовым импульсом первой фазы второго такта отрицательный импульс с элемента 5 передается на второй вычитающий вход элемента 2,отрицательный импульс с входа

6 — на первый вычитающий вход элемента 2„ а положительньж импульс с входа 7 — на первые суммирующие входы элементов 1 и 2. Тактовым импульсом второй фазы положительный и отрицательный импульсы с элементов 1 и 2 передаются соответственно на первый суммирующий вход элемента 3, первый вычитающий вход элемента 4 и третий, второй вычитающие входы элемента 3, тактовым импульсом третьей фазы отрицательный импульс с элемента 3 — на выход 8 (второй разряд результата умножения).

1689944

Р с 7 с в с r

5-и Qð-и 7-и В-и 9-и 10-и с j с

1и 2-и -и

f6

-У считывайиР - "

За иихф Ь с .Ц.:-. маи т7овыи импульс сни т ы в а ние "1" с;В -Запись. " " иа. ю считыи о ние "О"

Составитель Е.Мурзина

Редактор И.Шулла Техред М.Моргентал, Корректор Т.Малец

Заказ 3814 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101

На фиг.2 в четвертом — девятом тактах показана временная диаграмма умножения числа (-1) ° 3 +(-1) 3 +1 ° 3 +

+1 3"=98qp »а два, результат умножения равен 1 3 + -1) ° 3 +1 ° 3 +1 3 + - l) ° 3 +

+1 3 =+194ц. Устройство работает ан ало гич но. формула из обретения 0

Устройство для умножения троичного кода на два, содержащее пять троичных элементов, причем информационный вход устройства соединен с первыми вычитаицими входами первого и второго троичных элементов, первые суммирующие входы которых соединены между собой, выход первого троичного элемента соединен с первым и вторым суммирующими 20 входами третьего троичного элемента и первым вычитающим входом четвертого троичного элемента, первый суммирующий вход которого соединен с выходом второго троичного элемента и первым и вторым вычитающими входами третьего троичного элемента, выход которого соединен с выходом устройства, о т— л и ч а ю.щ е е с я тем, что, с целью сокращения аппаратурных затрат, выход четвертого троичного элемента соединен с первыми суммирующим и вычитающим входами пятого троичного элемента, выход которого соединен с вторыми суммирующим и вычитающим входами четвертого троичного элемента и вторыми вычитающими входами первого и второго троичных элементов, тактовый вход устройства соединен с первым суммирующим входом второго троичного элемента, выход которого соединен с третьим вычитающим входом третьего троичного элемента, третий суммирующий вход которого соединен с выходом первого троичного элемента.

Устройство для умножения троичного кода на два Устройство для умножения троичного кода на два Устройство для умножения троичного кода на два 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и можег быть использовано и в сверхбыстродействующих устройствах обработки информации

Изобретение относится к вычислительной технике и может найти применение при разработке схем кодирования и декодирования

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к вычислительной технике и может быть использовано в системах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных цифровых вычислительных машин

Изобретение относится к автоматике и вычислительной технике и может быть использовано для параллельного суммирования многоразрядных двоичных чисел

Изобретение относится к вычислительной технике, может быть использовано в последовательных арифметических устройствах и системах, работающих в избыточной системе счисления, и позволяет повысить надежность работы сумматора

Изобретение относится к вычислительной технике, в частности может быть использовано в управляющих, моделирующих и вычислительных комплексах в качестве сопроцессора

Изобретение относится к вычислительной технике и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных структурах, функционирующих в модулярной системе счисления

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к вычислительной техникe и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных машинах и устройствах, функционирующих в многоступенчатой системе остаточных классов

Изобретение относится к вычислительной технике, а именно к цифровой обработке сигналов и данных и решению задач математической физики, и может найти применение в конвейерных потоковых машинах и многопроцессорных вычислительных машинах
Наверх