Устройство памяти и регистрации

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства ¹

Заявлено 02.I I I.1964 (¹ 885415/26-24) Кл. 42m, 14о4 с присоединением заявки №

Государственный комитет ло делам изобретений и открытий СССР

МПК 6 061

УДК 681.142.65(088.8) Приоритет

Опубликовано 22Х1.1965. Бюллетень № 12

УСТРОЙСТВО ПАМЯТИ И РЕГИСТРАЦИИ

ДЛЯ МНОГОКАНАЛЬНОГО

АМПЛ ИТУДНОГО АНАЛ ИЗАТОРА

Подписная группа Л0 174

Известна схема прошивки сердечников с неразрушающим считыванием по методу запрета, используемая в запоминающих устройствах, по которой через большое отверстие сердечников проходят провода записи, через малые отверстия — провод запрета, и структурная схема регистратора с последовательным обращением к разрядам запоминающего устройства на тороидальных ферритовых сердечниках с ППГ.

Предлагаемое устройство отличается тем, что в нем две идентичные схемы записи (считывания) «1» и «О» подключены через схему

«ИЛИ» к генератору считывания и через схему задержки — к счетчикам канала и разряда, подсоединенным к ключам канала и разряда. Это позволяет упростить устройство.

Генератор запрета подключен через схему задержки к усилителю чтения «О» и ко входному устройству анализатора, а блок вывода — к усилителю чтения «О». Это позволяет повысить экономичность устройства.

На чертеже приведена блок-схема устройства.

В режиме набора информации схема работает следующим образом.

Сигнал поступает от входного устройства 1.

В исходном состоянии адресный 2 счетчик и разрядный 3 счетчик находятся в нулевом состоянии (в первом триггере проводит правый триод, а в остальных — левый), При подаче на вход регистратора пачки импульсов от входного устроиства 1 адресный 2 счетчик устанавливается в определенное положение и выбирается один из ключей

4, соответствующий номеру числа, в который нужно зарегистрировать импульс. Далее импульсом начала регистрации по входу 5 включается генератор запрета б и через схему задержки 7 и схему 8 «ИЛИ» генератор считывания 9, который подает импульс считывания выбранного числа. Так как разрядный 3 счетчик находится в первом положении, то включается только усилитель считывания 10, соответствующий первому разряду числа.

Считывание начинается с младшего разряда. Предположим, что верхняя строка матрицы соответствует младшему разряду. Если в считываемом разряде была прочтена «1», то после усилителя 10 и прохождения схемы

11 выделения «1» сигнал подается одновременно через схему 8 «ИЛИ» на генератор счи25 тывания 9 и генератор 12 записи «О». Так как разрядный 3 счетчик все еще находится в первом положении, то производится запись

«О» в считываемый сердечник 13. Сигнал, считанный ранее с этого сердечника, после схе30 мы 11 подается через схему задержки 14

3 (включающую генератор несколько позже) на разрядный счетчик и переводит его во второе положение, а затем запускает генератор

9. Далее производится считывание информации в следующем разряде выбранного числа.

Процесс поразрядного считывания продолжается до тех пор, пока не будет считан первый

«О». В этом случае после усиления усилителем 10 и прохождения схемы 15 выхода «О» сигнал подается одновременно через схему 8

«ИЛИ» на генератор 9 считывания «О» и генератор 1б записи «1».

Так как разрядный 3 счетчик все еще находится в прежнем положении, то производится запись «1» в считываемый сердечник

И. Через схемы 1б и 17 счетчики 2 и 8 сбрасываются в нулевое положение, выключается генератор запрета 18 и снимается блокировка с входного устройства (на схеме не показано).

Схема готова к новой записи. На чертеже также показаны разрядные ключи 19 и генератор сброса 20.

В режиме вывода информации из регистратора производится поразрядное считывание последовательно всех чисел. Так как информация, записанная в сердечниках, при считывании не разрушается, то нет необходимости включать в регистратор специальный узел промежуточного запоминания выводимой информации.

Предмет изобретения

1. Устройство памяти и регистрации для многоканального амплитудного анализато172132 ра с последовательным обращением к разрядам и произвольной выборкой адреса, содержащее матрицу на трехдырочных магнитных сердечниках со считыванием без разрушения информации и фазовым различием

«1» и «О», обмотки считывания которой прошиты через соответствующие пары отверстий сердечников столбца и через соответствующие ключи подсоединены к генератору считывания, а обмотки записи «1» и «О» прошиты через третье отверстие сердечников строки и через соответствующие ключи подсоединены к генераторам записи «1» и «0», причем один из проводов записи используется также в качестве выходного и подключен к усилителю чтения, обмотка запрета прошита через те же отверстия, что обмотка считывания, а обмотки сброса прошиты через отверстия, через которые также прошиты обмотки записи, от20 личающееся тем, что, с целью упрощения устройства, а также повышения его надежности, в нем две идентичные схемы записи (считывания) подключены через схему «ИЛИ» к генератору считывания и через схему задерж25 ки к счетчикам канала и разряда, подсоединенным к ключам канала и разряда.

2. Устройство по п. 1, отличающееся тем, что, с целью повышения экономичности, в нем

30 генератор запрета подключен через схему задержки к усилителю чтения «О» и ко входному устройству анализатора, а блок вывода — к усилителю чтения «О».

172132

С оста в п тель В. А. Субботин

Редактор Н. А. Джарагетти Техред Ю. В. Баранов Корректор Г. И. Чугунова

Заказ 1639/10 Тираж 975 Формат бум. 60X90 /8 Объем 0,21 изд. л. Цена 5 коп.

ЦНИИПИ Государственного комитета по делам изобретений и открытий СССР

Москва, Центр, пр. Серова, д. 4

Типография, пр. Сапунова, 2

Устройство памяти и регистрации Устройство памяти и регистрации Устройство памяти и регистрации 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда
Наверх