Устройство для защиты информации в блоках памяти при отключении питания

 

Изобретение Относится к вычислительной технике и может быть использовано при создании запоминающих устройств (ЗУ) с сохранением информации при отключении питания. Цель изобретения - повышение надежности устройства. Устройство содержит основной источник питания, первый и второй формирователи сигналов блокировки , элемент И, формирователь сигнала разблокировки , переключатель, коммутатор, ограничитель тока защелки, резервный источник питания, нелинейный элемент. Цель достигается за счет устранения тиристорного эффекта накопителя на К-МОП структурах и устранения его перегрева. 3 ил., 1 табл.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК ((9) (()) (5()5 G 11 С 29/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4780758/24 (22) 09.01,90 (46) 29.02.92. Бюл. N 8 (71) Ленинградское научно-производственное объединение "Красная заря" (72) M.Ã.ÅBñòàôüåâ, В.Г.Грибалев, В,А.Кузьмин, В,М,Маслов и Е.М.Орлова (53) 681.327.6 (088,8) (56) Авторское свидетельство СССР

М 999115, кл. G 11 С 29/00, 1981.

Авторское свидетельство СССР М

1508286, кл. G 11 С 29/00, 1988. (54) УСТРОЙСТВО ДЛЯ ЗАЩИТЫ ИНФОРМАЦИИ В БЛОКАХ ПАМЯТИ ПРИ ОТКЛЮЧЕНИИ ПИТАНИЯ

Изобретение относится к вычислительной технике и может быть использовано при изготовлении запоминающих устройств с сохранением информации при отключении питания.

Известно устройство для защиты информации в блоках памяти при отключении питания, которое содержит резервный источник питания, один из выходов которого соединен с переключателем. а второй — с нелинейным элементом, выход которого соединен с первым формирователем выходных сигналов и входом внешнего источника питания, который соединен с первым и вторым триггерами и первым и вторым элементами ИЛИ вЂ” НЕ, Кроме того, в устройство входит второй формирователь сигналов блокировки, соединенный с переключателем и первым элементом ИЛИ вЂ” НЕ. Управляю(57) Изобретение относится к вычислительной технике и может быть использовано при создании запоминающих устройств (ЗУ) с сохранением информации при отключений питания. Цель изобретения .— повышение надежности устройства, Устройство содер жит основной источник питания, первый и второй формирователи сигналов блокировки, элемент И, формирователь сигнала разблокировки, переключатель, коммутатор, ограничитель тока защелки, резервный источник питания, нелинейный элемент. Цель достигается за счет устранения "тиристорного эффекта" накопителя на К-МОП структурах и устранения его перегрева, 3 ил., 1 табл. щие входы устройства соединены с вторыми и входами первого и второго элементов ИЛИ вЂ” НЕ соответственно. Выходы элементов

ИЛИ вЂ” НЕ соединены с вторыми входами О первого и второго триггеров соответствен- у но. Выход второго триггера соединен с формирователем входных сигналов.

Недостатками устройства являются сни- С4 жение напряжения резервного источника питания, которое вызывает пропорциональное снижение помехоустойчивости узлов устройства, и низкая надежность в режиме работы при авариях в цепи питания, при прохождении ложных сигналов в цепях.

Наиболее близким по технической сущности к предлагаемому изобретению является устройство для защиты информации в блоках памяти при отключении питания, содержащее формирователи сигналов блоки1716573

40 ровки и разблокировки, коммутатор, накопитель на К-МОП структурах, основной и резервный источники питания, переключатель и нелинейный элемент, вход которого подключен к выходу резервного источника питания, Выходы основного источника питания и формирователя сигналов блокировки подключены к соответствующим входам переключателя, выход которого подключен к шине питания устройства. Информационные входы/выходы накопителя являются информационными входами/выходами устройства, адресные входы, вход "Выбор кристалла" и вход "Запись" накопителя подключены соответственно к выходам коммутатора, Вход коммутатора подключен к выходу формирователя сигналов разблокировки, вход которого подключен к выходу формирователя сигналов блокировки. Выходы напряжения питания накопителя, формирователя сигналов разблокировки и выход нелинейного элемента подключены к шине питания устройства.

Недостатком этого устройства является возможность возникновения тиристорного эффекта в накопителе на К-МОП структурах. вследствие чего возникает отказ всего устройства, т.е. снижается надежность.

Цель изобретения — повышение надежности устройства, Поставленная цель достигается тем, что в запоминающее устройство с сохранением информации при отключении питания введены ограничитель тока защелки, второй формирователь сигнала блокировки и элемент И, первый и второй входы которого соединены с выходами первого и второго формирователей сигналов блокировки, а выход — с первым входом формирователя сигнала разблокировки, второй вход которого является входом устройства. а выход объединен с входом коммутатора и с первым входом переключателя, второй вход которого соединен с входом второго формирователя сигнала блокировки и с выходом ограничителя тока защелки, вход которого соединен с выходом основного источника питания и входом первого формирователя сигнала блокировки.

Известно, что возникновение тиристорного эффекта в накопителе на К-МОП структурах приводит к тепловому разрушению

БИС запоминающего устройства, а также может привести к отказу работы элементов устройства, включенных последовательно с накопителем, Поэтому для повышения надежности в работе в устройство введены элементы, устраняющие указанный эффект.

На фиг.1 представлено запоминающее устройство с сохранением информации при

35 отключении питания; на фиг.2 — временные диаграммы работы узлов устройства; на фиг,3 — пример реализации формирователя сигнала разблокировки, Устройство (Фиг.I) содержит основной источник 1 питания, первый 2 и второй 3 формирователи сигнапов блокировки, элемент

И 4, формирователь 5 сигнала разблокировки, накопитель б, переключатель 7, коммутатор 8, ограничитель 9 тока защелки, который представляет собой последовательную цепочку LR, резервный источник 10 питания, нелинейный элемент 11.

Формирователь сигнала разблокировки (фиг.3) содержит ждущий мультивибратор

12, элементы НЕ 13 и 14, триггер 15, Устройство работает следующим образом.

При включении основного источника 1 питания на выходах первого 2 и второго 3 формирователей сигналов блокировки устанавливаются сигналы высокого уровня (фиг.2), которые поступают на входы элемента И 4, с выхода которого сигнал высокого уровня поступает на вход формирователя 5 сигнала разблокировки.

При обращении к накопителю 6 на втором входе формирователя 5 устанавливается сигнал низкого уровня, по фронту которого формируется сигнал "Разрешение" для переключателя 7 и коммутатора 8. При этом накопитель 6 подключается к основному источнику 1 питания через цепь переключатель 7 — ограничитель 9 тока защелки— основной источник 1 питания, а адресные входы и входы управления накопителя — к соответствующим входам устройства через коммутатор 8, При одновременном поступ- лении на вход формирователя разбпокировки сигналов с выхода элемента И 4 и запроса запоминающего устройства выходной сигнал формируется с временной задержкой.

При снижении напряжения в цепи питания накопителя из-за отключения основного источника питания или возникновения тока защелки в накопителе 6 на выходах формирователей 2 и 3 сигнала блокировки появляется сигнал низкого уровня (см. таблицу).

Сигнал низкого уровня на выходе элемента И 4 вызывает мгновенное изменение на выходе формирователя 5 сигнала разблокировки (фиг.2), который снимает сигнал разрешения с входов переключателя 7 и коммутатора 8, вследствие чего накопитель

6 переходит s режим хранения информации с питанием от резервного источника 10 питания через нелинейный элемент 11.

Таким образом, в предлагаемом устройстве БИС запоминающего устройства накопителя на К-МОП структурах гарантированы

1716573

П р и м е ч а н и е.  — высокий уровень сигнала, Н - низкий уровень сигнала. от выхода из строя за счет перегрева большим током защелки.

Формула изобретения

Устройство для защиты информации в блоках памяти при отключении питания, со- 5 держащее первый формирователь сигнала блокировки, формирователь сигнала разблокировки, основной и резервный источники питания, переключатель, нелинейный элемент, коммутатор и накопитель, при 10 этом выход основного источника питания соединен с входом первого формирователя сигнала блокировки, выход переключателя подключен к выходу нелинейного элемента; входам питания формирователя сигнала 15 разблокировки и накопителя, вход нелинейного элемента соединен с выходом резервного источника питания, адресные и управляющие входы накопителя соединены с выходами коммутатора, информационные 20 входы которого являются адресными и управляющими входами устройства,о т л и ч аю щ е е с я тем, что, с целью повышения надежности устройства, в него введены orpa wmens тока защелки, второй формирователь сигнала блокировки и элемент И, первый и второй входы которого соединены с выходами соответственно первого и второго формирователей сигналов блокировки, выход элемента И соединен с первым входом формирователя сигнала разблокировки, второй вход которого является входом запроса устройства, выход формирователя сигнала разблокировки соединен е управляющим входом коммутатора и с управляющим входом переключателя, сигнальный вход которого соединен с входом второго формирователя сигнала блокировки и с выхо. дом ограничителя тока защелки, вход которого соединен с выходом основного источника питания и входом первого формирователя сигнала блокировки.

1716573

1® — намека дпзнокна5енол защелки Ююаююлвр на КМОБ струллурах

Фиг. Я

Составитель С. Шустенко

Техред M.Ìîðãåíòàë Корректор М.Максимишинец

Редактор Э,Слиган

Заказ 616 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Устройство для защиты информации в блоках памяти при отключении питания Устройство для защиты информации в блоках памяти при отключении питания Устройство для защиты информации в блоках памяти при отключении питания Устройство для защиты информации в блоках памяти при отключении питания 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для построения систем памяти повышенной надежности

Изобретение относится к вычислительной технике и может быть использовано для контроля ОЗУ

Изобретение относится к вычислительной технике и может быть использовано при построении памяти высоконадежных вычислительных систем, имеющий ограничения на энергопотребление

Изобретение относится к вычислительной технике/а именно к резервированным запоминающим устройствам, и может быть использовано при построении запоминающих устройств высоконадежных вычислительных машин

Изобретение относится к вычислительной технике и может быть использовано в системах контроля оперативных запоминающих устройств

Изобретение относится к измерительной технике, может быть использовано для измерения параметров аналоговых запоми2

Изобретение относится к вычислительной технике и микроэлектронике и может 'быть 14слользовано при производстве сверхбольших интегральных схем (СБИС) с встроенными средствами контроля и диагностики

Изобретение относится к вычислительной технике, в частности к запоминающимустройствам, и может быть использовано при создании оперативных запоминающих устройств в интегральном исполнении

Изобретение относится к вычислительной технике, а именно к запоминающим устройствам со встроенной коррекциейошибок, и может быть использовано при создании интегральных схем

Изобретение относится к вычислительной технике и может быть использовано для контроля достоверности хранения информации в постоянных запоминающих устройствах в процессе их работы

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх