Программируемая линия задержки

 

Изобретение относится к радиотехнике и может быть использовано для имитации сигналов многоканальных систем обмена дискретной информацией. Цель - расширение области применения за счет обеспечения изменения уровней напряжения программируемых элементов задерживаемого сигнала двоичного кодирования. Цель в программируемой линии задержки достигается тем, что параллельно с задерживаемым сигналом формируют дополнительные импульсы шума с длительностью, равной Изобретение относится к импульсной технике и предназначено для построения устройств имитации сигналов многоканальных систем обмена дискретной информацией . Целью изобретения является расширение области применения за счет обеспечения изменения уровней напряжений программируемых элементов двоичного кодирования сигнала. длительности отдельных элементов задерживаемого сигнала, и фазой, определяемой входным кодом задержки битов и нулевым текущим адресом считывания слов, делят импульсы шума по частоте следования с управляемым коэффициентом, задаваемым входным кодом скважности импульсов шума , после чего суммируют импульсы шума по модулю 2 с задержанным сигналом, для чего введены два регистратора сдвига, мультиплексор, два D-триггера, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и в блок 4 управления мультиплексор, D-триггер, два преобразователя код-временной интервал и делитель частоты следования импульсов. Кроме того, программируемая линия задержки содержит входные и выходные шины, оперативно-запоминающий блок, два буферных регистра, а блок управления содержит генератор тактовых им.пульсов, распределитель импульсов, формирователь управляющих импульсов, мультиплексор, счетчик текущих адресов записи, счетчик текущих адресов считывания. 2 ил. СО с На фиг. 1 представлена блок-схема программируемой линии задержки; на фиг. 2 - временные диаграммы, поясняющие ее работу . Программируемая линия задержки содержит первый регистр 1 сдвига, первую входную шину 2, первый буферный регистр 3, блок 4 управления, оперативно-запоминающий блок 5 (ОЗУ), второй буферный регистр 6, регистр 7 сдвига, мультиплексор 8, VJ ю со Os сл Os

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) . (11) (s1)s Н 03 К 5/13, 5/153

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР, /

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4784869/21 (22) 23.01.90 (46) 30.03.92. Бюл. № 12 (71) Ленинградское научно-производственное объединение "Гранит" (72) Н.Н,Егоров, С.Г.Житний и Ю.С.Ицкович (53) 621.374(088.8) (56) Авторское свидетельство СССР

¹ 1345325, кл. Н 03 К 5/13, 1985.

Авторское свидетельство СССР

¹1406753,,кл. Н 03 К 5/153, 1986, (54) ПРОГРАММИРУЕМАЯ ЛИНИЯ ЗАДЕР)ККИ (57) Изобретение относится к радиотехнике и может быть использовано для имитации сигналов многоканальных систем обмена дискретной информацией. Цель — расширение . области применения за счет обеспечения изменения уровней напряжения программируемых элементов задерживаемого сигнала двоичного кодирования. Цель в программируемой линии задержки достигается тем, что параллельно с задерживаемым сигналом формируют дополнительные импульсы "шума" с длительностью, равной

Изобретение относится к импульсной технике и предназначено для построения устройств имитации сигналов многоканальных систем обмена дискретной информацией.

Целью изобретения является расширение области применения за счет обеспечения изменения уровней напряжений программируемых элементов двоичного кодирования сигнала. длительности отдельных элементов задерживаемого сигнала, и фазой, определяемой входным кодом задержки битов и нулевым текущим адресом считывания слов, делят импульсы "шума" по частоте следования с управляемым коэффициентом, задаваемым входным кодом скважности импульсов пшума", после чего суммируют импульсы пшума" по модулю 2 с задержанным сигналом, для чего введены два регистратора сдвига, мультиплексор, два О-триггера, элемент

ИСКЛЮЧАЮЩЕЕ ИЛИ и в блок 4 управления мультиплексор, О-триггер, двэ преобразователя код-временной интервал и делитель частоты следования импульсов.

Кроме того, программируемая линия задержки содержит входные и выходные шины, оперативно-запоминающий блок, два буферных регистра, а блок управления содержит генератор тактовых импульсов, распределитель импульсов, формирователь управляющих импульсов, мультиплексор, счетчик текущих адресов записи, счетчик текущих адресов считывания. 2 ил.

Нефиг. 1 представпвна блок-схема про- дк грэммируемой линии задержки; на фиг. 2— временные диаграммы, поясняющие ее работу.

Программируемая линия задержки содержит первый регистр 1 сдвига, первую входную шину 2, первый буферный регистр

3,"блок 4 управления, оперативно-запоминающий блок 5 (ОЗУ), второй буферный регистр 6, регистр 7 сдвига, мультиплексор 8, 1723656 первый и второи -триггеры

D-триггеры 9, 10 элемент входы счетчиков 20, 21 текущих адресов заИСКЛЮЧАЮЩЕЕ ИЛИ 11, первую и вторую писи и считывания соединены с третьим вывыходные шины 12, 13, вторую входную - ходом блока 4 управления и управляющим разрядную шину, треть

14 р ью входную шину входом первого мультиплексора 19, первая

15 синхронизации, генер енератор 16 тактовых 5 и вторая группы из m входов которого cîåк в20 21 импульсов, распределитель елитель 17 импульсов динены с группами выходов счетчиков формирователь управл

18 и авляющих импуль- текущих адресов записи и считывания соотсов, первый мультиплексор ексор 19 блока 4 уп- ветственно, а группа из m выходов мультиравления, счетчик т тчик 20 текущих адресов плексора является седьмым выходом 35 записи, счетчик 21 текущих адресов считы- 10 блока 4 управления. Второй вход первого и вания, D-триггер 22 блока 4 управления, первый вход второго преобразователей 23, первый и второй прео разователи и еоб азователи 23, 24 24 код-временной интервал соединены со код-временнои интервал, д р ал делитель 25 час- вторым входом 30 блока 4 управления, при т ювхо н юа- азряднуюшину этом выход первого преобразователя 23

26, пятую в-разрядну — азрядную шину 27, шестую 15 код-временной интервал соединен непост ля 25 входную д-разрядну н ю шину 28, седьмую редственно с первым входом делителя входную г-разрядную шину ю шину 29 а блок 4 уп- частоты, второй вход которого соединен с ля 24 коравления имеет восемь вход в сем входов 29 — 36 и вто- выходом второго преобразователя кодрой мультиплексор . ри

37. При этом блок 4 временной интервал, второй вход которого я 2 часуправления включает посл следовательно сое- 20 соединен с первым входом делителя 5 часдиненные генератор 16 тактовых импуль- тоты. сов, распределитель импульсо Н; фиг. 2, а-е по оси абсцисс отложено формирователь 18 управляющих импульсов время t, а по оси ординат — напряжения на и первым выходом 29 соединен с первым выходах 30, 31, 34, 33, 29, 32 блока 4 управвходом nepaoro.áóôåðíoão регистра 3, пер- 25 ления соответственно, вая входная шина соединена

2 динена с входом Работа программируемой линии задерпервого регистр стра 1 сдвига, выходы которого жки заключается в следующем.

2 и ст пает через второи уферныи р б ф регистр 6, оператив- На информационныи вход 2 по ту но-запоминающии лок б 5 первый буфер- входной дискретный двоичный сигнал, наный регистр 3, второй регистр 7 сдвига 30 пример, в виде периодических кодированподключен к входу мультиплек в м льтиплексора 8. Груп- ных посылок, каждая из которых содержит па из б-входов мультиплексора 8 соединена К элементов равной длительности, принисо второй входнои -разрядн и б- азрядной шиной 14, а мающих одно из двух логических значений выход подключен к -вход

О- одупервого0-триг- 0 или 1, которым соответствуют низкий и гера 9, выход которого т ого соединен с первой 35 высокий уровни напряжений 0 — 0,5 и 2, —, выходной шинои и и "

12 ервым входом эле- В. Элементы каждой посылки принимают мента И СКЛЮЧАЮЩЕЕ ИЛИ 11. Выход значения, например, в соответствии с М-поэлемента 11 подключен к D-входу второго следовательностью. Начало каждой посылD-триггера 10, подсоединенного выходом к ки задается, т.е. совпадает по времени с второй выходной шине 13, Выход генерато- 40 фронтом синхроимпульса, поступающего на а 16 тактовых импульсов, группа из m вы- входную шину 15 синхронизации, а инфорвого мультиплексора 19 и выход мация о длительности — кодированным упходов перв делителя 25 частоты являются выходами равляющим сигналом д

30 — 36 со второго по восьмой соответствен- посылки, подаваемым на входную шину 27. б 4 правления. Второй вход распре- 45 На управляющие входные шины 26 и 14 делителя 17 импульсов соединен с третьей подается кодированныи двоичнь с входной шиной 15 синхронизации и задержки, имеющий (а+ б) число разрядов, пе выми входами счетчиков 21, 22 текущих где б — число младших разрядов; а — число первыми входами адресов записи и считывания, вторая груп- старших разрядов кода зад р па из б входов второго мультиплексора 37 50 кодируют в двоичном коде число битов и соединена со второй входной б-разрядной слов задержки.

Этот (a +. б)- разрядный код задержки

0-входом 0-триггера 22. Второй вход D- задает время, на которое должен быть затриггера 22 соединен с выходом мульти- держан входной информационный сигнал, плексора 37 и первым входом первого 55 выдаваемый на выход с первого информапреобразователя 23 код-временной интер- ционного выхода 12, причем без изменения вал, а С-вход соединен с выходом счетчика его структуры. Сигнал, появляющийся на

20 а считывания, Группа из выходной шине 13, должен быть задержан

0 текущего адреса считыв

А-входов счетчика 20 соединена с а-разряд- на ту же величину, íî его структура измененой четвертой входнои шиной шиной 26 счетные на таким образом, что определенные эле1723656

10

15 менты каждой кодовой посылки имеют значения, противоположные значениям входного сигнала на входной шине 2 и задержанного сигнала на выходной шине

12, т.е. проинвертированы. Указанная операция имитирует воздействие шумов при приеме-передаче дискретной информации.

Она может быть использована, например, при проверке устройств цикловой синхронизации в системах обмена дискретной информацией в условиях, максимально приближенных к реальным, когда в канале приема-передачи действуют помехи, искажающие передаваемые коды. В указанных устройствах обнаружение (свертка) принимаемого кода осуществляется с помощью дискретного фильтра (ДФ), содержащего регистр сдвига на К разрядов входной информации, и сравнивающего устройства, подсчитывающего в каждом такте число совпадений (несовпадений) поразрядно 0 и 1 регистра сдвига и эталонной М-последовательности, П ри отсутствии полезного сигнала, когда принимается один шум, сравнивающее устройство регистрирует около 50 совпадений, а когда в ДФ полностью вдвигается M-последовательность — 100 Д совпадений, т.е, порог обнаружения составляет -50,. Практически с учетом возможного искажения отдельных элементов этого порог снижается и может быть даже переменным. Возможность искажения определенного количества элементов входного задержанного сигнала на самостоятельном выходе обеспечивает проверку указанного порога обнаружения и позволяет сравнить его с эталонным выходом.

Инвертирование определенных элементов входной последовательности осуществляется путем их суммирования по модулю 2 с дополнительными импульсами, называемыми также для отражения физической сущности импульсами шума, формируемыми с помощью вновь введенных блоков.

При этом длительность импульсов шума задается кодами длительности на входной шине 28 с ценой младшего разряда, равной периоду повторения тактовых импульсов, как и управляющих кодов. Элементы посылки, значения которых должны быть изменены на противоположные, определяются управляющим кодом скважности импульсов шума на входной шине 29. В результате, например, если скважность импульсов шума равна 2, т.е. код на входной шине 29 равен этой величине, изменяет свое значение на противоположное каждый второй элемент, при свертке M-последовательности в ДФ регистрируется 50 Д совпадений (несовпадений), т.е. последовательность.

55 любого вида полностью разрушается. С помощью регистра 1 сдвига осуществляется квантование информационного сигнала, поступающего с входной шины 2, с получением битов информации и задержки на время формирования слов, содержащих п битов.

Сдвига информации в регистре 1 сдвига осуществляется с помощью. тактовых импульсов, формируемых генератором 16 тактовых импульсов блока 4 управления (фиг. 2, а).

Период повторения Т импульсов генератора

16 тактовых импульсов выбирается из условия обеспечения необходимой точности квантования входного сигнала и, как минимум, должен быть меньше длительности отдельного кодового элемента входной посылки. В моменты времени, когда регистр

1 сдвига находится в установившемся состоянии, сигнал c его информационных выходов в виде и-разрядных слов переписывается в буферный регистр 6, с выходов которого подается на информационный вход DO записи информации в ОЗУ 5. ОЗУ 5 предназначено для записи, хранения. и считывания информации в виде и-разрядных слов. Соответственно ОЗУ 5 содержит определенное число, например М, п-разрядных ячеек памяти, каждая из которых имеют свой

m-разрядный адрес. Величина m находится как логарифм по модулю 2 от длительнссти входной посылки или периода повторения синхроимпульсов на входной шине 15, деленного на и. T. Работа ОЗУ 5 осуществляется циклами записи-считывания с периодом повторения и. Т в соответствии с управляющими сигналами, вырабатываемыми формирователем 18 управляющих импульсов. Период повторения этих импульсов, а также их временное положение в течение каждого цикла работы ОЗУ 5 задаются выходными импульсами распределителя 17 импульсов, имеющими период повторения

n.T, длительность 0,5 Т и сдвинутыми один относительно другого на величину Т. На вход распределителя 17 подаются тактовые импульсы генератора 16, на информационные О-входы — нулевой код ("0" питания), а на вход ввода информации — короткие, длительностью около Т импульсы со входной шины 15 синхронизации. При поступлении импульса синхронизации, по времени соответствующего началу входной информационной посылки на входной шине 2, в распределитель 17 вводится нулевой код, установленный на его информационных выходах; на первом выходе распределителя 17 импульсов установится, например, низкий уровень, соответствующий выходному импульсу„и на других и-1 выходах будет высокий уровень, что соответствует отсутствию

1723656 импульсов. В результате произойдет синхронизация работы распределителя 17 импульсов, а далее и всего блока 4 управления, обеспечивающего формирование информационных слов с началом каждой информа- 5 ционной посылки на входной шине 2.

Выходные импульсы распределителя 17 используются для формирования импульсов с помощью формирователя 18 управляющих импульсов с различной временной расста- 10 новкой в течение каждого слова.

На фиг. 2, б изображены временные диаграммы импульсов на выходе 31 блока 4 управления, используемые для считывания информации иэ регистра 1 сдвига в буфер- 15 ный регистр 5. Фронт этих импульсов соответствует середине 8-го бита, когда сформировано информационное слово и регистр 1 сдвига находится в установившемся состоянии, а спад — началу -ro бита. Такие 20 импульсы могут быть сформированы с помощью D-триггера, íà R-вход которого подается с выхода распределителя 17 импульс

4-го бита, на С-вход — импульс 8-го бита, D-вход соединен с высоким уровнем напря- 25 жения, а выходом является прямой выход

D-триггера. На фиг, 2, в представлены диаграммы импульсов выбора кристалла (выход

34 блока 4 управления), служащие для защиты информации ОЗУ 5 от разрушения при 30 перезаписи информации.

Во время действия этих импульсов сигналы на адресных входах А ОЗУ 5 не должны изменяться. Сформированы эти импульсы также могут быть с помощью О-триггера, на 35

R-вход которого подается 5-й импульс, на

S-вход — 7-й импульс, а на С-вход через элемент 2 ИЛИ вЂ” 1-й и 2-й импульсы. При этом D -вход триггера должен быть соединен c Q-выходом, т.е, триггер должен быть 40 включен в счетном режиме.

На фиг. 2, г изображены диаграммы импульсов управления записью-считыванием (выход 35 блока 4 управления), причем низкий уровень соответствует режиму записи. 45

Эти импульсы, так же как и другие импульсы: считывания информации из ОЗУ 5 в буферный регистр 3 (выход29) и параллельной записи информации в регистр 7 сдвига (выход 32) — формируются по тому же принципу 50 с использованием D-триггеров и элементов

ИЛИ, количество которых с формирователе

18 должно быть равно 5 — по количеству выходов.

Текущие m-разрядные адреса записи и 55 считывания, от разности кодов которых зависит величина задержки, кратная длительности слова Т.п, формируются с помощью счетчиков 20 и 21 импульсов соответственно, В качестве счетных импульсов используются импульсы с выхода 31 блока 4 управления, которые также используются для коммутации адресов записи и считывания с помощью мультиплексора 19. Счетчик 20 адреса записи сбрасывается в нулевое исходное состояние импульсами синхронизации со входной шины 15, поступающими íà Rвход счетчика. Поэтому запись первого слова с информационной посылкой со входной шины 2 в ОЗУ 5 осуществляется всегда в ячейку с нулевым адресом. Одновременно импульсы синхронизации с входной шины

15 подаются на V-вход ввода информации счетчика 21, в который записывается код задержки слов с а-разрядной входной шины

26, На информационных Q-выходах счетчиков 20 и 21 формируются периодические

m-разрядные коды адресов записи и считывания, которые коммутируются с помощью мультиплексора 19 и поступают (группа выходов 8 блока 4 управления) на адресные входы А ОЗУ 5, В результате через определенное число периодов после поступления входной последовательности, равное коду на входной шине 26, в счетчике 21 установится нулевой код и из ОЗУ 5 в буферный регистр 3 будет считано первое за период поступления синхроимпульса на входной шине 15 информационное слово с информационной входной последовательностью на входной шине 2. Таким образом, описанная ранее цепь задержки с ОЗУ 5 обеспечивает задержку с дискретом в длительность слова, т.е. величиной n,Т. Для получения задержки входной информации в реальном масштабе времени, т.е. с дискретом, равным периоду квантования на входной шине 2, требуется развертка каждого слова, считываемого в регистр 3 сдвига, которая осуществляется с помощью регистра

7 сдвига. Этот регистр имеет число разрядов, равное 2.п, Информация в первые и разрядов регистра 7 с буферного регистра 3 переписывается параллельно с помощью импульсов с выхода 32 блока 4 управления (фиг. 2, е) и импульсов с выхода 30 блока 4 управления в моменты времени, соответствующие фронту импульсов квантования на входе, продвигается в последующие п разрядов, подключенных к и информационным

X-входам мультиплексора 8, на управляющие V-входы которого подается входной, в данном случае З-разрядный, код задержки битов со входной шины 14, что обеспечивает возможность подключения на D-вход 0триггера 9 любого из и старших разрядов регистра 7, С помощью D-триггера 9, информационный выход которого является первым выходом 12 устройства, осуществляется дополнительный сдвиг за1723656

25

35

45

50 держанного сигнала на один такт Т, чтобы его задержка была равна задержке сигнала на выходной шине 13. С выхода мультиплексора 8 задержанный сигнал параллельно поступает на первый вход элемента

ИСКЛЮЧАЮЩЕЕ ИЛИ 11, на другой вход которого подаются импульсы "шума", сформированные с помощью вновь введенных элементов. Эти импульсы шума формируются по длительности с помощью второго преобразователя 24 код-временной интервал, работающего однако только во время формирования одиночного импульса, т.е. во время работы первого преобразователя 35 код-временной интервал, который является формирователем одиночных импульсов с внешним запуском, Длительность импульсов, формируемых преобразователем 23, управляется в-разрядным кодом длительности входной посылки на выходной шине 27, цена младшего разряда которого равна Т, так как в качестве счетных импульсов используются выходные импульсы генератора

16, Запускающий или стартовый импульс преобразователя 23 формируется на выходе мультиплексора 37 следующим образом.

На информационные Х-входы мультиплексора 37 подаются все и импульсов номера битов, на управляющий V-вход — код битов задержки со входной шины 14, который обеспечивает выбор одного из п импульсов битов, а на S-вход стробирования— импульс, формируемый D-триггером 22, с помощью которого осуществляется выбор первого задержанного слова с входной посылкой.

Так как первое информационное слово, соответствующее началу входной посылки на входной шине 2, хранится в ОЗУ 5 по нулевому адресу, то это первое слово появится на выходе после выработки на выходе счетчика 21 текущего адреса считывания сигнала заема переноса, когда в счетчике 21 устанавливается нулевой код. Сигнал заема переноса отрицательной полярности вырабатывается по началу 4-го импульса и заканчивается по фронту 8-го (фиг. 2, б), т.е. непосредственно перед началом нужного слова. Положительным перепадом этого импульса переключается D-триггер 22 и включается мультиплексор 37.. В следующем слове в соответствии с кодом задержки битов на входной шине 14 на выход мультиплексора 37 проходит один из выходных импульсов распределителя 17 импульсов, 55 который возвращает по й-входу сброса 0тирггер 22 в исходное состояние, выключающее мультиплексор 37, и запускает преобразователь 23, вырабатывающий импульс, длительность которого равна 2 в.Т, где в — код на входной шине 27, который определяет длительность информационной посылки (последовательности) на входной шине 2. Сигнал с выхода преобразователя

23 во время формирования импульса преобразования разрешает работу управляемого преобразователя 24 и делителя 25 частоты с управляемым коэффициентом деления.

Выходные импульсы преобразователя

24 подаются на счетный вход делителя 25 частоты следования импульсов. В этом случае код скважности импульсов шума со входной шины должен подаваться на информационные входы делителя 25 частоты, а на V1-вход разрешения счета — выходной сигнал преобразователя 23, при этом выходной импульс делителя 25 частоты должен быть подан на V2-вход ввода информации.

В результате выходные импульсы делителя 25 частоты оказываются равными по длительности и привязанными по фазе к элементам последовательности, поступающим на первый входэлемента ИСКЛЮЧАЮЩЕЕ ИЛИ 11, на другой вход которого подаются выходные импульсы делителя 25 частоты, Элемент 11 является управляемым инвертором, пропускающим сигнал без изменения при низком уровне на втором входе и инвертирующим сигнал — при высоком уровне, Поэтому, устанавливая тот или иной код на входной шине 29, можно изменять значения вполне определенных элементов входной последовательности на выходной шине 13, на которой сигнал с выхода элемента 11 подается через D-триггер 10, служащий для выравнивания формы сигнала на выходной шине 13:

Техническим преимуществом предложенной программируемой линии задержки является более широкая область применения за счет обеспечения, в отличие от известных устройств задержки, оперативного изменения значений определенных элементов задерживаемого информационного сигнала на выходной шине 13, что необходимо для проверки многоканальных устройств обмена дискретной информацией в реальном масштабе времени и в условиях, имитирующих воздействие шумов с различным уровнем в каналах обмена информацией.

Формула изобретений

Программируемая линия задержки, содержащая входные и выходные шины, оперативно-запоминающий блок, буферный регистр и блок управления, включающий соединенные последовательно генератор тактовых импульсов, распределитель импульсов и формирователь управляющих

1723656

50 импульсов, первый выход которого является первым выходом блока управления, соединенным с первым входом регистра, и счетчик текущего адреса записи, о т л и ч а ющ а я с я тем, что, с целью расширения области применения за счет обеспечения изменения уровней напряжения программируемых элементов задерживаемого двоичного кодированного сигнала, введены второй буферный регистр, два регистра сдвига, мультиплексор, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, два D-триггера, при этом вход последовательного ввода информации первого регистра сдвига соединен с первой входной шиной, а группа из и выходов первого регистра сдвига через второй буферный регистр, оперативного запоминающий блок, первый буферный регистр, второй регистр сдвига подключена к группе из п входов мультиплексора, вторая группа из б входов которого соединена со второй входной б-разрядной шиной, и выход подключен к D-входу первого D-триггера, выход которого соединен с первой выходной шиной и первым входом элемента ИСКЛЮЧАЮЩЕЕ

ИЛИ, выход которого подключен к D-входу второго D-триггера, подсоединенного выходом ко второй выходной шине, при этом входы синхронизации регистров сдвига и

D-триггеров соединены со вторым выходом блока управления, остальные шесть выходов которого, с третьего по восьмой соответственно, соединены со входом второго буферного регистра, первым и вторым входами и группой и m входов оперативно-запоминающего блока, причем в блок управления введены счетчиктекущего адреса считывания, два мультиплексора, 0-триггер, два и рео бразователя код-времен ной интервал и делитель частоты, причем выход генератора тактовых импульсов, выходы со второго по пятый формирователя управляющих импульсов, группа из m выходов первого мультиплексора и выход делителя частоты являются выходами со второго по восьмой соответственно блока управления, причем второй вход распределителя импульсов соединен с третьей входной шиной синхронизации и первыми входами счетчи5 ков текущих адресов записи и считывания, группа из и выходов распределителя импульсов соединена с группой из и входов второго мультиплексора, вторая группа из б входов которого соединена с второй вход10 ной б-разрядной шиной, а его вход стробирования соединен с D-входом О-триггера, второй вход которого соединен с выходом второго мультиплексора и первым входом первого преобразователя код-временной

15 интервал, а С-вход соединен с выходом счетчика текущего адреса считывания, группа из а входов которого соединена с а-разрядной четвертой входной шиной, счетные входы счетчиков текущих адресов записи и

20 считывания соединены с третьим выходом блока управления и управляющим входом перво о мультиплексора, первая и вторая группы из m входов которого соединены с группами из m выходов счетчиков текущих

25 адресов записи и считывания соответственно, а группа из m выходов является седьмым выходом блока управления, второй вход первого и первый вход второго преобразователей код-временной интервал соедине30 ны со вторым выходом блока управления, а группа из в входов первого и группа из д входов второго преобразователей код-временной интервал соединены с в-разрядной пятой и д-разрядной шестой входными ши35 нами соответственно, при этом выход первого преобразователя код-временной интервал соединен непосредственно с первым входом делителя частоты, группа из r входов которого подсоединена к r-разряд40 ной седьмой входной шине, а второй вход делителя частоты соединен с выходом второго преобразователя код-временной интервал, второй вход которого соединен с первым входом делителя частоты.

1723656

1723656

Составитель Н.Маркин

Редактор Т.Орловская Техред M,Ìoðãåíòàë Корректор Т.Малец

Заказ 1069 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

Программируемая линия задержки Программируемая линия задержки Программируемая линия задержки Программируемая линия задержки Программируемая линия задержки Программируемая линия задержки Программируемая линия задержки Программируемая линия задержки 

 

Похожие патенты:

Изобретение относится к радиотехнике и может быть использовано для задержки электрических сигналов

Изобретение относится к импульсной технике и может быть использовано для определения очередности поступления сигналов о ряде событий в различных устройствах контроля

Изобретение относится к импульсной технике и может быть использовано в цифровой вычислительной технике в устройствах автоматики и телемеханики для выделения и вычитания импульсов из последовательности импульсов

Изобретение относится к импульсной технике, может быть использовано в радиоэлектронных устройствах для генерирования заданного числа импульсов по фронту и спаду входного сигнала и его селектирования по длительности

Изобретение относится к приборостроению и может быть использовано, в частности , в измерительной технике

Изобретение относится к импульсной технике и может быть использовано в системах управления и сбора данных, а-также для формирования меток при передаче информации , требующей последующей обработки

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано в цифровых устройствах автоматики для защиты от импульсных помех

Изобретение относится к вычислительной технике и может быть использовано при построении устройств для хранения и обработки информации, в частности в полупроводниковых запоминающих устройствах на основе комплементарных МДП-транзистЬ- ров

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике и может быть использовано для формирования интервалов времени в автоматике , телемеханике

Изобретение относится к импульсной технике и может быть использовано в устройствах измерительной и вычислительной техники в качестве управляемого устройства задержки или делителя частоты

Изобретение относится к области микроэлектроники и может быть использовано для замедления скорости передачи данных и обеспечения синхронизации при обмене между подсистемами памяти и процессорными логическими элементами

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики,телемеханики, вычислительной техники и техники связи в синхронизаторах для коррекции фазы процесса путем добавления в корректируемую последовательность, характеризуемую высокими требованиями к положению переднего фронта импульсов, дополнительных импульсных сигналов

Изобретение относится к импульсной технике и может быть использовано для построения устройств задержки как непрерывной последовательности импульсов, так и одиночных импульсов без искажения их длительности

Изобретение относится к импульсной технике и может быть использовано в качестве задающего генератора импульсов с управляемой частотой и длительностью импульсов в источниках вторичного электропитания и ШИМ управлением, в блоках синхронизации электронно - вычислительных машин, а также в различных устройствах автоматики и вычислительной техники

Изобретение относится к импульсной технике, в частности к устройствам обработки информации, и может быть использовано в дешифраторах время-импульсных кодов

Изобретение относится к импульсной технике и может быть использовано при построении формирователей импульсов и преобразователей

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники
Наверх