Устройство для выполнения векторно-скалярных операций над действительными числами

 

Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных выII xi да Ui - у числительных системах для аппаратной реализации векторно-скалярных операций виY 1б{1, 2L} (L - количество компонентов векторного операнда) для действительных чисел,-представленных в дополнительном коде в форме с фиксированной запятой. Цель изобретения - расширение функциональных возможностей устройства за счет выполнения опера- Xi ции вида Ui Y .Поставленная цель достигается тем, что в устройство, содержащее (L+1) операционных блоков и блок управления , введены вспомогательный операционный блок и элемент НЕРАВНОЗНАЧНОСТЬ . 2 з.п. ф-лы, 6 ил. сл с

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)ю G 06 F 7/52

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4820349/24 (22) 26.04.90 (46) 23.04.92. Бюл. N 15 (71) Московский лесотехнический институт (72) А.Д.Марковский, Г.Г.Меликов, Е.С.Лункин, М, В. Козырькова и P.À. Шек-Иовсепян ц (53) 681.325 (088.8) (56) Авторское свидетельство СССР

N - 1403061, кл. G 06 F 7/52, 1988.

Авторское свидетельство СССР

N. 1618165, кл. G 06 F 7/52, 1989. (54) УСТРОЙСТВО ДЛЯ ВЫПОЛНЕНИЯ

ВЕКТОРНО-СКАЛЯРНЫХ ОПЕРАЦИЙ НАД

ДЕЙСТВИТЕЛЬНЫМИ ЧИСЛАМИ (57) Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных выИзобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных вычислительных системах для аппаратной реализации векторно-скалярных операций вида и = — Y ia {1, 2, ..., Ц (1 — число

Xi компонентов векторного операнда) для действительных чисел, представленных в дополнительном коде в форме с фиксированной запятой.

Известно устройство для выполнения операций умножения и деления, содержащее блок приема и выдачи, регистр, блок суммирования, мультиплексор, блок управления, блок формирования признака активности, триггер, счетчик циклов, дешифратор, коммутатор, элементы НЕ, И, ИЛИ, 2И-ИЛИ и НЕРАВН03НАЧ НОСТЬ с соответствующими связями.

„„5U„„1728861 А1 числительных системах для аппаратной реализации векторно-скалярных операций вида О! = — Y !6{1, 2, ..., Ц (. — количество

Xi компонентов векторного операнда) для действительных чисел,. представленных в дополнительном коде в форме с фиксированной запятой. Цель изобретения — расширение функциональных возможностей устройства за счет выполнения операХ ции вида 1А = — т . Поставленная цель

Т достигается тем, что в устройство, содержащее (L+1) операционных блоков и блок управления, введены вспомогательный операционный блок и элемент НЕРАВНОЗНАЧ Н О СТЬ. 2 з.и. ф-лы, 6 ил.

Недостатками известного устройства являются низкое быстродействие и ограниченные функциональные возможности, обеспечивающие одновременную обработку только двух операндов, которые должны быть положительны. Кроме того известное устройство не позволяет выполнять одновременно операции умножения и деления.

Наиболее близким к предлагаемому по технической сущности является устройство для параллельного деления чисел, содержащее (L+1) операционных блоков, блок управления и триггер знака.

Недостатком данного устройства являются ограниченные функциональные возможности, обеспечивающие выполнение только операции деления.

1728861

25

45

55

Цель изобретения — расширение функциональных возможностей за счет выполнеХ ния операции вида Ui = — Y ..

Т

Поставленная цель достигается тем, что устройство для выполнения векторно- скалярных операций наддействительными числами, содержащее (+1) операционных блоков (L — количество компонентов векторного операнда) и блок управления, причем вход 1-го компонента векторного операнда устройства (l 1 (1, 2...„Ц) соединен с первым информационным входом 1-го операционного блока, первый выход которого соединен с выходом 1-го компонента вектора результата устройства, а второй выход— с выходом 1-го признака переполнения устройства, вход делителя устройства соединен с первым информационным входом (L+1)-го операционного блока, первый выход которого соединен с входом признака делителя блока управления, вход запуска и тактовый вход которого соединены с входом запуска и тактовым входом устройства соответственно, выход признака деления на нуль которого соединен с первым выходом блока управления, второй выход которого соединен с выходом признака конца операции устройства и входом разрешения счета каждого операционного блока, информационной вход каждого операционного блока соединен с третьим выходом блока управления, четвертый выход которого соединен с входами разрешения записи всех операционных блоков, дополнительно введены вспомогательный операционный блок и элемент неравнозначность, выход которого соединен с входом формирования знака 1-ro операционного блока, вход формирования знака (L+1)-го операционного блока соединен с входом логического нуля устройства, вход множителя которого соединен с входом признака множителя блока управления и первым информационным входом вспомогательного операционного блока, второй информационный вход которого соединен с входами делителя устройства и блокауправления, вход промежуточного кода которого соединен с выходом вспомогательного операционного блока и третьими информационными входами всех операционных блоков, вход признака умножения на нуль которых соединены с пятым выходом блока управления, второй, третий и четвертый выходы которого соединены соответственно с входом разрешения счета, третьим информационным входом и входом разрешения записи вспомогательного операционного блока, вход делителя которого соединен с выходом (L+1)-го операционного блока, входы знаковых разрядов множителя и делителя устройства соединены соответственно с первым и вторым входами элемента НЕРАВНОЗНАЧНОСТЬ

Поставленная цель достигается также тем, что операционный блок содержит два сумматора по модулю 2, мультиплексор, регистр, сдвигатель, два элемента И, элемент

ИЛИ, элемент РАВНОЗНАЧНОСТЬ, сумматор и элемент НЕ, выход которого соединен с вторым выходом блока, первый выход которого соединен с выходом первого элемента И, первый инверсный вход которого соединен с входом признака умножения на нуль блока, второй информационный вход которого соединен с входом управления сдвигом сдвигателя, информационный вход которого соединен с выходом регистра, входом первого слагаемого сумматора и вторым входом первого элемента И, выходы знаковых разрядов регистра соединены с первым и вторым входами элемента PABH03HAЧНОСТЬ, выход которого соединен с входом элемента НЕ и первым входом элемента ИЛИ, второй вход которого соединен с третьим информационным входом блока и входом первого слагаемого первого сумматора по модулю 2, вход второго слагаемого которого соединен с выходом сдвигателя, а выход — с входом второго слагаемого сумматора, выход которого соединен с первым информационным входом мультиплексора, второй информационный вход которого соединен с выходом второго сумматора по модулю 2, входы первого и второго слагаемых которого соединены соответственно с входом формирования знака и первым информационным входом блока, вход разрешения счета которого соединен с третьим входом элемента ИЛИ и управляющим входом мультиплексора, выход которого соединен с информационным входом регистра, вход записи которого соединен с выходом второго элемента И, первый и второй входы которого соединены соответственно с входом разрешения записи блока и выходом элемента ИЛИ.

Поставленная цель достигается также тем, что вспомогательный операционный блок содержит три сумматора по модулю 2, два сумматора, мультиплексор, регистр, сдвигатель и элемент НЕ, выход которого соединен с входом первого слагаемого первого сумматора по модулю 2, вход второго слагаемого которого соединен с выходом сдвигателя, вход управления сдвигом и информационный вход которого соединены соответственно с третьим информационным входом делителя блока, первый и вто1728861 рой информационные входы которого соединены соответственно с входами слагаемых второго и третьего сумматоров по модулю 2, выходы которых соединены соответственно с входами первого и второго слагаемых первого сумматора, выход которого соединен с первым информационным входом мультиплексора, второй информационный вход которого соединен с выходом второго сумматора, вход первого слагаемого которого соединен с выходом первого сумматора по модулю 2, а вход второго слагаемого — с входом элемента НЕ, выходом блока и выходом регистра,- информационный вход которого соединен с выходом мультиплексора, управляющий вход которого соединен с входом разрешения счета блока, вход разрешения записи которого соединен с входом записи регистра, Работа устройства основана на использовании итерационного алгоритма, реализующего мультипликативный метод вычислений. Операнды и результат представляются (n+1)-разрядными числами в дополнительном коде в форме с фиксированной запятой. В старшем (нулевом) разряде записывается код знака числа, разряды с первого по и-й являются числовыми.

Xi(Vie{1, 2, ..., Ц)

Y, Z() — 1,1(.

Операция выполняется с использованием рекуррентных соотношений: ak=ak-1 — Skbk-1 2 ";

bk= bk-1+ Skbk-1 2 ;

"Кь{ 1,2„.„т } C1k = С1 -1 + SkC1k-1 2 ; (CLk = Cik + SkClK 2, (1) где k — номер нъ полняемой итерации, t({1, 2, ..., и} — количество итераций, необходимое для получения результатов операции, Значение Sk определяется старшим (нулевым) разрядом операнда а -1, $ = sgnak-1 =

=1 — 2 а -1(0).

Значения jk при выполнении k-й итерации выбираются на основе соотношений;

jk = 3 jk1 — Ю пРи )И > Ьг: а -1(0) при jk1 å. (2) где jk1 = min {j:=(N/àk-1(j) = а -1(0)}, )ю = min {j((N/bk-1(j) = 1}. а -1(0) — значение нулевого (знакового) разряда кода ак-1.

Начальные значения переменных определяются соотношениями:

ao = l YJ -i Zl, bo = lZ(; ИЦ1, 2..;., Ц;

С .= sgn y sgn Z ° Xl. (3)

Вычисления продолжаются до тех пор, пока в результате реализации очередной t-й итерации будет выполнено условие

Вспомогательный операционный блок

40 содержит сумматоры 31 и 32 по модулю 2, сумматор 33, мультиплексор 34, регистр 35, сдвигатель 36, элемент НЕ 37, сумматор 38 по модулю 2, сумматор 39 и имеет первый

40, второй 41, третий 5, четвертый 8, пятый

45 42 и шестой 43 входы и выход 44.

Блок управления содержит узлы 45 и 49 формирования номера старшей единицы, сдвигател ь 46, узел 47 формирования уп равляющего кода, сумматор 48 по модулю 2, 50 узел 50 формирования управляющих сигналов и имеет первый 51, второй 52, третий 6, четвертый 7, пятый 8 и шестой 5 входы и первый 53, второй 54, третий 10, четвертый

11 и пятый 55 выходы.

55 Узел формирования управляющих сигналов содержит два элемента И 56, четыре элемента 57, два триггера 58 и имеет первый

6, второй 7, третий 59, четвертый 8, пятый 5

35! ati< 2 .. (4) где m — мультипликативная разрядность вычислений, обеспечивающая получение результата с заданной точностью (m > и), Полученные в результате выполнения

t-й итерации значения al используются в качестве результатов операции Ui.

На фиг.1 представлена структурная схема устройства; на фиг.2-структурная схема операционного блока; на фиг.3 — структурная схема вспомогательного операционного блока; на фиг.4 — структурная схема блока управления; на фиг.5- функциональная схема узла формирования управляющих сигналов; на фиг.6 — функциональная схема узла формирования управляющего кода.

Устройство содержит (L+1) операционных блоков 1, вспомогательный операционный блок 2, блок 3 управления, элемент

НЕРАВНОЗНАЧНОСТЬ 4 и имеет вход 5 множителя, вход 6 запуска, тактовый вход 7, вход 8 делителя, L входов 9 компонентов векторного операнда, выход 10 признака

"Конец операции", выход 11 признака "Деление на нуль", L выходов 12 компонентов векторного результата, L выходов 13 признака переполнения.

Операционный блок содержит сумматор 14 по модулю 2, мультиплексор 15, регистр 16, сдвигатель 17, сумматор 18 по. модулю 2, сумматор 18, сумматор 19, элемент ИЛИ 20, элемент И 21, элемент РАВНОЗНАЧНОСТЬ 22, вентильную схему 23, элемент НЕ 24 и имеет первый 25, второй

26, третий 9, четвертый 27, пятый 28, шестой

29 и седьмой 30 входы, первый 12 и второй

13 BblxGPbl.

1728861 входы и первый 54, второй 10, третий 11 и четвертый 55 выходы.

Узел формирования управляющего кода содержит два элемента ИЛИ 60 и два элемента И 61 и имеет первый 62 и второй 63 входы и выход 53.

Устройство работает следующим образом.

В исходном состоянии ;!е(1, 2, ..., Ц поступает на вход 9.! устройства и далее на третий вход операционного блока 1.! поступает значение элемента Х!. На вход 5 устройства поступает значение множителя, на вход 8 — значение делителя Z. На вход 7 устройства непрерывно поступают тактовые импульсы (ТИ). Признак "Конец операции", поступающий с третьего выхода блока

3 управления на четвертый вход каждого операционного блока 1, пятый вход вспомогательного операционного блока 2 и на выход 10 устройства, имеет единичное значение, Информационные коды, поступающие на третьи входы операционных блоков 1, преобразуются из (n+1)-разрядного в (V+2)разрядный формат (V > m) путем раздвоения знакового разряда с целью использования в вычислениях модифицированного дополнительного кода, а также добавления (V — п) младших числовых разрядов, которым присваивается нулевое значение. Изменение формата операндов проводится с целью упрощения выявления возможного переполнения разрядной сетки в процессе вычислений, а также обеспечения допустимой погрешности вычислений, возникающей за счет усечения чисел, сдвигаемых при вычислениях за пределы разрядной сетки. Кроме того, использование дополнительных разрядов позволяет реализовать изменение знака числа путем его инвертирования без подсуммирования единицы в младший разряд.

Для начала вычислений синхронно с одним из ТИ на вход 6 устройства поступает сигнал "Пуск". По сигналу "Пуск" на втором выходе блока 3 управления формируется сигнал "Занесение", который поступает на пятые входы операционных блоков 1 и на шестой вход вспомогательного операционного блока 2, обеспечивая занесение в указанные операционные блоки операндов, поступающих на их третьи входы.

С выхода вспомогательного операционного блока 2 код ао*, содержащий знаковый и m старших числовых разрядов кода ао, поступает на второй вход блока 3 управления. Если все разряды кода ао* равны нулю или все равны единице, признак "Конец операции" сохраняет единичное значение и

55 вычисления не производятся. Единичное значение признака "Конец операции" также сохраняется при нулевых значениях на входе 5 или на входе 8 устройства, куда поступают соответственно коды множителя и делителя. При нулевых значениях всех разрядов кода, поступившего на вход 5 устройства и далее на шестой вход блока 3 управления, на пятом выходе блока 3 формируется единичное значение признака

"Умножение на нуль". При этом на первом выходе !-ro операционного блока",16(1, 2, ..., Ц формируется нулевое значение результата. При нулевых значениях всех разрядов кода, поступившего на вход 8 устройства и далее на пятый вход блока 3 управления, на пятом выходе этого блока и далее на втором выходе 11 устройства формируется единичное значение признака "Деление на нуль", При наличии хотя бы одной единицы и хотя бы одного нуля в числовых разрядах кода, поступающего на второй вход блока 3 управления, и отличных от нуля значениях кодов, поступающих на входы 5 и 8 устройства, признак "Конец операции", формируемый на третьем выходе 3 блока управления, принимает нулевое значение и в устройстве выполняется итерационный процесс вычислений в соответствии с (1).

Очередная k-я итерацияdki(1, 2, ..., t} реализуется в устройстве следующим образом.

На первый и второй входы блока 3 управления поступают с первого выхода операционного блока 1,L+ 1 значения Ь * и с выхода вспомогательного операционного блока 2 — значения а * соответственно. В соответствии с (2) на первом выходе блока 3 управления формируется (m+1)-разрядный унитарный код Jk, содержащий единичное значение в Jt<-ì разряде и нулевые значения в остальных разрядах, который поступает на первые входы всех операционных блоков 1 и вспомогательного блока 2. B соответствии с (1) операционный блок 1.! (el (1, 2, ..., Ц) формирует значение С!к, операционный блок 1.I+1 — значение Ь!, вспомогательный операционный блок 2 — значение а . С приходом очередного ТИ на втором выходе блока 3 управления формируется сигнал

"Занесение", поступающий на пятые входы операционных блоков 1 и шестой вход вспомогательного операционного блока 2. По сигналу ЗАНЕСЕНИЕ сформированные значения a<, bk и С!к (г1с(1, 2, ..., L}) заносятся на регистры вспомогательного операционного блока 2, операционного блока 1.! + 1 и операционного блока 1.! (Ф{1, 2, ..., } соответственно.

1728861

Если в процессе вычислений в операционном блоке 1.I It.{1, 2, ..., L} в результате очередной итерации произойдет переполнение разрядной сетки,. на.втором выходе операционного блока 1.I по окончании итерации будет сформировано единичное значение признака "Переполнение", которое будет сохраняться до начала выполнения следующей операции. На первом выходе операционного блока 1.1сформируется и будет сохраняться до начала выполнения следующей операции результат выполнения итерации, в процессе реализации которой произошло переполнение.

Итерационный процесс продолжается до тех пор, пока в результате реализации очередной с-й итерации все (m+1) разрядов кода, поступающего на второй вход блока 3 управления, станут одновременно равными нулю или одновременно равными единице.

При этом блок 3 управления прекратит формирование на своем втором выходе сигналов "Занесение" и сформирует единичное .значение признака "Конец операции" на своем третьем выходе.

По окончании вычислений на первом выходе операционного блока 1,1gi-{1, 2, ..., L}) будет сформировано значение 1-го элемента вектора результата U.

Операционный блок 1.IY!{1, 2, ..., Ц работает следующим образом.

В исходном состоянии на входы 25, 26, 9, 27, 28, 29 и 30 поступают значения унитарного кода Jp, результат сложения по модулю 2 знаков множителя и делителя С о, признак "Конец операции", сигнал "Занесение", значение at<-<(0), признак "Умножение на нуль" соответственно. Поступающее на вход 9,l блока значение Cip складывается по модулю 2 со значением, присутствующим на входе 26, сумматором 14 по модулю 2. Единичное значение признака "Конец операции", поступающее с входа 27 блока на управляющий вход мультиплексора 15, обеспечивает прохождение кода, поступающего с выхода сумматора 14 по модулю 2 на второй информационный вход мультиплексора 15, на его выход и далее на информационный вход регистра 16, а также формирует единичный сигнал на выходе элемента ИЛИ 20, обеспечивающий прохождение сигнала "Занесение" с входа 28 блока через элемент И 21 на управляющий вход регистра 16. В результате при единичном значении признака "Конец операции" сигнал "Занесение" осуществляет занесение начального значения переменной, обрабатываемой блоком 1.I.

If;.

При выполнении k-й итерации АЙ{1, 2, ..., с} значение С,-..;; {1, 2..., L} с выхода регистра 16 поступает на второй вход сдвигателя 17, а также на второй вход сумматора

19. На первый вход сдвигателя 17 поступает унитарный код3к. Сдвигатель 17 обеспечивает сдвиг информации, поступающей на второй вход, в сторону младших разрядов на число разрядов, равное номеру единич10 ного разряда в унитарном коде, поступившем на первый вход с размножением левого разряда в освобождающихся при сдвиге разрядах. В результате на выходе сдвигателя 17 формируется код CIk 2, который

15 поступает на первый вход сумматора 18 по модулю 2, на каждый разряд второго входа которого подается значение нулевого (знакового) разряда кода а ->. В результате на выходе сумматора 18 по-модулю 2 формиру20 ется значение $к С к 2, которое поступает на первый вход сумматора 19. На выходе сумматора 19 формируется в соответствии с (4) значение С, поступающее на первый информационный вход мультиплексора 15.

Нулевое значение признака "Конец операции" обеспечивает прохождение кода С к на выход мультиплексора 15 и далее на инфор-. мационный вход регистра 16.

Знаковые разряды кода CIk с выхода регистра 18 поступают на входы элемента

"Равнозначность" 22. При совпадении знаковых разрядов кода С к, что соответствует отсутствию переполнения в результате вы35 полнения предыдущей итерации, на выходе элемента РАВНОЗНАЧНОСТЬ 22 формируется единичный уровень сигнала, который через элемент ИЛИ 20 проходит на второй вход элемента И 21, обеспечивая прохождение через элемент И 21 сигнала "Занесение", поступающего на его первый вход.

При несовпадении знаковых разрядов кода

CII< 1 что соответствует наличию переполнения в результате выполнения предыду45 щей итерации, на выходе элемента

РАВНОЗНАЧНОСТЬ 22 формируется нулевой уровень сигнала. Если присутствующее при этом на втором входе элемента ИЛИКО значение знакового (нулевого) разряда кода

50 а -< также равно нулю, на выходе элемента

ИЛИ 20 формируется нулевой сигнал, который блокирует прохождение сигнала "Занесение" через элемент И 21 при нулевом значении признака "Конец операции". В ре55 гистре 16 остается информация, зафиксированная в результате реализации итерации, при выполнении которой произошло пере.полнение разрядной сетки, Сигнал с выхода элемента РАВНОЗНАЧНОСТЬ 22 через эле1728861

12 мент НЕ 24 поступает также на выход 13 блока в качестве единичного значения признака "Переполнение", При единичном уровне сигнала на выходе элемента ИЛИ 20 очередной сигнал "3aнесение", поступающий на вход 28 блока, проходит через элемент И 21 на управляющий вход регистра 16, осуществляя занесение в регистр значения Cik .

По окончании вычислений сформированное в результате выполнения t-й итерации значение Сь. в качестве результата Ui поступает из регистра 16 через вентильную схему 23 на выход 12.I блока.

При наличии на выходе 30 единичного значения признака "Умножение на нуль", поступающего на второй инверсный вход вентильной схемы 23, на ее выходе формируется нулевое значение результата 0ь

При этом выполнение k-й итерации завершается.

Операционный блок 1 L+1 производит обработку переменной Ь -1 аналогично описанному. Отличие заключается в формировании начального значения с переменной, обра баты ваемой в дан ном блоке. При этом на вход 26 подается значение логического нуля, а на вход 9 — значение bo, Вспомогательный операционный блок работает следующим образом.

В исходном состоянии на входы 40, 41, 5, 8, 42 и 43 блока поступают значения унитарного кода 3, значение Ь -1, значение множителя У, значение делителя Z, признак

"Конец операции" и сигнал "Занесение" соответственно.

На второй вход сумматора 31 по модулю

2, поступает (V+2)-разрядный код, содержащий в двух старших разрядах код знака множителя Y, n числовых разрядов кода множителя Y и (V — n) нулей в младших разрядах. На первый вход сумматора 31 по модулю 2 поступает код знака множителя. В результате на выходе сумматора 31 по модулю 2 формируется код модуля множителя, представленный с точностью 2, . Аналогичным образом на выходе сумматора 32 по модулю 2 формируется код модуля делителя, представленный как и множитель с точностью 2 . С выхода сумматора 31 по модулю 2 код модуля множителя поступает на первый вход сумматора 33, на второй вход которого с выхода сумматора 32 по модулю 2 поступает инверсный код модуля делителя. Таким образом на выходе сумматора 33 формируется начальное значение ао, поступающее далее на второй информационный вход мультиплексора 34.

Единичное значение признака "Конец операции", поступающее с входа 42 на уа =.— —

10

15 равляющий вход мультиплексора 34, обеспечивает прохождение кода ао с второго информационного входа мультиплексора 34 на его выход и далее на информационный вход регистра 35. В результате при единичномзначении признака КОНЕЦОПЕРАЦИИ сигнал "Занесение" обеспечивает занесение значения ао в регистр 35. При выполнении k-й итерации М(1, 2, ..., t) значение а -1 с выхода регистра 35 поступает на второй вход сумматора 39, на первый вход которого поступает значение с выхода сумматора 38 по модулю 2. Сумматор 33 по модулю 2 обеспечивает поразрядное сложение по модулю

2 значения, поступающего на его первый вход с выхода сдвигателя 36 с инверсным значением старшего знакового разряда а -1(0).

Значение а -1(0) поступает с выхода элемента НЕ 37, значение на вход которого посту20 пает с выхода знакового (нулевого) разряда регистра 35. На первый вход сдвигателя 36 с входа 40 блока подается унитарный. кодТ, на второй вход с входа 41 блока — значение кода Ь -<, Сдвигатель 36 обеспечивает сдвиг

25 вправо кода, поступающего на его второй вход, на количество разрядов, равное номеру единице в унитарном коде Jk. Старший нулевой разряд сдвигаемого кода при этом размножается. В результате на выходе

30 сдвигателя 36 формируется код Ь -1 2 .

На выходе сумматора 33 формируется в соответствии с выражениями (1) значение

- k а = а -1 — $ Ь -1 2., поступающее на первый информационйый вход мультиплексора

35 34, Нулевое значение признака "Конец операции" обеспечивает прохождение кода а на выход мультиплексора 34 и далее на информационный вход регистра. По сигналу

ЗАНЕСЕНИЕ этот код записывается в ре40 гистр 35 и выдается на выход 44 блока, Блок управления работает следующим образом, На входы 51, 52, 6, 7, 8 и 5.поступают значения bk-1, Bk-1, сигнал ПУСК, ТИ, код

45 делителя Z и код множителя Y соответственно.

Сумматор 48 по модулю 2 формирует. на выходе абсолютную величину кода а -1, поступающего на его первый вход посредством поразрядного сложения по модулю 2

50 каждого разряда кода со знаковым (нулевым) разрядом этого кода, поступающим на второй вход сумматора 48 по модулю 2. Значение с выхода сумматора 48 по модулю 2 поступает на вход узла 49 формирования

55 номера старшей единицы. На вход узла 45 формирования номера старшей единицы поступает значение Ь -1*. Узлы 45 и 49 формируют унитарные коды, содержащие единицу в разряде, номер которого равен меру старшей единицы в присутствую13

1728861

14 унитарный код с выхода узла 45, обеспечивая сдвиг влево на количество разрядов. равное номеруединичного разряда)„вэтом 5

15

30 щем на входе каждого узла коде. На первый управляющий вход сдвигателя 46 поступает унитарном коде другого унитарного кода, поступающего с выхода узла 49 на второй информационный вход сдвигателя 46. Таким образом на выходе сдвигателя 46 формируется унитарный код, содержащий единицу в разряде, номер которого равен разности номеров старших единичных разрядов в кодах -Bk-1! и Ь -1 соответственно. В случае, если номер j».;còàðøåão единичного разряда кода lak->I меньше или равен номеру старшего единичного разряда кода Ьк- на выходе сдвигателя 46 формируется код, содержащий одни нули. Сформированный таким образом код поступает на первый вход узла 47 формирования управляющего сигнала кода, на второй вход которого подается нулевой (знаковый) разряд кода а ->.

На выходе узла и далее на первом выходе

53 блока формируется в соответствии с (2) унитарный код1к, определяющий величину сдвига jk.

На выходах 54, 10, 11 и 55 блока формируются соответственно сигнал "Занесение", признак "Конец операции", признак "Деление на нуль" и признак "Умножение на нуль".

Узел формирования управляющих сигналов работает следующим образом.

На входы 6, 7, 59, 8 и 5 поступают сигнал

ПУСК, ТИ, m старших числовых разрядов кода а -> (п+1)-разрядный код делителя Z u (n+1)-разрядный код множителя соответственно, Если на всех входах первого элемента И 56 присутствуют нулевые значения, на его выходе формируется единичное значение, которое проходя через второй элемент

ИЛИ 57 поступает на выход 10 узла в качестве признака "Конец операции", а также на второй инверсный вход второго элемента И

56, блокируя прохождение через него ТИ.

Третий и четвертый элементы ИЛИ 57 формируют на своих выходах одиночные значения в случае, если на их входах присутствует лишь нулевое значение, Значения с выходов этих элементов поступают на информационные входы первого и второго триггеров 58 соответственно. На вторые управляющие входы этих триггеров подается сигнал ПУСК с входа 6 узла, обеспечивая запоминание сформированных значений признаков "Деление на нуль" и "Умножение на нуль" соответственно в момент начала операции и сохранение этих признаков до появления следующего сигнала ПУСК. Значения с вы35 .40

55 ходов этих триггеров поступают на выходы

11 и 55 узла, а также на второй и третий входы второго элемента ИЛИ 57, формируя на его выходе соответствующее значение признака "Конец операции".

Появление на первом входе первого элемента ИЛИ 57 единичного значения сигнала "Пуск" обеспечиваетформирование на его выходе сигнала "Занесение", который затем может формироваться на основе ТИ при нулевом значении признака "Конец операции". Сигнал "Занесение" во втором случае формируется на выходе второго элемента И 56 и далее через второй вход первого элемента ИЛИ 57.

Узел формирования управляющего кода работает следующим образом.

На входы 62 и 63 подаются значения

m-разрядного унитарного кода и значение нулевого знакового разряда кода а -> соответственно.

В случае, если на входе 62 присутствует код, содержащий только нулевые значения, на выходе первого элемента ИЛИ 60 формируется единичное значение, которое поступает на первый вход первого. элемента И 61, на второй вход которого подается значение нулевого (знакового) разряда кода а -<. Таким образом, величина сдвига jk будет сформирована в соответствии с (2). Второй. элемент И 61 формирует единичное значение в случае, если на входах 62 и 63 одновременно присутствуют только нулевые значения, что соответствует ситуации j,.-, =

= jk2 и Bk 1(0) = О. При этом унитарный код

3k содержит единицу в нулевом разряде, что определяет передачу информации без сдвига.

Таким образом,-положительный эффект предлагаемого устройства заключается в расширении функциональных возможностей.

Формула изобретения

1, Устройство для выполнения векторно-скалярных операций над действительными числами, содержащее (+1) операционных блоков (L — количество компонентов векторного операнда) и блок управления, причем вход I ãо компонента векторного операнда устройства (1"7с{1, 2, ..., Ц) соединен с первым информационным входом I-го операционного блока, первый выход которого соединен с выходом I-ro компонента вектора результата устройства, а второй выход — с выходом 1-ro признака переполнения устройства, вход делителя устройства соединен с первым информационным входом (I+1)-го операционного блока, первый выход которого соединен с входом

16

1728861

2. Устройство по п.1, о т л и ч а ю щ е е с я тем, что операционный блок содержит 50

55 признака делителя блока управления, вход запуска и тактовый вход которого соединен с входом запуска и тактовым входом устройства соответственно, выход признака деления на нуль которого соединен с первым выходом блока управления, второй выход которого соединен с выходом признака конца операции устройства и входом разрешения счета каждого операционного блока, второй информационный вход каждого операционного блока соединен с третьим выходом блока управления, четвертый выход которого соединен с входами разрешения записи всех операционных блоков, о т л ич а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет выХ полнения операции вида и = — Y, B него введены вспомогательный операционный блок и элемент НЕРАВНОЗНАЧНОСТЬ, выход которого соединен с входом формирователя знака 1-го операционного блока, вход формирования знака (L+1)-го операционного блока соединен с входом логического нуля устройства, вход множителя которого соединен с входом признака множителя блока управления и первым информационным входом вспомогательного операционного блока, второй информационный вход которого соединен с входами делителя устройства и блока управления, вход промежуточного кода которого соединен с выходом вспомогательного операционного блока и третьими информационными входами всех операционных блоков, вход признака умножения на нуль которых соединены с пятым выходом блока управления, второй, третий и четвертый выходы которого соединены соответственно с входом разрешения счета, третьим информационным входом и входом разрешения записи вспомогательного операционного блока, вход делителя которого соединен с выходом (L+1)-го операционного блока, входы знаковых разрядов множителя и делителя устройства соединены соответственно с первым и вторым входами элемента НЕРАВНОЗНАЧНОСТЬ. два сумматора по модулю 2, мультиплексор, регистр, сдвигатель, два элемента И, элемент ИЛИ, элемент РАВНОЗНАЧНОСТЬ, сумматор и элемент НЕ, выход которого соединен с вторым выходом блока, первый выход которого соединен с выходом первого элемента И, первый инверсный вход которого соединен с входом признака умножения на нуль блока, второй информа5

45 ционный вход которого соединен с входом управления сдвигом сдвигателя, информационный вход которого соединен с выходом регистра, входом первого слагаемого сумматора и вторым входом первого элемента

И, выходы знаковых разрядов регистра соединены с первым и вторым входами элемента РАВНОЗНАЧНОСТЬ, выход которого соединен с входом элемента НЕ и первым входом элемента ИЛИ, второй вход которого соединен с третьим информационным входом блока и входом первого слагаемого первого сумматора по модулю 2, вход второ . го слагаемого которого соединен с выходом сдвигателя, а выход — с входом второго слагаемого сумматора, выход которого соединен с первым информационным входом мультиплексора, второй информационный вход. которого соединен с выходом второго сумматора по модулю 2, входы первого и второго. слагаемых которого соединены соответственно с входом формирования знака и первым информационным входом блока, вход разрешения счета которого соединен с третьим входом элемента ИЛИ и управляющим входом мультиплексора, выход которого соединен с информационным входом регистра, вход записи которого соединен с выходом второго элемента И, первый и второй входы которого соединены соответственно с входом разрешения записи блока и выходом элемента ИЛИ.

3. Устройство по п.1, о т л и ч а ю щ е ес я тем, что вспомогательный операционный блок содержит три сумматора по модулю 2, два сумматора, мультиплексор, регистр, сдвигатель и элемент НЕ, выход которого соединен с входом первого слагаемого первого сумматора по модулю 2,.вход второго слагаемого которого соединен с выходом сдвигателя, вход управления сдвигом и информационный вход которого соединен соответственно с третьим информационным входом и входом делителя блока, первый и второй информационные входы которого соединены соответственно с входами слагаемых второго и третьего сумматоров по модулю 2, выходы которых соединены соответственно с входами первого и второго слагаемых первого сумматора, выход. которого соединен с первым информационным входом мультиплексора, второй информационный - .. вход которого соединен с выходом второго сумматора, вход первого слагаемого которого соединен с выходом первого сумматора по модулю 2, а вход второго слагаемого — с входом элемента НЕ, выходом блока и выходом . регистра, информационный вход которого соединен с выходом мультиплексора, управля17

1728861

55 ющий вход которого соединен с входом разрешения счета блока, вход разрешения запиI ! си которого соединен с входом записи регистра.

1

I I l

1728861

Фиг. 2

1728861

ФиГ. 5

1728861

ЯО

Фиг. 6

35

45

Редактор Н.Химчук

Заказ 1409 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб„4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

623

Ю2.2

Составитель А.Марковский

Техред М.Моргентал Корректор Н.Ревская

Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами Устройство для выполнения векторно-скалярных операций над действительными числами 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и предназначено для выполнения операции умножения кодов без знаков, операции умножения в прямом коде , операции деления в прямом коде с авто9 (at) матическим определением делимого и делителя не меньшего делимого по модулю и операции деления в прямом коде с заданными делимым и делителем

Изобретение относится к специализированным устройствам вычислительной техники и может быть использовано в кодирующих и декодирующих устройствах, работающих с элементами конечных полей полиномов GF(2m) при m S 3, например в устройствах системы компакт-диск

Изобретение относится к цифровой вычислительной технике и предназначено для использования в универсальных и специализированных вычислительных устройствах

Изобретение относится к вычислительной технике, в частности к устройствам обработки массивов данных, представленных в формах как с фиксированной, так и с плавающей запятой

Изобретение относится к вычислительной технике и может быть использовано в универсальных и специализированных вычислительных системах для аппаратной реализации параллельного деления или умножения чисел, представленных в прямом коде в форме с фиксированной запятой

Изобретение относится к вычислительной технике и может быть использовано варифметических блоках

Изобретение относится к вычислительной технике и позволяет вычислять частное от деления на константу 2 -1 на комбинационной схеме, т.е

Изобретение относится к вычислительной технике и может быть использовано при разработке быстродействующих устройств умножения чирел, удобных для изготовления с применением БИС и СБИС, Цельюизобретения является повышение достоверности получаемого результата и расширение функциональных возможностей устройства за счет умножения 2п-разрядных сомножителей

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков

Изобретение относится к автоматике и вычислительной технике и может быть использовано в вычислительных машинах и устройствах, функционирующих в системе остаточных классов

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда

Изобретение относится к цифровым умножителям и предназначено для умножения цифрового сигнала (ЦС) на сигнал в форме периодической волны, преимущественно синусоидальной

Изобретение относится к области вычислительной техники и может быть использовано для построения систем передачи и переработки дискретной информации

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых устройств умножения в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для синтеза арифметико-логических устройств, для создания быстродействующих и высокопроизводительных цифровых систем, выполняющих операцию деления чисел в прямых кодах

Изобретение относится к вычислительной технике и может быть использовано для построения вычислительных систем с повышенной достоверностью выдаваемых данных

Изобретение относится к области устройств обработки, соответствующего программного обеспечения и программных последовательностей, которые выполняют математические операции
Наверх