Устройство формирования сигналов управления динамической памятью

 

Изобретение относится к импульсной технике и может быть использовано для формирования сигналов управления динамической памятью. Целью изобретения является упрощение устройства за счет обеспечения возможности привязки управляющих сигналов к началу телевизионной строки. Для этого в устройство, содержащее регистр сдвига и триггер, введены два делителя , два триггера и соответствующие связи . 2 ил.

(l9) (11) СОЮЗ СОВЕТСКИХ сОциАлистических

РЕСПУБЛИК (я)5 G 06 F 12/08

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4801905/24 (22) 29.12.89 (46) 15.06.92. Бюл. № 22 (71) Научно-исследовательский институт промышленного телевидения "Растр" (72) B.È.Èâàíoâ и Н.П.Корнышев (53) 681.325 (088.8) (56) Патент ФРГ № 3311948AI, кл. 6 11 С 7/00, 1984.

Патент Великобритании ¹ 2138130, кл. G 11 С 5/02, G 06 F 12/08, 1984.

Изобретение относится к устройствам управления динамической памятью и может быть использовано для управления динамической памятью при записи в нее кадра телевизионного изображения.

Известно устройство для регенерации динамической памяти, содержащее процессор, блок управления, декодер адреса, вентили ввода-вывода, мультиплексор.

Недостатком устройства является его сложность, Наиболее близким по технической сущности к предлагаемому является устройство для формирования сигналов управления, содержащее первый регистр, дешифратор, пять элементов И вЂ” НЕ, дваэлемента И, ИЛИ, три D-триггера, регистр сдвига, состоящий из 3 последовательно соединенных D-триггеров,. три калиброванные линии задержки

D-типа, Выход первого регистра подключен к дешифратору, выход которого подключен через первый и второй элементы И-НЕ к регистру сдвига и к первому элементу И. (54) УСТРОЙСТВО ФОРМИРОВАНИЯ СИГНАЛОВ УПРАВЛЕНИЯ ДИНАМИЧЕСКОЙ

ПАМЯТЬЮ (57) Изобретение относится к импульсной технике и может быть использовано для формирования сигналов управления динамической памятью. Целью изобретения является упрощение устройства за счет обеспечения возможности привязки управляющих сигналов к началу телевизионной строки. Для этого в устройство, содержащее регистр сдвига и триггер, введены два делителя, два триггера и соответствующие связи. 2 ил.

Второй вход этого элемента соединен с выходом первого разряда регистра, а выход— с первым D-триггером, выход которого соединен с вторым D-триггером, вторым элементом И и вторым входом элемента И вЂ” НЕ.

Второй разряд регистра сдвига через элемент ИЛИ подключен к третьему 0-триггеру, выход которого непосредственно и через линию задержки подключен к входам третьего элемента И вЂ”.НЕ. Выход регистра сдвига соединен с третьим выходом второго элемента И вЂ” HE и с вторым входом третьего элемента И-НЕ, выход которого соединен с входом четвертого элемента И-НЕ.

Выходными сигналами устройства являются сигналы .выборки адреса строк RAS, сигналы выборки столбцов CAS, сигнал записи WE.

Входным сигналом является сигнал тактовой частоты СК, из которого путем задержки формируются тактовые сигналы СКД1 и

СКД2, Сигнал СКД1 поступает на тактовый вход первого D-триггера, а сигнал СКД2 ис1741141

55 пользуется для занесения адреса в адресный буфер.

Недостатками устройства явля ются отсутствие привязки его работы к телевизионному синхросигналу, сложность и большие аппаратные затраты.

Цель изобретения — упрощение устройства за счет привязки сигналов управления динамической памятью к телевизионному синхросигналу, Устройство позволяет формировать сигналы управления выборкой CAS, RAS, а также сигналы для стробирования адреса

СТРОБ RAS и СТРОБ CAS таким образом, что фронты сигналов RAS и CAS, по которым происходит занесение адресов в буферы динамйческой памяти, находятся посредине временных интервалов, соответствующих стробирующим сигналам СТРОБ RAS, и

СТРОБ CAS. Кроме того сигналы RAS, CAS, СТРОБ RAS, WE, СТРОБ CAS за счет установки первого и второго делителей привязываютсяя к телевизионному синхросигналу.

На фиг, 1 изображена структурная схема устройства; на фиг, 2 — временные диаграммы.

Устройство содержит первый 1 и второй

2 делители, регистр 3 сдвига, первый 4, второй 5 и третий 6 триггеры.

Устройство работает следующим образом (см. фиг, 2);

Сигнал тактовой частоты Эдиагр (а) с информационного входа устройства поступает на синхровходы регистра 3 и триггера

4, а также нэ информационные входы делителей 1 и 2. С входа строчного синхроимпульса устройства на синхровходы обоих делителей поступают строчные синхроимпульсы (к), обеспечивая установку делителя в исходное состояние перед началом каждой телевизионной строки, Делитель 1 вырабатывает последовательность импульсов (б), передние фронты которых привязаны к отрицательным фронтам тактовых сигналов.. Делитель 2 вырабатывает последовательность импульсов (в), передние фронты которых привязаны к положительным фронтам тактовых сигналов. Эта последовательность поступает на выход разрешения обращения к строке динамической памяти устройства. Триггер 4, задерживая данную последовательность на один такт, выраба5

50 тывает сигнал, поступающий на выход разрешения обращения к столбцу динамической памяти устройства (г), Регистр 3 формирует сигналы (д, е, ж) из сигнала, поступающего íà его информационный вход с выхода делителя 1.

Импульсы с второго выхода регистра (e) поступают на выход разрешения "Записьчтение" устройства, Сигнал с третьего выхода регистра 3 (ж) используется для установки в единицу триггеров 5 и 6. Для сброса триггера 5 используется сигнал с первого выхода регистра 3 (д), Для сброса триггера 6 используется сигнал с выхода делителя 1.

Триггеры 5 и 6 вырабатывают сигналы, поступающие на выходы выборки столбца и выборки строки устройства (диагр. З,И,)

Формула изобретения

Устройство формирования сигналов управления динамической памятью при записи телевизионного сигнала, содержащее регистр сдвига и первый триггер, причем синхровходы регистра и триггера обьединень: и являются входом задания тактовой частоты устройства, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства за счет обеспечения возможности привязки управляющих сигналов к началу телевизионной строки, в него введены два делителя, второй и третий триггеры, причем вход сброса второго триггера соединен с первым разрядным выходом регистра сдвига, второй разрядный выход которого является выходом разрешения записи-чтения устройства, а третий разрядный выход соединен с входами установки в "1" второго и третьего триггеров, выходы которых являются соот- ветственно выходами выборки столбца и строки устройства, вход сброса третьего триггера соединен с информационным входом регистра сдвига и с выходом первого делителя, синхровходы делителей объединены и являются входом строчного синхроимпульса устройства, выход второго делителя соединен с информационным входом первого триггера и является выходом разрешения обращения к строке динамической памяти устройства, выход первого триггера является выходом разрешения обращения к столбцу динамической памяти устройства.

1741141 аког мчи р обращения к ствол е динамической помята лтроЯ РА $

Pmpose Д48

Редактор И.Касарда

Корректор В.Гирняк

Заказ 2086 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская,наб„4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Составитель В.Иванов

Техред М.Моргентал

Воlлоа рО3/7 еа е <у аОРасБ)цРенае (ие) L"Úðî жЫ гинх аоилцлбС

Устройство формирования сигналов управления динамической памятью Устройство формирования сигналов управления динамической памятью Устройство формирования сигналов управления динамической памятью 

 

Похожие патенты:

Изобретение относится к вычислительной технике, может быть использовано при построении систем памяти ЭВМ и поэволнет расширить функциональные возможности путем обеспечения произнольного отображения виртуальных страниц на физические

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для организации работы двух вычислительных машин с общей памятью

Изобретение относится к вычислительной технике и может использоваться для расширения непосредственно адресуемой памяти микропроцессора 580 ИК 80

Изобретение относится к вычислительной технике и может быть использовано для адресации памяти при ускоренной реализации автоматных отображений

Изобретение относится к вычислительной технике и может быть использовано в системах на основе микроЭВМ

Изобретение относится к цифровой вычислительной технике и может быть использовано в вычислительных системах для организации виртуальной памяти

Изобретение относится к вычислительной технике и может быть использовано для увеличения объема оперативной памяти при построении цифровых систем обработки данных на базе мини-(микро)-ЭВМ

Изобретение относится к области вычислительной техники и может использовано для построения систем оперативной памяти микроЭВМ большой информационной емкости

Изобретение относится к вычислительной технике

Изобретение относится к компьютерным системам, в частности к способу выполнения операций считывания из памяти в симметричных мультипроцессорных компьютерных системах

Изобретение относится к системам передачи информации, например, через сеть Интернет
Изобретение относится к вычислительной технике, в частности к работе в сети Интернет

Изобретение относится к области процессоров и, в частности, к технике обеспечения структуры совместно используемой кэш-памяти

Изобретение относится к системам обработки данных

Изобретение относится к вычислительной технике

Изобретение относится к области вычислительной техники и может быть использовано для построения множества защищенных виртуальных сетей
Наверх