Выходной узел тестера для контроля цифровых блоков

 

Изобретение относится к вычислительной технике и может быть использовано в системах автоматизации диагностирования цифровых блоков ЭВМ. Цель изобретения - повышение надежности защиты узла от перегрузок - достигается за счет сокращения времени воздействия больших токов на выходные ключи. Выходной узел тестера для контроля цифровых блоков содержит ключи 1 и 2, элементы И 3 и 4, элемент 5 сравнения, элемент ИЛИ 6, формирователь 7 импульсов, информационную входную шину 8, входную шину 9 управления, выходной контакт 10, шины 11 и 12 логической единицы и логического нуля соответственно. 1 з.п. ф-лы, 3 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (51)5 G 06 F 11/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4322672/63 (22) 05,10,87 (46) 15.01.93. Бюл. ЛЬ 2 (71) Дальневосточный филиал Научно-исследовательского института "Аргон" (72) С.С,Марченко (56) Авторское свидетельство СССР

N822190,,кл. G 06 F 11/00, 1979.

Авторское свидетельство СССР

N 940090, кл. G 01 R 31/28, 1980, Авторское свидетельство СССР

N651274,,кл. G 01 R 31/00, 1977. (54) ВЫХОДНОЙ УЗЕЛ TECTEPA ДЛЯ KQHТРОЛЯ ЦИФРОВЫХ БЛОКОВ

ЯЛ, » 1788516 А1 (57) Изобретение относится к вычислительной технике и может быть использовано в системах автоматизации диагностирования цифровых блоков 3ВМ. Цель изобретения— повышение надежности защиты узла от перегрузок — достигается за счет сокращения времени воздействия больших токов на выходные ключи. Выходной узел тестера для контроля цифровых блоков содержит ключи

1 и 2, элементы И 3 и 4, элемент 5 сравнения, элемент ИЛИ 6, формирователь 7 импульсов, информационную входную шину 8, входную шину 9 управления, выходной контакт 10, шины 11 и 12 логической единицы и логического нуля соответственно, 1 з.п. ф-лы, 3 ил.

1788516

35

45

Изобретение относится к области вычислительной техники и может быть использовано в системах автоматизации диагностирования цифровых блоков ЭВМ.

Известен выходной узел тестера для контроля логических устройств, содержащий первый и второй ключи, два вентиля, триггер, элемент сравнения, первый и второй резисторы, третий и четвертый ключи, инвертор, сумматор, пять входных и две вы- 10 ходных шины с их связями.

Устройство является сложным и обладает ограниченными функциональными возможностями, так как предназначено для тестеров, контролирующих микросхемы с

КМОП технологией изготовления.

Известен выходной узел тестера для контроля логических блоков, содержащий первый и второй ключи, первый и второй вентили, элемент сравнения, триггер, элемент И вЂ” НЕ, шесть входных и три выходных шины с их связями.

Недостатком этого устройства является его относительная сложность.

Наиболее близким по своей технической сущности к предлагаемому изобретению является выходной узел тестера для контроля логических устройств, содержащий два ключа, два элемента И и элемент сравнения, выходы ключей подсоединены к выходному контакту и к первому входу элемента сравнения, первые входы первого и второго ключей соединены соответственно с шинами логической единицы и логического нуля, а вторые входы — с выходами соответственно первого и второго элементов И, первая входная шина подключена ко второму входу элемента сравнения, к первому входу первого элемента И и через инвертор к первому входу второго элемента И, а вторые входы элементов И связаны со второй входной шиной, Узел содержит также триггер, выход которого соединен с третьими входами элементов И, выход элемента сравнения соединен с 0-входом триггера, С-вход которого подключен к шине синхронизаций, " а инверсный S-вход связан со второй входной шиной.

НедОстаток этого устройства заключается в ненадежной защите ключей узла от перегрузок при случайном замыкании выходной шины узла с шиной питания, Управление отключением ключей узла осуществляется через 0-триггер, запись информации в который производится по фронту импульса синхронизации, Так как D-триггер изменяет свое состояние только через период следования синхроимпульсов, то в течение этого периода через ключи узла будет протекать значительный сквозной ток, который может вызвать повреждение ключей узла.

Цель изобретения — повышение надежности защиты устройства от перегрузок за счет сокращения времени воздействия больших токов на выходные ключи, Указанная цель достигается тем, что в выходной узел тестера для контроля цифровых блоков, содержащий два ключа, два элемента И и элемент сравнения, выходы ключей подсоединены к выходному контакту и к первому входу элемента сравнения, первые входы первого и второго ключей соединены соответственно с шинами логической единицы и логического нуля, в вторые входы — с выходами соответственно первого и второго элементов И, первая входная шина подключена ко второму входу элемента сравнения, к первому входу первого элемента И и через инвертор к первому входу второго элемента И, а вторые входы элементов И связаны со второй входной шиной, введены формирователь импульсов и элемент ИЛИ, выход которого подсоединен к третим входам элементов И, первый вход— к выходу элемента сравнения, а второй вход — к выходу формирователя импульсов, первый и второй входы которого соединены с первой и второй входными LUMHBMvl соответственно. Формирователь импульсов содержит два элемента сравнения и инвертирующий элемент задержки, входы первого элемента сравнения являются входами формирователя импульсов, выход первого элемента сравнения связан с одним из входов второго элемента сравнения непосредственно и через инвертирующий элемент задержки— со вторым входом второго элемента сравнения, выход которого является выходом формирователя импульсов.

Введение в состав устройства вместо

D-триггера, имеющегося в прототипе, формирователя импульсов и элемента ИЛИ с их связями обеспечивает асинхронное срабатывание защиты выходных ключей от перегрузок, т.е, повышается надежность защиты устройства от перегрузок.

На фиг, 1 показана блок-схема выходного узла тестера; на флг. 2 — схема формирователя импульсов; на фиг. 3 — временная диаграмма работы выходного узла..

Выходной узел тестера, блок-схема которого приведена на фиг. 1, содержит ключи

1 и 2, элементы И 3 и И 4, элемент 5 сравнения, элемент ИЛИ 6. формирователь 7 импульсов, информационную входную шину 8. входную шину 9 управления. выходной контакт 10, шины 11, 12 логической единицы и логического нуля, проверяемый цифровой

1788516 блок 14, вывод 13 которого подключен к выходному контакту 10 узла.

Выходы ключей 1 и 2 подсоединены к выходному контакту 10 узла и к первому входу элемента 5 сравнения, первые входы 5 ключей 1 и 2 соединены соответственно с шиной 11 логической единицы и с шиной 12 логического нуля, а вторые входы ключей 1 и 2 соединены соответственно с выходами элементов И 3 и И 4. Входная шина 8 под- 10 ключена ко второму входу элемента 5 сравнения, к первому входу формирователя 7 импульсов, к первому входу элемента И 3 и через инвертор к первому входу элемента И

4. Входная шина 9 подключена ко второму 15 входу формирователя 7 импульсов и ко вторым входам элементов И 3 и И 4, Выход формирователя 7 импульсов и выход элемента 5 сравнения соединены соответственно со вторым и первым входами 2р элемента ИЛИ 6, выход которого подсоединен к третьим входам элементов И 3 и И 4, Формирователь 7 импульсов содержит элементы сравнения 15 и 16 и инвертирующий элемент 17 задержки, Входы элемента 25

15 сравнения являются входами формирователя 7 импульсов. Выход элемента 15 сравнения связан с первым входом элемента 16 сравнения непосредственно и через инвертирующий элемент 17 задержки со вторым входом элемента 16 сравнения, вы- 30 ход которого является выходом формирователя 7 импульсов.

Работает устройство следующим образом, Если вывод 13 проверяемого цифрового 35 блока 14 является выходным, то на шину 9 управления подается уровень логического нуля и на выходах элементов И 3 и И 4 устанавливаются логические уровни нуля, которые обеспечивают непроводящее со- 40 стояние ключей 1 и 2. В этом состоянии на выходе устройства устанавливается высокое выходное сопряжение.

Если вывод 13 цифрового блока 14 является входным, то на шину 9 управления по- 45 дается уровень логической единицы, а на входную шину 8 — двоичная тестовая информация, При подаче на шину 8 уровня логической единицы на выходе элемента И 3 устанавливается уровень логической единицы, а на выходе э1емента И 4 — уровень 50 логического нуля, ключ 2 переходит в непроводящее состояние, а ключ 1 — в проводящее.

Изменение уровня сигнала на шине 9 вызывает появление на выходе формирова- 55 теля 7 короткого единичного импульса, который устанавливает на выходном контакте

10 уровень, соответствующий сигналу на шине 8, т.е. логической единице, Логическая единица с контакта 10 поступает на вывод

13 проверяемого цифрового блока 14.

При подаче на шину 8 уровня логического нуля на выходе элемента И 4 появляется уровень логической единицы, а на выходе элемента И 3 — уровень логического нуля, Изменение уровня сигнала на шине 8 вызывает появление на выходе формирователя 7 короткого единичного импульса, который через элемент ИЛИ 6 поступает на входы элементов И 3 и И 4. Ключ 1 переходит в непроводящее состояние, а ключ 2 — в проводящее состояние, и уровень логического нуля с шины 12 поступает на контакт 10 узла и на вывод 13 блока 14. На выходе элемента

5 сравнения появляется уровень логической единицы, который через элементы ИЛИ 6 и

И 4 обеспечивает на контакте 10 узла уровень логическОго нуля.

Если блок 14 неисправен и причиной неисправности является замыкание вывода

13 с одной из шин источника питания блока

14, то логический уровень, соответствующий входной информации на шине 8, не сможет установиться на контакте 10 узла.

На выходе элемента 5:равнения появится уровень логического нуля, который через элемент ИЛИ 6 и элементы И 3 и И 4 установит ключи 1 и 2 в непроводящее состояние.

При изменении информации на шине 8 формирователь 7 вырабатывает короткий импульс. Если уровни сигналов на выходном контакте 10 узла и на входной шине 8 не совпадают, то ключи 1 или 2 открываются только на время, определяемое длительностью импульса на выходе формирователя 7 импульсов, Если информация на входной шине 8 не изменяется, а при поиске неисправности с помощью когда происходит замыкание вывода 13 блока 14 с одной из шин питания, то ключи 1 и 2 переводятся в непроводящее состояние сигналом с выхода элемента 5 сравнения практически без задержки.

Различные режимы работы узла показаны на временной диаграмме на фиг 3.

В такте 0 показано исходное состояние элементов узла.

В тактах 1 и 11 показана передача информации с входной шины 8 на выходной контакт 10. В тактах ill u IY приведены примеры замыкания с шинами питания контакта 10 узла в промежутках между моментами изменения информации на входной шине 8, а в тактах Y — Yll — замыкание выходного контакта 10 узла с одной из шин питания.

Пунктирной линией условно обозначено непроводящее состояние выходных ключей 1 и 2 узла.

1788516

Использование в предложенном узле формирователя 7 импульсов и элемента

ИЛИ 6 вместо D-триггера, имеющегося в прототипе, обеспечивает такое функционирование узла, при котором любое изменение уровня сигнала на какой-либо из входных шин вызывает обязательное включение одного из ключей на время, определяемое длительностью импульса на выходе формирователя 7 импульсов, и дальнейшее удержание этого ключа во включенном состоянии только в случае равенства сигналов на одной из входных шин узла и на его выходной шине (контакте 10).

Следовательно, предложенное техническое решение обеспечивает достижение положительного эффекта, заключающегося в повышении надежности защиты устройства от перегрузок.

Формула изобретения

1, Выходной узел тестера для контроля цифровых блоков, содержащий два ключа, два элемента И и элемент сравнения, выходы ключей подсоединены к выходному контакту и к первому входу элемента сравнения, первые входы первого и второго ключей соединены соответственно с шинами логической единицы и логического нуля. а вторые входы — с выходами соответственно первого и второго элементов И, первая входная шина подключена к второму входу элемента сравнения, к первому входу первого элемента И

5 и через инвертор к первому входу второго элемента И, а вторые входы элементов И связаны с второй входной шиной, о т л и ч а юшийся тем, что, с целью повышения надежности защиты узла от перегрузок, в

10 него введены формирователь импульсов и элемент ИЛИ, выход которого подсоединен к третьим входам элементов И, первый вход — к выходу элемента сравнения, а второй вход — к выходу формирователя импульсов, 15 первый и второй входы которого соединены с первой и второй входными шинами соответственно.

2, Выходной узел тестера по п. 1, о т л ич а ю шийся тем, что формирователь

20 импульсов содержит два элемента сравнения и инвертирующий элемент задержки. входы первого элемента сравнения являются входами формирователя импульсов, выхбд первого элемента сравнения связан с

25 одним из входов второго элемента сравнения непосредственно и через инвертирующий элемент — с вторым входом второго элемента сравнения, выход которого является выходом формирователя импульсов, 30

1788516 нина 9 п.ина 8 выход эгем.5 контакт 0

40

50

Редактор

Заказ 73 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 выход форм. 7 такты работы

Составитель С.Марченко

Техред М.Моргентал Корректор М.Максимишинец

Выходной узел тестера для контроля цифровых блоков Выходной узел тестера для контроля цифровых блоков Выходной узел тестера для контроля цифровых блоков Выходной узел тестера для контроля цифровых блоков Выходной узел тестера для контроля цифровых блоков 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано для контроля последовательности потенциальных сигналов

Изобретение относится к вычислительной технике и может быть использовано при разработке быстродействующих устройств для деления чисел с контролем по четности

Изобретение относится к области вычислительной техники и может быть применено в высокопроизводительных системах обработки информации

Изобретение относится к вычислительной технике, в частности к устройствам для обмена информацией между процессором и абонентами через буфер в многопроцессорной системе с ее отображением на дисплее, и может быть использовано при построении программируемых многопроцессорных контроллеров

Изобретение относится к области автоматики и вычислительной техники, в частности к устройствам для контроля электрического монтажа

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем

Изобретение относится к цифровой вычислительной технике и предназначено для использования в транспьютерных системах

Изобретение относится к вычислительной технике и автоматике и может быть использовано при построении средств контроля и диагностирования дискретных блоков радиоэлектронной аппаратуры

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к устройствам для поддержания работоспособности процессора в системах контроля и управления различными объектами газовой, нефтяной промышленности и тепло- и гидроэнергетики

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д
Наверх