Декадный счетчик с переменным коэффициентомпересчета

 

б П И С А H И Е 298074

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

Заявлено 23.1Х.1969 (№ 1360922/18-24) с присоединением заявки №

Приоритет

Опубликовано 11.ill.1971. Бюллетень ¹ 10

Дата опубликования описания 21 V.1971

МПК H 03k 23/00

Комитет по делам изобретений и открытий прн Совете Министров

СССР

УДК 621.374.32(088.8) 1

Авторы изобретения. В. Васильев, А. Б. Кметь, Г. Е. Пухов и М. А. Ракой.

Физико-механический институт АН Украинской ССР, Заявитель

ДЕКАДНЫЙ СЧЕТЧИК С ПЕРЕМЕННЫМ КОЭФФИЦИЕНТОМ

П EP ECЧ ЕТА

4 5

7 8 9

Состояние

5 6 7

Цифра системы счисления

2 3

Устройство относится к области цифровой измерительной и вычислительной техники.

Декадные счетчики с переменным коэффициентом пересчета, содержащие входные устройства, ячейки памяти, одноразрядные счетчики и логические элементы «И», известны.

К недостаткам известных счетчиков относится их ограниченный коэффициент пересчета.

Предложенный декадный счетчик отличается от известных тем, что в нем выходы ячейки памяти соединены соответственно с задающими входами всех одноразрядных счетчиков и входами логических элементов «И» всех разрядов, кроме последнего, входы которого подключены к выходам всех одноразрядных счетчиков, а выход — к их входам сброса.

На фиг. 1 приведена блок-схема декадного счетчика с переменным коэффициентом пересчета; на фиг. 2 —,диаграмма работы счетчика, Импульсы с фазо-импульсных выходов п,-разрядной ячейки памяти поступают на заСчетчик импульсов состоит из входного устройства 1, и одноразрядных счетчиков 2, и логических элементов «И» 8 и и-разрядной ячейки памяти 4.

Многоразрядная ячейка памяти представляет собой десятичный счетчик, выполненный

Н8 фазо-импульсных многоустойчивых элементах с 12 устойчивыми состояниями. Для выделения одного импульса переноса используется

1О одно дополнительное состояние (первое по таблице) и еще одно состояние сверх того (12 по таблице), так как многоустойчивые элементы являются ациклическими. При этом первое состояние является запрещенным и никогда

15 не достигается при работе счетчика, а двенадцатое состояние является квазиустойчивым и при достижении его элемент самостоятельно переходит в состояние 2, соответствующее О. Соответствие состояний многоустойчи20 вых элементов цифрам десятичной системы счисления показано в таблице. дающие входы одноразрядных счетчиков соответствуюгпих вазрядов в качестве опорных

208074 (9... 99 — k... ji).

УпРа3лвощий последовательностей, несущих фазовые признаки чисел, записанных в каждом разряде ячейки памяти, что при указанном соединении одноразрядных счетчиков и схем совпадения обеспечивает задаваемый коэффициент пересчета.

Пусть в ячейке памяти записано число

k... j i (где 1 — число единиц, j — число десятков и т. д.) .

При поступлении счетных импульсов счетчик работает по десятичной системе счисления. При этом последовательность импульсов на фазо-импульсном выходе первого разряда совпадает с основной опорной последовательностью при приходе (9 — i)-го импульса счета, и это совпадение повторяется через каждые 10 импульсов, начиная с (9 — 1) импульсов. Последовательность импульсов на фазоимпульсном выходе второго разряда совпадает с основной опорной последовательностью при появлении ((9 — j) ° 10) импульса счета, и это совпадение сохраняется до изменения состояния второго разряда. Это состояние повторяется через каждые сто импульсов и аналогично в следующих разрядах, пока не будет достигнуто число (9 — k ... 9 — j, 9 — i). и

При достижении этого числа импульсы на выходах всех разрядов совпадут с импульсами опорной последовательности, что приводит к срабатыванию элемента «И» и-ro разряда, выход которого производит сброс во всех разрядах. При этом счетчик устанавливается в нуль, а на выходе его формируется выходной импульс. Следовательно счетчик работает с коэффициентом пересчета

Фиг. 2 иллюстрирует работу двухразрядного счетчика, коэффициент пересчета которого может перестраиваться от 1 до 99.

На фиг. 2 L «, и Уоп, — напряжения, подаваемые на задающие входы соответственно первого и второго разрядов с ячейки памяти;

0 0

10 Уф, и Уф — напряжения на фазо-импульсных выходах счетчика соответственно в первом и во втором разрядах до прихода первого счетного импульса;

Уф„Уф,, ... Уф,... Уф, — напряжения на

1 2 10 0

15 фазо-импульсном выходе первого разряда после прихода соответственно первого, второго ..., десятого, ... i-го импульсов счета;

U1 — импульс переноса из первого во второй разряд;

20 U„» импульс на выходе счетчика после прихода шестнадцатого счетного импульса.

Предмет изобретения

Декадный счетчик с переменным коэффи25 циентом пересчета, содержащий входное устройство, ячейку памяти, одноразрядные счетчики и логические элементы «И», отличающийся тем, что, с целью .получения произвольного управляемого коэффициента пересчета, в нем

30 выходы ячейки памяти соединены соответственно с задающими входами всех одноразрядных счетчиков и входами логических элементов «И» всех разрядов, кроме последнего, входы которого подключены к выходам всех

З5 одноразрядных счетчиков, а выход — к их входам сброса.

298014

Uon, о

Ug, U@, Uq7, ./

Vpqq

Редактор Л. А. Утехина

Заказ 1237/12 Изд. № 546 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель Д. А. Гречинский

Техред Л. Л, Евдоиов

Корректоры: A. Абрамова и М. Коробова

Декадный счетчик с переменным коэффициентомпересчета Декадный счетчик с переменным коэффициентомпересчета Декадный счетчик с переменным коэффициентомпересчета 

 

Наверх