Устройство для деления количества последовательных импульсов

 

О П И С А Н И Е 304706

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства Х

Заявлено 08.IV.1968 (лю 1230637/18-24) с присоединением заявки М

Приоритет

Опубликовано 25. т/.1971. Бюллетень Ne 17

Дата опубликования описания 07Л 11.1971

МГ1К Н 03k 23/24

Комитет по делам изобретений и открытий при Совете Министров

СССР

УДК 621.374.44(088.8) Авторы изобретения С. Е. Рогава, Ю. С, Манукян, А. А. Мучиаури и Р. М. Жвания

Заявитель

УСТРОЙСТВО ДЛЯ ДЕЛЕНИЯ КОЛИЧЕСТВА ПОСЛЕДОВАТЕЛЬНЫХ ИМПУЛЬСОВ

Изобретение относится к области дискретной вычислительной техники и предназначено для использования в системах обработки информации и управления.

Известны устройства для деления количества входных импульсов, Подобные устройства содержат триггер, управляющие вентили и два счетчика импульсов — без обратной связи и с жесткой обратной связью, работающие на суммирование

Целью изобретения является уменьшение количества оборудования и повышение быстродействия выполнения операции при переменном коэффициенте деления.

Указанная цель достигается тем, что в устройстве единичные выходы триггеров счетчика, за исключением первого, объединены на общую сборку, выход которой соединен со входом инвертора и схемы совпадения. Второй вход схемы совпадения соединен со входом устройства, а выход подключен ко входу счетчика. Выход инвертора соединен с дифференцирующей цепочкой, выход которой подключен к клемме, соответствующей результату, округленному в меньшую сторону.

Выход инвертора соединен также с первым входом схемы совпадения, второй вход которой соединен со входом устройства, а выход соединен с клеммой, соответствующей результату, округленному в большую сторону, и со входами схем совпадения, вторые входы которых служат входами разрядных коэффициентов делителя. Выходы схем совпадения соединены с единичными уста5 новочными входами соответствующих триггеров счетчика, начиная со второго, и раздельно подключены к единичному и нулевому установочным входам триггера младшего разряда.

10 На чертеже приведена функционально-логическая схема устройства.

На схеме показаны: 1 — многовходовая сборка («ИЛИ»); 2 — 5 — триггеры; б — 1б— схемы совпадения («И»); 17 — инвертор

15 («HE»); 18 — дифференцирующая цепочка;

19 — вход устройства; 20 — выход результата, округленного в большую сторону; 21 выход результата. округленного в меньшую сторону; 22 — входы разрядных коэффициен20 тов делителя.

На входы 22 заводятся разрядные коэффициенты делителя, которые могут сниматься со счетчика, сумматора и т. п.

Запись информации в младший разряд

25 счетчика производится по известной схеме с

«активным нулем», т. е. на единичный вход триггера подается прямое, а на нулевой вход †инверсн значение младшего разрядного коэффициента делителя через соответ30 ствующие схемы совпадения 12, 18, 304706

Составитель Д. И. Голубович

Редактор Б. С. Нанкина Тсхрсд А. A. Камышникова Корректор Л. А, Царькова

;!кказ 1905, 17 Изд. № 800 Тираж 473 Подписное

Ц11ИИПИ Комитета по делам изобретений и открытии при Совете Министров СССР

Москва, >К-З5, Раушская наб., д. 475

Типография, пр. Сапунова, 2

Устройство работает следующим образом.

Первый импульс входной последовательности проходит через схему совпадения 11, разрешает запись делителя в счетчике и фиксируется на выходе 20 в качестве результата, получаемого с округлением в ббльшую сторону.

При коэффициенте деления К= 1 устройство обеспечивает прохождение на выход всей импульсной последовательности.

В случае К)1, что соответствует записи единицы по крайней мере в одном из старших разрядов счетчика, на выходе сборки

1 имеется высокий потенциал, который, воздействуя на вход ячейки 17, снимает «подпор» со схемы совпадения 11 и одновременно подготавливает к работе схему совпадения б. При этом последующие входные импульсы поступают через схему совпадения б в счетчик и последовательно уменьшают содержимое счетчика до единицы.

В момент, когда в счетчике остается только единица (т. е. во всех старших разрядах, начиная со второго — нули) схема управления возвращается в исходное состояние: схема совпадения б заперта, а схема совпадения (1 подготовлена к работе. При этом положительный импульс, возникающий на выходе ячейки 18, может быть использован как результат .деления, выполняемого с округле нием в меньшую сторону. На этом цикл деления заканчивается.

Второй цикл по-прежнему начинается с записи коэффициента деления в счетчик и выдачи на выход второго импульса. Причем схема записи в первый разряд счетчика обеспечивает запись необходимого коэффициента (нуля или единицы) вне зависимости от состояния триггера 2.

Предмет изобретения

Устройство для деления количества последовательных импульсов, содержащее вычптающий счетчик на триггерах, логические

10 схемы и дифференцирующую цепочку, отличаюи1ееся тем, что, с целью упрощения устройства и повышения быстродействия, единичные выходы триггеров счетчика, за исключением первого, объединены на общую

15 сборку, выход которой соединен со входом инвертора и схемы совпадения, второй вход которой соеди нен со входом устройства, а выход подключен ко входу счетчика: выход инвертора соединен с дифференцирующей

20 цепочкой, выход которой подключен к клемме, соответствующей результату, округленному в меньшую сторону, выход инвертора соединен также с первым входом схемы совпадения, второй вход которой соединен с вхо25 дом устройства, а выход соеди нен с клеммой, соответствующей результату, округленному в ббльшую сторону, и со входами схем совпадения, вторые входы которых служат входами разрядных коэффициентов делителя. а

30 выходы которых соединены с единичными установочными входами соответствующих триггеров счетчика, начиная со второго, и раздельно подключены к единичному и нулевому установочным входам триггера млад35 шего разряда.

Устройство для деления количества последовательных импульсов Устройство для деления количества последовательных импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления
Наверх