Патент ссср 314300

 

3l4300

Союз Советскиз

Социзлистичесииз

Рвспублин

Зависимое от авт. свидетельства J¹

Заявлено 06.XI.! 969 (№ 1374191!18-24} с присоединением заявки №

Приоритет

Опубликовано 07.1Х.1971. Бюллетень ¹ 27

Дата опубликования описания 01.XI.1971

МПК Н 03k 13/243

G 061 7, 48

Комитет оо долоте изобретений и открытий орн Сосете ГЛннистров

СССР

УДК 621.394.625.33 (088.8) Авторы изобретения

Э. Д. Аваков, Б. М. Егоров, А. И. Чичканова и В. А. Акопов, 4 т

Заявитель

ДЕШИФРАТОР

Изобретение относится к электронике и вычислительной технике и может быть использовано в системах программного управления объектами.

Известны электронные программаторы с диодным дешифратором.

В известных программаторах выходные шины диодных дешифраторов присоединены к гнездам коммутационного (наборного) поля.

При включении источника питания на выходах нулевых шин диодных дешифраторов возникает высокий потенциал, который также присутствует на гнездах коммутационного поля, соединенных с нулевыми шинами дешифраторов, независимо от того, включен или выключен задатчик времени. Однако высокий потенциал на этих гнездах должен возникать только лишь в строго определенные моменты времени с заданной дискретностью, определяемой задатчиком времени.

Это нарушает нормальную работу программатора.

Описываемое изобретение позволяет исключать неравенства потенциалов выходных шин диодного дешифратора матричного типа двоично-десятичной декады в исходном состоянии, когда на электрическую схему подано напряжение питания.

Это достигается введением в двоично-десятичную декаду с диодным дешифратором триггерной ячейки с раздельным запуском, один из входов которой подключен к выходу триггерной ячейки двоично-десятичной декады, а один из выходов через диод — к нулевой

5 шине диодного дешифратора, обесточивая ее в исходном состоянии.

На чертеже изображена блок-схема двоично-десятичной декады с диодным дешифратором. Она содержит триггерные ячейки 1 — 1

1о двоична-десятичной декады с пересчетом до десяти; ключевые схемы 5 — 8, коммутирующие выходные шины дешифратора, выходные цепи ключевых схем через диоды подключены к соответствующим выходным шинам диодного дешифратора; диодный дешифратор 9 матричного типа, у которого показаны только две крайние выходные шины; нулевую выходную шину 10 дешифратора; полупроводниковый диод 11, шунтирующий нулевую выходную шп20 ну диодного дешпфратора в исходном состоянии электрической схемы; триггер 12 с раздельным запуском, предназначенный для исключения высокого потенциала на выходе нулевой шины дешифратора в исходном состоянии электрической схемы; выходные клеммы 18, 14 диодного дешифратора; входную клемму 15 запуска двоично-десятичной декады; источник питания 16 диодного дешиф. ратора.

30 Устройство работает следующим образом.

314300

7о ф (1

Составитель Н. Попов

Техред Е. Борисова Корректор Н. Рождественская

Редактор P. Аникеева

Заказ 3041/14 Изд. № 1295 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений н открытий прн Совете Министров СССР

Москва, )К-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

В исходном состоянии, когда включено питание, левые инверторы триггерных ячеек 1—

4 закрыты, а правые — открыты. Поэтому ключевые схемы 5 — 8, подключенные своими входами к выходам триггерных ячеек двоичнодесятичной декады, имеют такое состояние, при котором левые ключевые схемы открыты, а правые — закрыты. В этом случае открытые ключевые схемы через диоды шунтируют выходные шины диодного дешифратора. Таких выходных шин оказывается и — 1 (где и — общее количество выходных шин). В данном случае их девять. Нулевая шина 10 не шунтируется, так как она через диоды подключена к закрытым ключевым схемам, и поэтому на выходах 18, 14 нулевой шины 10 присутствует высокий потенциал источника питания 16 диодного дешифратор а. Для устранения этого недостатка в электрическую схему введен триггер 12 с раздельным запуском, который своим входом подключен к выходу правого открытого инвертора триггерной ячейки 2 двоично-десятичной декады. При этом нижний инвертор триггера 12 находится в закрытом состоянии, выход же триггера 12 открытым инвертором через диод 11 подключен к нулевой шине 10. Такое подключение шунтирует выход нулевой шины 10, и в результате в исходном состоянии на выходе всех шин диодного дешифратора 9 потенциалы равны. Таким образом достигнута эквипотенциальность выходных шин диодного дешифратора в исходном состоянии, С приходом первого счетного импульса на вход 15 двоично-десятичной декады на выходе первой выходной шины появляется высокий потенциал, с приходом второго — на выходе второй шины и т. д.

Триггер 12 (схема запрета) изменяет свое состояние только от четвертого импульса, который является разрешающим, т. е. после его прихода триггер 12 разрешает появление высокого потенциала на выходах 18, 14. Только после прихода десятого счетного импульса на вход 15 двоично-десятичной декады на выходе нулевой шины появится высокий потенциал. В интервале от первого до девятого входного счетного импульса состояние триггера 12 изменяется только один раз. При этом на выходах шин дешифратора порядок появления высокого потенциала не изменяется и обеспечивается нормальная работа программатора.

Предмет изобретения

Дешифратор, содержащий четыре триггера двоично-десятичной декады, соединенные через ключи с диоднымдешифратором, отличаюи4ийся тем, что, с целью исключения неравенства потенциалов выходных шин диодного дешифратора в исходном состоянии, он содержит дополнительно триггер с раздельным запуском, вход которого подсоединен к выходу второго триггера двоично-десятичной декады, а выход триггера с раздельным запуском соединен с нулевой шиной диодного дешифратор а.

Патент ссср 314300 Патент ссср 314300 

 

Похожие патенты:

Шифратор // 2058668
Изобретение относится к автоматике и вычислительной технике и позволяет повысить достоверность информации, вводимой в цифровые приборы, работающие в условиях воздействия электромагнитных помех и разрядов статического электричества

Изобретение относится к области преобразования кодов и может быть использовано в системах обработки информации многоканальных измерителей

Шифратор // 2033691
Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики

 // 321813

 // 332572

 // 341029

 // 341161
Наверх