Патент ссср 341161

 

34ll6I

ОПИЕАНИ>Е

ИЗОБРЕТЕНИЯ

Lp1ps Соеетсниа

Соииалистнческик

Республик

Зависимое от IBT. свндсT(.>II> . TBa . >Ь

Заявлено 07.XII.1970 (№ 1000840/2о-9) . ). 1-,л. Н Сж 8 252 с присоединением заявки ЛЪ

Прнорнтст

Опуб1лнковано 05.Ч1;1972. Вюллетеш>,"й 18

Дата опубликования описания 27.VI.1972

Комитет по делает маобретеннй и открытий при Соеете Яннистрое

СССР

УДК 081.325.35;088.8у

Автор изобретения

Г, Л. Ьрсдян

Заявитель

ДЕШИФРАТОР

Изобретение относится бх технике управления и вычислительной технике и может быть использовано в управляющих и,вычисл ительны,х у стро,йст вах.

В известном дешифраторе, состоящем из двух,диод ных матриц, у правляемых двоичными ключами, с увеличением количества входов непропорционально возрастает число диодов, что усложняет дешифратор, увел ичивает его стоимость и:надежноcTb.

В предлатаемо м,дешифраторе, с целью уменьшения количест|ва диодов и повышения надежно сти, п BxopoIB пер вой матрицы соединены с первыми п,д воич ны ми ключаын, а т BxogloIB второй матрицы — с последующимн т д воич ными ключами, 2 p2™ BblxoII!Hblx шин дешифратора, состо|яших из 2™. rpyInn no

2" ши|н в группе, каждая груп па выходных шин соединена через резистор с 2" выходами

nepIBoH .матрицы: и через раз вязывающие дио.ды — с одним из 2m выходов, второй матрицы.

На чертеже pkpelkcI aiBлена принципиальная электричес кая схема предлагаемого устройства для случая, когда m=n=4.

У строй ство водержит две диодные матрицы соот ветстве нно на диодах 11, 1, 15, 1», 15, 15, 1т, 1е и 21, 2а, 2з, 2», 25, 25, 2т, 2g 1с выходами 1g, l1p, 11ь 112 и 2g, 21р, 211, 21а, которые упра вляются д1воичными ключами в 1виде IpwrepoIB

8ь 8а, 8З, 8» пересчетно го устройства. Четыре входа:пер|вой матрицы,на диодах 1,—.. 15 соединены с,выходаснн триггеров 8, и 8, а«четыре входа второй матрицы — с выходамн триггеров 8з и 8».

5 Шестнадцать выходных:шинн 4„42, 4.1, 4„45, 46, 47, 48, 49, 410, 411, 412, 413, 41», 415, 4lp,äåønôратора разбиты на четыре группы, в каждой из которых содержится по четыре мины, причем каждая груп па выходных н1и н соеди10 .иена через резистор 5 с выходамн первой матрицы и через раз вязывающие диоды 61, ба, бз, 6», 65, 65> 67, бь 6g, 615> бп, 61а, ба> 61», 615, 615 — с одним из выходов второй матрицы.

С приходом,на вход пересчетного устройст15 ва,перьвого импульса выходы 1g —:11 1 н 2н> — 2га закорочены диодами,диодных матриц. Выходные ши ны 45 —.. 415 трех груманн,дешифратора закороче ны,соответственно через шины,Bblxoдов 21p —.. 21 . Высокий уровень потенциала ус20 TaIkloIBIITcH на,незакороченных,выходах 1,., 2,, и ши не 41 и при ненагруженных выходах дешифратора будет равен падению напряжения на резисторах 5, соединенных с закороченными щи нами 45, 4g и 415. Beën÷H Ha резисторов 5

25 выбирается в несколько раз большей, чем резистopoIB 7, чтобы значение падения на пряження на нпх приближалось к значеншо напряжения источника пита ння. С пода чей последующих трех входных импульсов высокое

30 ЗНаЧЕНИЕ ПОтЕНцИаЛа ПОСЛЕПояатЕлЬНО ПОя341161

Предмет изобретения

Jñëïíéèà „0

Составитель Л. Багян

Текред А, Камышникова редактор Л. Батыгин

Корректор Е. Зимина

Заказ 1848)10 Изд. № 803 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий ири Совете Министров СССР

Москва, Я(-35, Раушская иаб., д. 4/5

Типография, пр, Сапунова, 2 зится iHB шинн ах Выходо в lI1, 11р и Ig и> следовательно, на выходных ши ах 42 —.4i,дешнфратора.

После прихода пятого входного импульса высокое значение потенциала снова устаноВитгя На ШИНЕ В1.1ХОда 1га, П1п па ВЫХОда 2ш переходит IB нсзакороченное состояние, и ншны выходов 29, 211 и 2,, закорочены. В работу вступает вторая группа .выходных шин

4: —:4g, с вязанных 1с шиной;выхода 2ик При этом на,выходных шинах по|следо|вательно будет поя вляться значение высокого потенциала с поступлением соозвстствснно пятого, шестого, седьмого и восьмого входных импульсо в. Таким образом, на каждой выходной ш1и1е, ден1нфратора воз никает импульс после поступления шестнадцати входных ими ул ь с о в.

Следовательно, при з начительно ме ньшем косличест ве диодо в предлагаемый дешифратор обеспечи1вает по вышенную надежность работы.

Дешифратор, .соcтоян1ий из,д вух диодных матриц, управляемых,д воичными ключами, отличающийся тем, что, Ic целью уменьшения

10 количест|ва диодов и 1по выше ния надежности, 11 входов первой матрицы соединены с,первыми п двоичными ключами, а т:входов 1второй м атрицы — с последующими т д воичны,ми ключами, 2 ")(2 " выходных,шин,дешифрато15 ра, состоящих из 2" групп по 2" шин в группе, каждая группа выход1ных шин соединена через рези стор,с 2" выходами пер вой..матрицы и через раз вязывающие диоды —,с одним из 2" выходо в второй матрицы.

Патент ссср 341161 Патент ссср 341161 

 

Похожие патенты:

Шифратор // 2058668
Изобретение относится к автоматике и вычислительной технике и позволяет повысить достоверность информации, вводимой в цифровые приборы, работающие в условиях воздействия электромагнитных помех и разрядов статического электричества

Изобретение относится к области преобразования кодов и может быть использовано в системах обработки информации многоканальных измерителей

Шифратор // 2033691
Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах обработки информации при реализации цифровых вычислительных машин и элементов дискретной автоматики

 // 356785
Наверх