Статистический анализатор последовательногодействия

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

316103

Союз Соеетоких

Социалистических

Реопублии

Зависимое от авт. свидетельства ¹

МПК G 06g 7/52

Заявлено 09.11.1970 (№ 1401311, 18-24) с присоединением заявки №

Приоритет

Опубликовано 01.Х.1971, Бюллетень Ъ 29

Дата опубликования описания 9Л1.1971

Комитет по делам изобретеииЯ и открытий при Соеете Миииотров

СССР

УДК, 681,332 519.2(088.8) Авторы изобретенеия

В. И. Петухов и Г. А, Садовский

Рязанский радиотехнический институт

Заявитель

СТАТИСТИЧЕСКИЙ АНАЛИЗАТОР ПОСЛЕДОВАТЕЛЬНОГО

ДЕЙСТВИЯ

Предлагаемое изобретение относится к области специализированных устройств вычислительной техники, предназначенных для статистического анализа случайных процессов.

В известных статистических анализаторах с целью повышения точности измерений увеличивают число уровней анализа, в результате чего существенно усложняется схемное и конструктивное построение анализаторов и снижается их надежность, а также значительно увеличивается продолжительность последовательного анализа и определения числовых характеристик по вероятности пребывания реализации ниже (выше) уровня, соответствующего искомой числовой характеристике или их линейной комбинации.

Целью предлагаемого изобретения является упрощение аппаратуры, повышение надежности и ускорение определения числовых характеристик стационарных случайных процессов.

Новизна устройства заключается в преобразовании числа, записанного в счетчик, в управляющее напряжение путем подключения к кодовым выходам различных разрядов счетчика двух (или нескольких) дешифраторов, выходы которых подключены к логической схеме выбора уровней анализа, позволяющей получить на ее выходе управляющее напряжение только в том случае, если номер установленного уровня анализа больше числа, записанного в счетчик (или равен этому числу). Выход схемы выбора уровней анализа подключен к управляющему входу схемы совпадения, второй вход которой подключен к выходу тактовых импульсов считывания спнхро5 низатора.

Функциональная схема предлагаемого устройства показана на чертеже. В его состав входят: преобразователь 1 напряжения в число импульсов, синхронизатор 2, двоичный

10 счетчик 8, дешифраторы 4, логическая схема 5 выбора уровней анализа, схема совпадения 6, задатчик 7 времени анализа, накопительный счетчик 8.

Напряжение исследуемой реализации пре15 образуется преобразователем 1 в число импульсов. Синхронизатор 2 вырабатывает тактовые импульсы для управления работой преобразователя, считывания информации и установки схемы в исходное состояние. Число пм20 пульсов A1(t), пропорциональное напряжени|о в момент выбор кп, пересчитывается счет:шко» 8, состоящим из двух (нескольких) разрядов, емкости которых равны и, и nq и определяют 1исло уровней анализа (днфференцп25 альных коридоров) соответственно младшего и старшего разрядов. Следовательно, общее число уровней анализа np=121 11 . В общем рц случае np= 11 п;, где m — число разрядов, 30 1=1 а n; — емкость i-го разряда. Если в момент выборки Л!(t) = — г ), то в старшем разряде счетчика Запишется целое число дроби .(!),011, т. е. число а=Е((„)1)). В младшем разряде запишется, шсло д=-Л вЂ” ап .

3ЯПИСЯППЫС Н КЯ)КД07! Р;!3РН,70 C>ICT>!11Ка числа «помощьк) лс!Иифраторов f преооразу1OTCr B (ПРЯB. IH L>III!IL l)BÏPHF!(CПИЯ Н;1 ПХ Вl>1ходных пшнг!х.

Напрлж«сии)! с дсшифраторов прсобраз>у(отея и коммутиру!0705! с!Огической схемой !) 10 вь!бора уровней анализа таким образом, чтобы на сс выхотс бы in управляю(цее напряжение только в гом слу-!1!с, если загпюьпшо-

B счетчик" ) !Исло х!снь:ис .)омеря выорянного уравня Bl«!;ii!зя )г, т. с. ап; -t- b

ВЬI ОДUÎC ll;1 IIP51«КСП П CÎ СХС. «1:>! а П«ОДК,710 !СНО К > tlPcIBËËIO!IF(." i>«ВХОДУ СХСМ1>! COBI .«7:(Ения 6, ня второй вход 1.оторой поступают так- 20 товые импульсы сч!!тываш;я с сш)хронизатора 2> à U;i третий вхо-, иода)ш напряжение

B виде стробим:!)лься с 3 !7а(!и (! 7 ).рсмени анализct. С I(довсг! елl>ио,:(!1 UBl((31! 111 ñлшlый счет:шк 8 >В время анализ; прохо f)IT импуль- 25

СЫ СО «ХСМ Ы COBB)1ДСI! )iH То(IЬКО В 10",! С.7УЧ аС, если 1!il (с упрявл)пощ1;й вход подано няпряBHIIc co ex>till>! B i()0P:l УPQI!I(BÉ Япа.illç !.

При оты ка)ши чи«ловых характеристик находят такой уровень U чтобы за время ана- 50 . !Из а >«) i(с! Пс! КОП I!Т(Л b! IЫ и С !(."Т ПiК ПОСТ > ПИЛО !

Ис;!О Il>%IUD.I c(B C, ПРОИ()!»1 11nnсatil>II>nc B(. Po

HTFIocTII Р(, < U,-), то есть

С=т,, Р, f (C < (.,.j — СР(Ь <(,1>

i 7c f, — чястог;! Выборок; U,, »«Iio.tl;ff«I;и, !ОВВЯ ХсlРЯКТ« (Jl!СТ!(Кll !I;!if И. > .1И1,(. Йi!«1Я !>ОМ биняция.

С цель(0 ускорения определен)«я вначале подк710 lс!Ит толькО ) PoBf it! Гт;!Рн!с>10 Р 73(751ДЯ 40 и наход)!т ближ;)йший к и«10«)мой шсловой

Харя к1Lpll«Tile(!»p()B«и> Ui;, t cf,(!! 0 (. „Рг(. <Ь, j ! tl0T УРОВНИ 45 младшсгn разряда !I и;!ход)1 (роиепь Utt веp05IT1IOCTi Прсбн(псцlи я p(,::1;1113 си(п (! U II!I(.L КОТОрогo L00TBåòcTBóL7 искомой числовои характеристике, Предлагаемый статистический анализатор может работать также как анализатор последовательного действия при определении функции или плотности распределения. При этом дискретизация уровней анализа может быть как постоянной, так и изменяемой. Процесс

GIlpp7åëåíèÿ законов распределения или числовых характеристик может быть автоматизирова 17yTe»i добавления неслоткной логической схемы, управляющей переключением

) ровней анализа (дифференциальных коридоров) в заданном режиме работы.

Наряду с ускopelill=ii определения законов распределения и числовых характеристик важным достоинством предлагаемого устройства явс15!стоя с (цсственнос упрощение аппаратуры. T;II(, папример, для построения анализатора с I()=64 уровней анализа с одним дешифратором на диодной матрице необходимо 384 диода и коммутатор ня 64 положе1шя, а и случае двух дсшифраторов с ni — — n =8

cooTBercTBei1iio 48 диодов и два коммутатора ня 8 положений каждый. При увеличешпи числя уровнсй анализа упрощс1ше аппаратуры стяноьится еще более зня 1ительным. Одновременно повышается помехоустойчивость анализатора.

Предмет изобретения

Статистический анализатор последовательного действия, содержащий преобразователь

ПаП(5ЯЖСНИЯ В IИСЛО ИМП >>ЛЬСОВ, ДВОИЧНЫЙ счетчик импульсов, подключенный к выходу преобразователя, дсшифраторы, схему совпадс ния, соединенну10 L задатчиком времени анализа, синхронизатор, подключенный к преобразовате:по, установочному входу двоичного счетчика и к схеме совпадения, накопительный счет(ик числа импульсов, подключенный к выходу схемы совпадения, и схему выбора

УРОВНЕЙ аНаЛИЗа, ОтЛисга)ои(айСЯ тЕМ, ЧтО, С ЦЕ;!Bio упроп(спия устройства, в нем к кодовым вь!хода!! разли шых разрядов счетчика подключены де!Пифраторы, выходы которы.; сос „"èíåFIû со схемой выбора уровней анализа, я выход последней подкл)очен к управляющему входу схемы совпадения.

3!6!03

Составитель В, Жовинский

Редактор Б. С. Нанкииа Техред Т. Т. Ускова Корректор О. С. Зайцева

Заказ 3078/9 Изд. Кг 1286 Тираж 473 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий прн Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4 5

Типография, пр. Сапунова, 2

Статистический анализатор последовательногодействия Статистический анализатор последовательногодействия Статистический анализатор последовательногодействия 

 

Похожие патенты:

Изобретение относится к контрольно-измерительной технике

Изобретение относится к измерительной технике и может быть использовано при обработке сигналов случайных процессов

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для реализации операции выделения из совокупности аналоговых сигналов заданной порядковой статистики

Изобретение относится к радиотехнике и может быть использовано в системах связи

Изобретение относится к области радиоизмерений и может быть использовано для контроля характеристик случайных процессов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для выбора минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для генерации линейно-изломных функций

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления
Наверх