Буферное запоминающее устройство

 

З4108З

ОПИ САНИ Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 16.111.1970 (№ 1416239118-24) с присоединением заявки №

Приоритет

Опубликовано 05.VI.1972. Бюллетень № 18

Дата опубликования описания 21.VI.1972

М, Кл. Ст 11с 11/08

Комитет по лелзм изобретений и открытий при Совете Министров

СССР

УДК 681.327.66(088.8) Авторы изобретения

Л. A. Гелвх, Г. П. Шведов и Ю. А. Трофимов

Заявитель

БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО

Изобретение может быть использовано в дискретных системах связи и обработки информации.

Известны буферные запоминающие устройства (ЗУ) на магнитных элементах, содержащие числовые линейки, выполненные на запоминающих элементах из материала с

ППГ, имеющие два отверстия, и три перемычки с равными сечениями и прошитых адресными и разрядными шинами записи, ши- 10 нами опроса и выходными шинами. В этих запоминающих устройствах, цикл обращения к адресу состоит из трех разнесенных по времени этапов: опрос, запись, разрушение, Это увеличивает во-первых время обращения к 15

ЗУ, которое будет составлять ЗМ тактов, где

N — число адресов в ЗУ, и потребляемую мощность. Во вторых, такое ЗУ требует двух систем выбора при обращении к адресу (для выбора шины опроса и для выбора шины 20 записи), что приводит к усложнению схемы ЗУ.

Сокращение времени обращения к запоминающему устройству, уменьшение потребляемой мощности и упрощение схемы ЗУ при 25 последовательном обращении к адресам, в предлагаемом ЗУ достигается путем включения адресной шины опроса К-ой числовой линейки последовательно с адресной шиной записи К вЂ” 1-ой числовой линейки и прошив- 30 ки четных и нечетных числовых линеек для и-го разряда раздельными выходными шинами. Это дало возможность, во-первых, осуществить цикл обращения за 2N+l такт и тем самым сократить время обращения к ЗУ, во-вторых, использовать одну систему выбора адресов при записи и считывании, что привело к упрощению схемы ЗУ и уменьшению потребляемой мощности, так как опросный импульс К-го числа является импульсом записи К вЂ” 1-го числа.

На фиг. 1 приведена схема предлагаемого

ЗУ на четыре двухразрядных числа; на фиг, 2 — временная диаграмма работы; на фиг. 3 — схема запоминающего элемента.

Запоминающие элементы 1 — 4 и 5 — 8 представляют двухотверстные серде ншкп из материала ППГ с тремя перемычками а, b, с (см. фиг. 3), имеющими равные сечения. Запоминающий элемент содержит шину опроса 9, числовую шину записи 10, разрядную шину записи 11 и выходную шину 12. Адресные шины 13 — 17 (см. фиг. 1) подключены к распределителю адресных токов 18. Адресная шина опроса К-го числа соединена последовательно с адресной шиной записи К вЂ” 1-ой числовой линейки, а четные (элементы 5, 6 и

7, 8) и нечетные (элементы 1, 2 и 8, 4) числовые линейки первого и второго разрядов прошиты раздельными выходными шинами. Вы341083

3 ходные обмотки одноименных разрядов четных и нечетных числовых линеек подключены к отдельным усилителям считывания — i J, 0 — Для первого разряда и 21, 22 — для второго. Стробирование уснлителеи 19, 20 производится с печетныл1н такта ми, а di, 22 — с четными. Разрядные формирователи 2у, формируют токовые импульсы записп и разрушения.

11ринцип действия запоминающего элемента заключается в следующем, Размагничепное состояние перемычки с (см. фиг. S, b) соответствует состоянию «1», а насыщенное— состоянию «0» (см. фиг. 3, а), Считывание информации производится током Iio оомотке 9, после чего перемычка с насыщается и потоки в сердечнике распределяются, как показано на фиг. S, а. запись состояния «U:> производится совпадением током по оомогкам 10 и li, причем ток в обмотке ii больше или равен току в обмотке 10 и компенсирует

его действие, так как направление потока, создаваемое током обмотки ii, совпадает в перемычке с с остаточным потоком, перемычка с не изменит своего состояния. Обмотка ii является разрядной обмоткой и наличие в ней тока при отсутствии тока в обмотке 10 вызывает замыкание потока не по средней д перемычке, а по левой а (см. фиг. 3, в), что соответствует состоянию «Ор» (ноль разрушенный). Если ток в обмотке 1i отсутствуег, то ток в обмотке 10 вызовет замыкание магнитного потока по перемычкам а и b (см, фиг. 3, б), а перемычка с размагничивается, что соответствует состоянию «1». Если же сердечники, установленные в состояние «1» подвергаются воздействию только тока в обмотке 11, то направление потока в перемычках а и b меняется на противоположное, а перемычка с остается размагниченной (см. фиг. 3, а), что соответствует состоянию «1р» (единица разрушения). Ток считывания в обмотке 9 переводит сердечник из состояния

«1р» в состояние «Ор» и не меняет состояние

«Ор». Выходной сигнал снимается с обмотки 12, охватывающей перемычку с, в момент действия тока в обмотке 9.

В предлагаемом ЗУ при считывании одновременно с током 1,„может протекать ток 4 по разрядной обмотке. При этом элемент памяти (ЭП) переключается из состояния «1р» в «Ор», а состояние «Ор» не изменяется, Предположим, что в ЗУ (см. фиг. 1) хранится информация;

1 число — О1; 2 число — 10; 3 число — 11;

4 — число — 00.

Значение информации «О» соответствует состоянию сердечника «Ор», а «1» — состоянию «lp». Необходимо выбрать и регенерировать информацию, хранящуюся в ЗУ. Схема формирования и распределения адресных токов 18 формирует адресные токи по амплитуде и длительности и последовательно возбуждает адресные шины 13 — 17. Первый адресный импульс (см. фиг. 2), появляющийся в шине И считывает информацию «01» с 1 и 2 сердечников соответственно и переводит нх в состояние «Ор». Второй тактовый импульс в шине 14 считывает число «10» с сердечников

5, 6 и переводит их в состояние «Ор». В момент действия второго такта производится запись информации в первой числовой линейке. Срабатывает формирователь 28, в шипе 11 первого разряда протекает ток 1, и сердечник 1 остается в состоянии «Ор», а 2 переводится в состояние «1». В следующий этап производится разрушение информации в первом числе. Срабатывают формирователи 2>, 24 и сердечник 2 переводится в состояние «1р», а 1 — остается в состоянии «Ор».

Третий тактовый импульс возбуждает шину 15, считывает третье число «11» с сердечников 8, 4, переводя их в состояние «Ор».

В тот же момент времени производится запись во втором числе; срабатывает формирователь 24 и сердечник б удерживается в состоянии «Ор», а 5 переводится в состояние «1». Далее следует этап разрушения.

Срабатывают 28 и 24, переводят сердечник 5 в состояние «1р», а б остается в состоянии

«Ор».

По временной диаграмме легко проследить работу устройства в дальнейшем. Через девять тактов в ЗУ оказывается записанной первоначальная информация.

Предмет изобретения

Буферное запоминающее устройство, содержащее числовые линейки, выполненные на сердечниках из материала с ППГ, имеющих два отверстия и перемычки с равными сечениями и прошитых адресными шинами записи, проходящими последовательно через все первые отверстия сердечников соответствующих числовых линеек, разрядными шинами записи, проходящими через первые отверстия сердечников одноименных разрядов, шинами опроса проходящими через вторые отверстия сердечников соответствующих числовых линеек и выходными шинами, проходящими через вторые отверстия сердечников одноименных разрядов, отличающееся тем, что, с целью упрощения устройства, уменьшения потребляемой мощности и повышения быстродействия при последовательном обращении к адресам, в нем адресная шина опроса К-ой числовой линейки соединена последовательно с адресной шиной записи К вЂ” 1-ой числовой линейки, а четные и нечетные числовые линейки n-ro разряда прошиты раздельными выходными шинами.

Рсдактор Е. Гончар

Составитель Е. Иванеева

Техред Л. Богданова

Корректор Т. Бабакина

Заказ 1814/8 Изд. № 793 Тираж 448 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, К-35, Раушская наб., д. 4/5

Тигография, пр. Сапунова, 2

Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство Буферное запоминающее устройство 

 

Похожие патенты:
Наверх