Патент ссср 356791

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

356791

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №

Заявлено 09.IV.1971 (№ 1646350/26-9) с присоединением заявки №

Приоритет

Опубликовано 23.Х.1972. Бюллетень № 32

Дата опубликования описания 15.ХП.1972

М. Кл. Н 03k 19/38

Комитет по делам изобретений и открытий при Совете Мииистрое

СССР

УДК 681.325.65(088.8) Автор изобретения

А. М. Ольшанский

Заявитель

ЛОГИЧЕСКИЙ ЭЛЕМЕНТ «ЗАДЕРЖКА С ЗАПРЕТОМ»

Б (t) = A(t ) Предлагаемое изобретение относится к области автоматики и может быть использовано в качестве элемента времени или логического элемента.

Известны логические элементы времени

«Задержка с запретом» для введения задержки между приемом входного сигнала и образованием выходного сигнала.

Недостатком известных элементов является их сложное построение и низкая надежность, определяемая избыточностью радиокомпонентов.

С целью упрощения в предлагаемом логическом элементе «Задержка с запретом» шина входных сигналов связана с другой обкладкой конденсатора и эмиттером транзистора элемента «НЕ», база которого подключена к шине входных сигналов запрета.

На чертеже представлена электрическая схема предлагаемого логического элемента, построенная на транзисторной задержке и транзисторном элементе «НЕ».

При отсутствии входного сигнала А напряжение на коллекторе транзистора 1 близко к напряжению питания, т. е. выходной сигнал

Б отсутствует. Напряжение базы транзистора 2 близко к нулю, так как транзистор 2 насыщен базовым током, протекающим по сопротивлениям 3 и 4. В этом случае напряжение на обкладках конденсатора 5 примерно равно напряжению питания.

Входной сигнал А устанавливает потенциал входа, равным нулю, а потенциал базы тран5 зистора 2 — положительным, транзистор 2 закрывается, при этом транзистор 1 продолжает оставаться закрытым положительным смещением +Е,. Режим отсечки транзистора 2 обеспечивается в течение времени

10 разряда конденсатора 5. Это время практически не зависит от изменения напряжения питания.

По окончании разряда конденсатора 5 транзисторы 1 и 2 открываются как состав15 ной тр анзистор.

Таким образом, сигнал Б на выходе появляется спустя некоторое время (т) после появления сигнала А на входе согласно выражения

Из выражения следует, что сигнал Б на выходе пропадает одновременно с исчезновением входного сигнала А.

25 Для устранения выходного сигнала Б, когда входной сигнал А присутствует в логическом элементе времени, предусмотрен дополнительный вход, соединенный с коллектором транзистора 2. При подаче положительного

30 потенциала В на коллектор транзистора 2

356791

Б (t) = А (t + т) .— В

Ек

+ Еам.

Составитель Л. Рубинчик

Текред Е. Борисова

Корректоры: В. Петрова и Е. Давыдкина

Редактор Т. Морозова

Заказ 3952/16 Изд, № 1591 Тираж 406 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр, Сапунова, 2 шунтируется транзистор 2, а база транзисто-. ра 1 получает положительный подпор источника смещения Е, . Транзистор 1 закрывается, и выходной сигнал Б исчезает.

Логическое описание действия элемента в этом случае может быть представлено следующим выражением

Это выражение определяет логическую функцию «Задержка с запретом», т. е, сигнал на выходе Б появляется спустя некоторое время т после появления сигнала на входе А, если отсутствует сигнал В на запрещающем входе элемента.

Таким образом, логический элемент наряду с реализацией функции «Задержка» может выполнять еще одну важную функцию: «Задержка с запретом».

Кроме того, предлагаемый логический элемент, построенный на экономичной схеме, широко применяется в бесконтактных системах управления аппаратуры магнитной запи5 си и надежен в работе.

Предмет изоб рете ния

Логический элемент «Задержка с запретом», содержащий элемент задержки, состоя10 щий из транзистора, база которого связана с резистором и одной обкладкой конденсатора, и транзисторный элемент «НЕ», отличающийся тем, что, с целью упрощения элемента, шина входных сигналов связана с другой об15 кладкой конденсатора и эмиттером транзистора элемента «НЕ», база которого соединена с эмиттером транзистора элемента задержки, коллектор которого подключен к шине входных сигналов запрета.

Патент ссср 356791 Патент ссср 356791 

 

Похожие патенты:

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к области вычислительной техники и интегральной электроники, к интегральным логическим элементам БИС

Изобретение относится к вычислительной технике и интегральной электронике, а более конкретно - к интегральным логическим элементам СБИС и, в частности, к логическому элементу И-ИЛИ-НЕ на комплиментарных нормально закрытых полевых транзисторах с управляющими переходами Шоттки

Изобретение относится к области вычислительной техники и интегральной электроники, а более конкретно к интегральным логическим элементам СБИС

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к автоматике и вычислительной технике, обеспечивая функцию троичной логики

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области вычислительной техники и интегральной электроники

Изобретение относится к вычислительной технике для реализации логических и арифметических операций с дискретными и аналоговыми значениями нулей и единиц
Наверх