Устройство для сложения цифр, представленных фазо- импульсным десятичным кодом

 

О П И С А Н И E 370606

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВМДЕТЕЛЬСТВУ

Союз Советских

Социалистически»

Республик

Зависимое от авт. свидетельства №

Заявлено 23.П.1970 (Эй 1406415/18-24) с присоединением заявки №

Приоритет

Опубликовано 15.11,1973. Бюллетень ¹ 11

Дата опубликования описания 18.IV.1973

М. Кл. G 06f 7 385

Комитет по делам изоеретеиий и открытий

AjN Совете Министров

СССР

УДК 681Д25.5(088.8) Авторы изобретения

В. Д. Самойлов и В. П. Тарасенко

Киевский ордена Ленина политехнический институт им. 50-летия

Великой Октябрьской социалистической революции

Заявитель

УСТРОЙСТВО ДЛЯ СЛОЖЕНИЯ ЦИФР, ПРЕДСТАВЛЕННЫХ

ФАЗО-ИМПУЛЬСНЫМ ДЕСЯТИЧНЫМ КОДОМ

Изобретение относится к области вычислительной техники и может быть использовано при построении вычислительных устройств,,работающих в десятич ной системе счисления.

Известно устройство для сложения цифр, представленных фазо-импульсным десятичным кодом, основанное на принципе преобразования фазо-импульсных кодов, слагаемых в пространственно-импульсные и обратно, а также использования десятичной матрицы сложения пространственно-импульсных кодов. Это устройство может параллельно складывать только две цифры, причем полное время выполнения операции составляет три такта (при фазо-импульсном представлении информации тактом называется время между соседними импульсами, имеющими одинаковое информационное значение). Это становится существенным в том случае, когда необходимо сложить несколько цифр, представленных фазо-импульсным кодом.

Описываемое устройство позволяет складывать параллельно по десяти десятичных цифр, цри этом операция сложения вьгпол няется за два такта.

Предлагаемое устройство дополнительно содержит пороговую и логическую схемы, два последовательно соединенных регистра и счетчик, .входы пороговой схемы соединены с выходами преобразователя кодов, а .выходы пороговой схемы соединены через логическую схему с первой группой входов матрицы сложения, выходы которой соединены со входами счетчика и первого регистра, выход второго регистра соединен со второй группой входов матрицы сложения.

На фиг. 1 приведена схема устройства; на фиг. 2 —.временная диаграмма опорных последовательностей импульсов Ко, Кт, ..., Ко, С

lo и серий тактовых импульсов ТИ и ТИ,.

Устройство состоит из преобразователя 1 фаза-импульсного кода в число-импульсный, пороговой схемы 2, логической схемы 8, мат1s р и ц ы с л о ж е н и я 44, регистров 5 и б, счетчика

7. Выходы преобразователя подключены к соответствующим входам пороговой схемы 2, выходы которой подведены ко .входам логической схемы 8. Выходы схемы 8 соединены

2о с первой группой входов матрицы 4. Ко второй группе входов матрицы 4 подключены выходы параллельного регистра б, входы которого соединены с выходами регистра 5. Выходы матрицы 4 подведены к регистру 5 и счетчигз ку 7.

Для обеспечения правильной работы уст. ройства также необходимы генераторы такто вых серий импульсов и опорных последова тельностей импульсов. Однако они имеются

Зо в любой системе с фазо-импульсным представ370606

3 лением информации и в состав рассматриваемого устройства не входят.

Работа устройства начинается с подачи на вход Cg преобразователя 1 им пульса последователыности С9 (см. фиг. 2), который устанавливает триггеры преобразователя .в такое состояние, при котором будут открыты его выходные вентили. Коды десяти складываемых цифр, представляющие импульсы, синхронизирован ные с импульсами опорных .последовательностей, поступают на преобразователь 1 по входам у1 — у1О и производят обратную установку триггеров. Поэтому на каждом выходе преобразователя х; (i=I, 2 ..., 10) число им пульсов будет соответствовать з начению кода, поступившего;по входу у;. Работа пороговой схемы 2 описывается функциями вида

f,.(õ„õ„... х„) =

1, если х, 1, с=т о

О, если х, (1. 1 = 1, 2,..., 10, 1=I

Система функций /;(х, х, ..., х1О) может быть;реализована в виде набора пороговых элементов или же си нтезирована с помощью формальных методов в виде .комбинационной схемы. На каждом подтакте т число,возбужденных выходов схемы 2, начиная с первого, равно числу импульсов, поступивших на данном .подтакте на любые ее входы. Логическая схема 8 предназначена для выбора на каждом подтакте од ной из десяти шин 6 — 6gp та к, что номер вы бранной шины должен быть равен числу возбужденных выходов пороговой схемы 2. Такой, выбор осуществляется с помощью девяти элементов, реализующих логическую операцию «Запрет». Номер выбранной шины оз начает то число, которое,при помощи

4. матрицы 4 будет складыватыся с содержимым регистра б. Результат сложения записывается в регистр 5 каждым импульсом ТИ, т. е. на каждом подтакте. Содержимое регистра 5 переписывается в регистр б импульсами ТИ„ сдвинутыми по отношению к импульсам ТИ.

Следователыно, в регистре 5 будет накапливаться сумма, равная числу импульсов, поступивших по входам х — х1О, т. е. сумма цифр

10 у — у о. Переносы, возникающие при сложении,на каждом подтакте, также реализуются матрицей 4. При сложении десяти десятичных цифр максимальное число переносов равно девяти и для их накопления нужен счетчик 7.

Таким образом, в течение одного такта в регистре 5 (или б) и счетчике 7 будет получен результат сложения десяти цифр у — yio в форме двоичного кода. Поскольку для преобразования его в фазо-импульсный код необ20 ходим еще одины такт, то полное время выполнения операции описываемым устройством составляет два такта.

Предмет изобретения

Устройство для сложения цифр, представленных фазо-импульсным десятичным кодом, содержащее преобразователь кодов и матрицу сложения, отличающееся тем, что, с целью

30 сокращения времени выполнения операции сложения, оно дополнительно содержит пороговую и лотическую схемы, два последователь но соединеиных регистра и счетчик, входы пороговой схемы соединены с выходами преоб35 разователя кодов, а выходы пороговой схемы соединены через логичеокую схему с первой группой входов матрицы сложения, выходыкоторой соединены со входами счетчика и первого регистра, выход второго регистра соеди40 нен со второй группой входов матрицы сложения.

370606

Е сз у к

К, 5

Я

В (gag тис ти

У О 1 2 3 6 5 6 7 8 У 0 1 2

Юа2

Составитель И. Долгушева

Техред Г. Дворина

Корректор А. Дзесова

Редактор Е. Гончар

Типография, пр. Сапунова. 2

Заказ 939/15 Изд. № 262 Тира>к 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Устройство для сложения цифр, представленных фазо- импульсным десятичным кодом Устройство для сложения цифр, представленных фазо- импульсным десятичным кодом Устройство для сложения цифр, представленных фазо- импульсным десятичным кодом 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к цифровой связи, автоматике и вычислительной технике и может быть использовано при реализации параллельных выделителей канальных цифровых сигналов, устройств сигнализации и устройств для подсчета количества единиц в двоичной комбинации

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также вычислительных устройств

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в дискретных автоматах для сложения-вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова

Изобретение относится к вычислительной технике, в частности к способам суммирования чисел, и может быть использовано при построении арифметических устройств ЭВМ для повышения их быстродействия

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к вычислительной технике и может быть использовано при проектировании вычислительных узлов в составе специализированных БИС на основе МОП транзисторов

Изобретение относится к электронике и предназначено для использования в сумматорах чисел в двоичном представлении

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано в высокоскоростных арифметико-логических устройствах, в том числе для вычисления быстрого преобразования Фурье и сверток по методу Винограда
Наверх