Распределитель импульсов

 

383O4I

Союз Советских

Социалистических

Республик

Зависимое от авт. свидетельства №вЂ”

Заявлено 01.11.1971 (№ 1617703/18-24) с присоединением заявки №

Приоритет

Опубликовано 23Х.1973. Бюллетень № 23

Дата опубликования описания 9.Х.1973,Ч. 1 л б 06f 1/04

Государстаеияый иомитет

Совета Мииистроа СССР оо делам изобретений и открытий

УДК 681.325.67(088.8) Автор изобретения

Н. И. Гудко

Заявитель

РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ (1

Изобретение относится к области автоматики, телемеханики и вычислительной техники и может быть использовано при реализации технических средств дискретной автоматики, телемеханики и вычислительных машин.

Известны распределители импульсов, содержащие и триггеров, входы установки в нулевое и единичное состояние каждого i-го из которых, кроме первого (i-2, 3... n), через схемы «И» сброса и установки связаны соответственно с инверсным и прямым выходами и-ro триггера, дешифратор, состоящий из 2 и схем «И», выходы которых связаны с выходными шинами устройства.

Однако известные устройства имеют невысокое быстродействие Предлагаемое устройство отличается от известных тем, что в нем один из входов каждой i-ой схемы «И» дешифратора, кроме и-ой (i-1, 2, 3,... (n — 1)), другим входом связанной с выходом -ой схемы «И» сброса, соединен с инверсным выходом (i+1)-ro триггера, а входы п-ой схемы

«И» дешифратора связаны с прямым выходом первого триггера и выходом и-ой схемы

«И» сброса соответственно; один из входов каждой К;-ой схемы «И» дешифратор а (К;=й+ 1, Ке — И+2,... Кт=n+t..., Кп=

=2 — 1) другим входом связанной с выходом i-и схемы «И» установки (i 1, 2, 3,... (n — 1) ), соединен с прямым выходом (i+1)-ro триггера, а входы 2 и-ой схемы «И» дешифратора связаны с инверсным выходом первого триггера и выходом и-ой схемы «И» сброса соответственно; другие входы каждой -ой схемы «И» сброса (-нечетное число) связаны с первой шиной тактовых сигналов, а ,каждой 1-ой схемы «И» сброса (1-четное число) — со второй шиной тактовых сигналов; другие входы каждой пз схем «И» установки связаны с одной из шин тактовых сигналов.

Такое выполнение устройства позволяет увеличить его быстродействие.

На фиг. 1 представлена блок-схема предлагаемого устройства для случая четкого количества триггеров (и=2>,); на фиг. 2 — для нечетного количества триггеров (п=2 1).

Предлагаемое устройство содержит и триггеров (1ь 1е, 1>,....1„, п схем «И» сброса

2,, 2е, 2,...... 2„, и схем «И» установки

20 8, 8е, 8 ......8„, дешифратор 4, состоящий из 2 схем «И» 5ь 5е, 5е,....5 .

Входы установки в нулевое и единичное состояния каждого i-го триггера (1;), кроме первого (i=2, 3, 4, ... и) через схему «И»

25 сброса 2; н схему «И» установки 8; связаны соответственно с инверсными прямыми выходами (i — 1) триггера 1; g, а входы установки в нулевое и единичное состояния триггера

1> через схему «И» сброса 2 и схему «И»

ЗО установки 8< с инверсными прямыми выхода383041

65 ми триггера 1 . Один из входов каждой -ой схемы «И» 5; дешифратора 4 (i=1, 2, 3,... (и — 1), другим входом связанной с выходом

i-ой схемы «И» сброса 2;, связан с инверсным выходом (i+1)-го триггера, а входы схемы

«И» 5; дешифратора 4 (К вЂ” — п+1, К =п+2, ...

К;=и+i,... К„=2„— 1), другим входом связанной с выходом схемы «И» установки 8, i=1, 2, 3,... (n — 1), соединен с прямым выходом триггера 1,+, а входы схемы «И» 5 „дешифратора 4 связаны с инверсным выходом триггера 1; и выходом схемы «И» сброса

2п соответственно. Выходы схем «И» 5ь 5, 5з, ...5 „дешифратора 4 связаны с выходными шинами устройства. Другие входы каждой схемы «И» сброса 5; (i — нечетное число) обязаны с первой шиной тактовых сигналов, а каждой схемы «И» сброса 5; (1 — четное число) — со второй шиной тактовых сигналов.

При нечетном количестве триггеров (см. фиг. 1) другие входы каждой схемы «И» установки 8, (i — четное число) связаны с первой шиной тактовых сигналов, а каждой схемы

«И» установки 8; (1 — нечетное число) — со второй шиной тактовых сигналов.

При четном количестве триггеров (см. фиг. 2) другие входы каждой схемы «И» установки 8; (— нечетное число ) — связаны с первой шиной тактовых сигналов, а каждой схемы «И» установки 8; (j — четное число)— со второй шиной тактовых сигналов.

Работу устройства проследим для случая нечетного количества триггеров.

Устройство работает следующим образом.

3а исходное состояние триггеров принято состояние, изображенное на чертежах.

Правый выход триггера, на котором в исходном состоянии логическая единица «1» — инверсный выход, а левый, на котором в исходном состоянии логический ноль «О»вЂ” прямой выход. Вход триггера, по которому сигналом «1» триггер устанавливается в состояние «О» по прямому выходу — вход сброса, а другой вход триггера — вход установки.

В исходном состоянии на первой шине тактовых сигналов имеет место сигнал «О», а на второй — «1». При этом в исходном состоянии сигнал «1» имеет место только на выходе схемы «И» 5 „дешифратора 4, так ка к только на оба ее входа поданы сигналы «1». На выходе схемы «И» сброса 2„сигнал «1» так, как на оба ее входа поданы сигналы «1»; на инверсном выходе триггера 1„также сигнал «1».

В первом такте на первой шине устанавливается сигнал «1», а на второй — «О». При этом на выходе схемы «И» установки 8 устанавливается сигнал «1», так как на оба ее входа поданы сигналы «1» — с первой шины тактовых сигналов и с инверсного выхода триггера 1 .

Следовательно, на выходе схемы «И» 5 дешифратора 4 установится сигнал «1», так как на оба ее входа поданы сигналы «1» с выхода схемы «И» установки 8 и с инверсного выхода триггера 1г. При этом на выходе схемы

«И» 5 дешифратора 4 установится сигнал «О».

Сигнал «1» на выходе схемы «И» 5q дешифратора 4 установится через время, равное времени срабатывания двух схем «И». Под действием выходного сигнала со схемы «И» установки 8> изменится на противоположное состояние триггера 1г

В следующем такте сигнал «1» устанавливается на второй шине, а «О» — на первой, При этом на выходах схем «И» установки 8> и

5q дешифратора 4 устанавливается сигнал «1», а на выходе схемы «И» 5 — «О», который изменяет на противоположное состояние триггера 1 .

Далее в каждом очередном такте последовательно срабатывают две схемы «И». Одна из них изменяет состояние очередного триггера, ai другая формирует сигнал на очередной выходной шине устройства.

Сигнал «1» перемещается последовательно с одной выходной шины на другую. В (и+1) -ом такте устанавливается сигнал «1» на выходе схемы «И» 5 +,, а триггер 1 устанавливается сигналом «1» с выхода схемы

«И» сброса 2> в исходное состояние.

Далее в каждом очередном такте последовательно устанавливаются в исходное состояние все,следующие триггера. В 2„-ом такте устанавливается сигнал «1» на выходе схемы

«И» 5 и устройство устанавливается в исходное состояние.

Далее повторяется тот же цикл.

В случае четного количества триггеров (см. фиг, 2) устройство работает аналогично.

Предмет изобретения

Распределитель импульсов, содержащий и триггеров, входы установки в нулевое и единичное состояние каждого i-го из которых, кроме первого (i=2, 3,4,... n), через схемы

«И» сброса и установки связаны соответственно с инверсными и прямыми выходами (i — 1)-го триггера, а входы установки в нулевое и единичное состояния первого триггера через схемы «И» сброса и установки связаны соответственно с инверсным и прямым выходами и-ro триггера, дешифратор, состоящий из 2„схем «И», выходы которых связаны с выходными шинами устройства, отличающийся, тем, что, с целью увеличения быстродействия, один из входов каждой 1-ой схемы «И» дешифратора (i = 1, 2, 3,.... (n — 1) ), другим входом связанной с выходом i-ой схемы «И» сброса, соединен с инверсным выходом (i+1)-го триггера, а входы и-ой схемы «И» дешифратора связаны с выходом и-ой схемы

«И» сброса и прямым выходом первого триггера; один из входов каждой К;-ой схемы «И» дешифратор а (К = и+ 1, К вЂ” — и+2, Ка = и+3, ... К,=n+i,... К„=2п — 1), другим входом связанной с выходом i-ой схемы «И» установки (i=1, 2, 3,... (и — 1)), соединен с прямым

383О41 ги

1 фиг 1

Составитель В. Белкин

Техред Е. Борисова Корректоры: Н. Прокуратова и В. 7Колудева

Редактор Е Гончар

Заказ 3074(9 Изд. № 613 Тираж 647 Подписное

ЦНИИПИ Комитета по делам изобретений и открытий при Совете Министров СССР

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2 выходом (i+1)-го триггера, а входы 2„-ой схемы «И» дешифратора связаны с инверсным выходом первого триггера и выходом и-ои схемы «И» сброса; другие входы каждой i-ой схемы «И» сброса (i — нечетное число) связаны с первой шиной тактовых сигналов, а каждой 1-ой схемы «И» сброса (i — нечтное число) — со второй шиной тактовых сигналов, другие входы каждой из схем «И» уста5 новки связаны с шинами тактовых сигналов.

Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может найти применение при построении распределенных систем программного управления технологическими процессами, роботами и робототехническими комплексами, а также подсистем логического управления многоуровневых иерархических АСУ и мультипроцессорных систем широкого класса

 // 402864

 // 410382

Изобретение относится к вычислительной технике и может быть использовано в блоках синхронизации с адаптацией времени выдачи синхронизирующих сигналов Цель изобретения - повышение надежности за счет сокращения времени коррекции временной диаграммы

Изобретение относится к вычислительной технике и может быть использовано, например, для включения цифровых индикаторов через шифратор или для формирования словесной визуальной информации на табло

Изобретение относится к вычислительной технике, а именно к устройствам диагностики и может быть использовано для .
Наверх