Патент ссср 403076

 

ОГ1ИСАНИЕ

ИЗОБРЕТЕНИЯ

403076

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от авт. свидетельства №

М. Кл. H ОЗЕ 23/24

Заявлено 03.1.1972 (¹ 1733403/26-9) с присоединением заявки ¹

Приоритет

Опубликовано 19,Х.1973. Бюллетень № 42

Дата опубликования описания 6. I I I.1974

Государственный комитет

Совета Министров СССР по делам изобретений и открытий

УДК 681.3.055(088.8) Лвтор изобретения

Д. И. Степановский

Заявитель

ДВОИЧНЫЙ СЧЕТЧИК

Предлагаемое изобретение может быть использовано для построения надежных схем, применяемых в устройствах автоматики и вычислительной техники.

Известны двоичные счетчики импульсов, содержащие основные и избыточные триггеры, блоки формирования и схемы запрета.

С целью упрощения счетчика, повышения

его надежности и замещения К-отказавшихся разрядов (при К ) 1) в предлагаемом устройстве входы триггеров, за исключением первого, соединены через соответствующие схемы запрета с нулевыми выходами предыдущих триггеров, а единичные выходы триггеров подключены ко входам блоков формирования, в которых двухвходовые схемы «И», «ИЛИ» соединены таким образом, что единичный выход первого триггера подключен к схеме

«ИЛИ» первого разряда и к схеме «И» второго разряда, единичные выходы последующих триггеров соединены со схемой «ИЛИ» предыдущего разряда и схемой «И» своего разряда, выход которой подключен к схеме «ИЛИ» своего и схеме «И» последующего разрядов, единичный выход избыточного триггера соединен со схемой «ИЛИ» последнего разряда, при этом выходы схем «ИЛИ» являются выходами двоичного счетчика с замещением отказавшего разряда; выходы всех разрядов счетчика, кроме первого, подключены ко входам дополнительных блоков формирования, выход первого разряда подключен ко входу дополнительной схемы «ИЛИ».

На чертеже приведена схема предлагаемого

5 двоичного счетчика с автоматическим замещением одного отказавшего разряда.

Двоичный счетчик содержит вход 1, схемы

«ИЛИ» 2 — 5, триггеры 6 — 10, схемы запрета

11 — 13, схемы «И» 14 — 16.

1о В качестве разрядов счетчика используются триггеры 6 — 10. Триггер 10 является избыточным и в случае исправной работы счетчика не влияет на его работу.

На входы всех триггеров, за исключением

15 триггера 6, включены схемы запрета, которые управляются от нулевых выходов предшествующих разрядов. В момент перехода какоголибо триггера в состояние «I» на нулевом выходе этого разряда вырабатывается импульс, 20 препятствующий прохождению запускающего импульсов на вход следующего разряда.

Таким образом, триггеры и схемы запрета в совокупности образуют двоичный счетчик с п+1 разрядами.

25 В случае отказа одного из триггеров счетчика на выходе данного разряда сигналы не вырабатываются. Тогда схема запрета, непосредственно следующая за этим триггером, пропускает все импульсы, поступающие на ее

30 вход, и последующий триггер начинает рабо403076 тать с частотой в два раза большей, чем прежт. е. фактически начинает выполнять функции предыдущего. Чтобы сохранить частоты на выходах счетчика неизменными, необходимо выходные сигналы всех триггеров, следующих за отказавшим, подключить к выходам предыдущих разрядов, в результате происходит не только замещение выполняемых функций, но и замещение выходных сигналов, т. е. счетчик оказывается не чувствительным к отказу одного из своих триггеров.

Замещение выходных сигналов выполняется с помощью логической схемы, состоящей из схем «И», «ИЛИ». В случае исправной работы счетчика на его выходах вырабатываются импульсные сигналы, совпадающие во времени (незначительной задержкой в схемах запрета можно пренебречь). Частота этих сигналов уменьшается в два раза с увеличением номера триггера на единицу. На входы схемы

«ИЛИ» 2, формирующей выходной сигнал первого разряда, подаются выходы от триггеров 6 и 7. Так как частота с выхода триггера

7 в два раза ниже частоты с выхода триггера

6 и импульсы совпадают во времени, то на выходе схемы «ИЛИ» 2, а, следовательно, и на выходе первого разряда счетчика импульсы следуют с частотой работы триггера 6. Выход второго разряда формируют схема «И» 14 и схема «ИЛИ» 3. Схема «И» 14 выделяет импульсы с меньшей частотой, т. е. сигнал с выхода триггера 7, а схема «ИЛИ» 3 — импульсы с большей частотой, т. е. сигнал с выхода схемы «И» 14, что и обеспечивает подключение к выходу второго разряда импульсов от триггера 7. Все остальные логические схемы формирования выходов работают аналогичным образом.

При отказе триггера 6 (следовательно, сигналы на его выходах отсутствуют) на запрещающий вход схемы запрета 11 сигнал не поступает. На вход триггера 7 и всех последующих триггеров поступают импульсы с удвоенной частотой, и триггер 7 начинает выполнять функции триггера 6, триггер 8 — функции триггера 7 и т. д. При этом на выходе схемы «ИЛИ» 2 появляются импульсы с частотой триггера 7, так как выходные сигналы триггером 6 не вырабатываются. Сигналы на выходах всех схем «И» отсутствуют, а следовательно, сигналы от последующих триггеров подключаются через схемы «ИЛИ» к выходам предыдущих разрядов счетчика. Замеще5 ние выходных сигналов происходит и при отказе любого другого триггера.

Для построения счетчика с импульсными выходами и автоматическим замещением любого отказавшего разряда требуется один из1О быточный триггер (триггер 10) и схема формирования выходов, состоящая из схем «И»

«ИЛИ». Схему счетчика можно построить таким образом, что она становится не чувствительной к отказам произвольного числа разря15 до в.

Предмет изобретения

1..Двоичный счетчик импульсов, содержащий основные и избыточные триггеры, блоки

20 формирования, состоящие из двух входовых схем «И», «ИЛИ» и подключенные ко всем разрядам, кроме первого, а также схемы запрета, отличающийся тем, что, с целью упрощения счетчика и повышения его надежности, 25 входы триггеров, за исключением первого, соединены через соответствующие схемы запрета с нулевыми выходами предыдущих триггеров, а единичные выходы триггеров подключены ко входам блоков формирования, в которых двух50 входовые схемы «И», «ИЛИ» соединены таким образом, что единичный выход первого триггера подключен к схеме «ИЛИ» первого разряда и к схеме «И» второго разряда, единичные выходы последующих триггеров соедине55 ны со схемой «ИЛИ» предыдущего разряда и схемой «И» своего разряда, выход которой подключен к схеме «ИЛИ» своего и к схеме

«И» последующего разрядов, единичный выход избыточного триггера соединен со схемой

40 «ИЛИ» последнего разряда, при этом выходы схем «ИЛИ» являются выходами двоичного счетчика с замещением отказавшего разряда.

2. Двоичный счетчик по п. 1, отличающийся тем, что, с целью замещения К-отказавших

45 разрядов (при К) 1), выходы всех разрядов счетчика, кроме первого, подключены ко входам дополнительных блоков формирования, выход первого разряда подключен ко входу дополнительной схемы «ИЛИ».

403076

Составитель А. Дедюкин

Редактор М. Афанасьева Текред T. Миронова Корректор Н. Аук

Заказ 473/15 Изд, Мз 2045 Тираж 780 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 5К-35, Раушская наб., д. 4!5

Типография, пр. Сапунова, 2

Патент ссср 403076 Патент ссср 403076 Патент ссср 403076 

 

Наверх