Изобрнт37м. кл. н 0.3k 23/04удк 621.374.4(088.8)

 

ОЛИ(.ЖМИ Е

ИЗОБРЕТЕНИЯ

Союз Советских

Социалистических

Республик

К АВТОИ: С! еО =Ау 684„ цЕ . ЕЛЬСТ81

Зависимое от авт. свидетельства . 4

Заявлено 1О,111.1972 (№ 1?58876/26-9) с присоединением заявки №

Государственный комитет

Сонета Министров СССР оо деном изооретений и открытий

Приоритет

Опубликовано 21.Х1.1973. Бюллетень № 46

Дата опубликования описания 27.111.1974

УДК 621.374.4(088.8) Авторы изобретения

H. H. Мешсчкин, Ю. П. Павлов и T. H, Мандрикова

Заяви1ель

ДЕЛИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ И1т1ИУЛЬСОВ

НА 11ОТЕН ЦИ АЛ ЬН ЫХ ЭЛ ЕИЕ НТАХ

F=

f ко

Изобретение относится к области цифровой вычислительной техники и может быть использовано в импульсных пересчетных устройствах.

Известен делитель частоты следования импульсов па потенциальных элементах, содер>каи1и11 в каждой ступени деления счетчик с дешифратором и схему «И».

Недостатком известного устройства является его относительно пизкач надежность в ра- 1о боте, так как в его цеп-;х передачи сигналов действуют импульсные сигналы, длительность и амплитуда которых критична как к устаноВившимс . ) так и динамически изменя10щимся

napaметрам этих пепеll В услОВиях длительнои эксплуатации и воздействия внешних факторов окружающей среды. Кроме тсго, оно имеет сложную настройку, поиск и устранение неисправностей.

С целью повышения падежнос1И работы в 2О каждой ступени деления предлагаемого делителя ус- ановлен дополнительный триггер, вход одного плеча которого соединен с выходом дешифратора, а выход через схемы «И» соединен со счетным входом счетчика, вход другого плеча дополнительного триггера соединен с выходом одного плеча дополнительного триггера предыдущей ступени, а выход другого плеча дополнительного триггера подключен к выходу сброса счетчика, управляющие входы схем <<р1»> начина51 cO BTGpoH ст 11епи, подклlочены и Выходам других плс триггеров предыдущих ступеней, управляюп;пй вход схемы

«И» первой ступени через инвертор соединен с выходо;i одного плеча входного триггера, Вход другого пле а которого через дополни сльпо установленну::о схему «проводная исключаю|цая ИЛИ» соединен с импульсными

Выходами разрядов всех счетчиков.

На чертеже показан предлагаемый дели1ЕЛЬ.

Предлагаемый делитель содержит и-разрядныс двоичные счетчики 1, дешифратор 2 на

<.К вЂ” 1» состогнпш, с.<ему -ипа «и;зводная иск.,1очающая ИЛИ» 3, стати1еские триггеры 4 п 5, инвертор б, схемы «И» 7, входную шину

8 частоты fi, выходные шины 9 частоты гдс лт —;"11сло ст; пс::с1; де IQIIHJi; а К могут принимать различные значения в ка;идой из ступеней m (не обязательно равныс) .

Исходное состояние делителя характериз с.ся действием «нулевых» сигналов («0»па г.ыходах заштрихова11ных плеч триггеров 4 и 5).

Делитель работает следующим образом.

407426

35

С приходом на шину 8 первого импульса входной триггер 5 переключается. При этом

< единичный» перепад напряжения с выхода инвертора 6 поступает на вход счетчика 1 первой ступени через вентиль 7, открытый «единичным» уровнем напряжения с триггера 4 первой ступени.

Этот перепад напряжения переключает первый разряд счетчика первой ступени в положение «1» и через его импульсный выход проходит на вход схемы 3, с выхода которой возвращается на противоположный вход триггера

5 и переводит его в исходное состояние, если к этому моменту импульс на шине 8 закончился, в противном случае этот перепад напряжения ждет окончания действия входного импульса.

В итоге формируется задний фронт исполнительного импульса на выходе триггера 5 (первая шина 9).

Аналогичным образом на счетчик 1 первой ступени проходят и следующие входные имгульсы вплоть до (К вЂ” 1)-ro, возвращая в исходное состояние входной триггер 5 по соответствующим импульсным выходам разрядов счетчика 1 и входам схемы 3.

После прохождения (К вЂ” 1) -ro импульса срабатывает дешифратор 2 состояния «К — 1», удерживающий триггер 4 первой ступени в состоянии, при котором на выходах его обоих плеч действуют сигналы «0» (триггер 5 удерживает его в таком состоянии по второму входу). При этом вентиль 7 первой ступени блокируется сигналом «0» с левого плеча триггера 4.

С приходом К-го импульса триггер 4 устанавливается в состояние «1», т. е. на его правом плече возникает единичный перепад напряжения, при этом срабатывает счетчик 1 первой ступени в исходном (нулевое) состоянии, через открытый вентиль 7 второй ступени единичный перепад в качестве сигнала переноса поступает на вход счетчика второй ступени, а затем, снимаясь на вторую шину 9 и пройдя через первый разряд счетчика второй ступени и через схему 3, он возвращает входной триггер 5 в исходное состояние, а через него и триггер 4 первой ступени, снимая блокировку вентиля 7.

Далее цикл работы первой ступени повторяется до выработки второго К-ro импульса.

Этот процесс протекает до появления сигнала пересчета на выходе второй, а затем третьей и т. д., включая последьпою m-ую ступень деления с выработкой сигнала на последней шине 9 (включением триггера 4 m-й ступени), и прохождением этого сигнала через схему 3 на вход триггера 5 первый цикл работы всего делителя завершается, а за ним повторяются и все последующие.

В том случае, если в делителе возникает неисправность (нарушается цепь прохождения сигнала или одновременно по нескольким цепям проходит сигнал), то очередной входной импульс не возвращается на вход триггера 5, поскольку схема «проводная исключающая

11ЛИ» 3 не срабатывает. В этом случае входной триггер фиксирует включенное состояние на сколь угодно длительное время, по этому признаку (потенциальному сигналу «0» на первой шине 9) может быть установлен факт неработоспособности делителя.

Квазипотенциальный характер действующих во всех цепях делителя сигналов обеспечивает надежное прохождение их, так как флюктуация параметров цепей делителя автоматически трансформируется во время прохождения (задержку) сигналов в цепях, т. е. в длительность исполнительных сигналов на выходных шинах 9.

Предлагаемый делитель не критичен к длительности входных импульсов, если последняя достаточна для срабатывания входного триггера.

Длительность выходных импульсов на шинах 9 повторяет длительность входных, если время прохождения перепадов напряжений в цепях делителя меньше длительности входных импульсов, и равно этому времени в противном случае, Схема «проводная исключающая ИЛИ» 3 улучшает способность делителя к расширению

;исла ступеней деления, поскольку предотвращает внесение каких-либо изменений в схему исходного состава ступеней деления.

Предмет изобретения

Делитель частоты следования импульсов на потенциальных элементах, содержащий в каждой ступени деления счетчик с дешифратором и схему «И», отличающийся тем, что, с целью повышения надежности работы, в каждой ступени деления установлен дополнительный триггер, вход одного плеча которого соединен с выходом дешифратора, а выход через схему

«И» соединен со счетным входом счетчика, вход другого плеча дополнительного триггера соединен с выходом одного плеча дополнительного триггера предыдущей ступени, а выход другого плеча дополнительного триггера подключен к входу сброса счетчика, управляющие входы схем «И», начиная со второй ступени, подключены к выходам других плеч триггеров предыдущих ступеней, управляющий вход схемы «И» первой ступени через инвер-ор соединен с выходом одного плеча входного триггера, вход другого плеча которого через дополнительно установленную схему

«проводная исключающая ИЛИ» соединен с импульсными выходами разрядов всех счетчиков.

407426

Корректор 3. Тарасова

Редактор Т, Морозова

Заказ 666714 Изд. !!!а 2005 Тираж 780 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2! ! ! ! ! 1

Составитель А. Кузнецов

Техред Г. Васильева

Изобрнт37м. кл. н 0.3k 23/04удк 621.374.4(088.8) Изобрнт37м. кл. н 0.3k 23/04удк 621.374.4(088.8) Изобрнт37м. кл. н 0.3k 23/04удк 621.374.4(088.8) 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике

Изобретение относится к импульсной технике и обеспечивает контроль помехоустойчивого счетчика

Вптб // 407427

Счетчик // 409387

Счетчик // 1181133

Счетчик // 1205303

Изобретение относится к области цифровой техники, оно может быть использовано для суммирования или вычитания счетных импульсов в двоичном коде и является дополнительным к авт.св
Наверх