Устройство для определения знака изменения функции

 

Союз Советских

406l99

Социалистических

Республик

ИЗОБРЕТЕН Ия

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Зависимое от а вт. свидетельства №вЂ”

Заявлено ОЗ.V1.1971 (№ 1663574/18-24) м. к1 а ю15!и с присоединением заявки ¹â€”

Приоритет—

Опубликовано 05.XI.1973. Бюллетень № 45

Дата опубликования описания 4.IV.1974

Государственный комитет

Фоаота Миниотроа СССР ео делам изобретений и открытий

УДК 621.318.5(088.8) Авторы изобретения

Р. T. Сафаров и A. A. Безруков

Заявитель

УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ ЗНАКА

ИЗМЕНЕНИЯ ФУНКЦИИ

Изобретение относится к автоматике и вычислительной технике.

Известны устройства для определения знака изменения функции, содержащие с IHxpO чизатор, соединенный с блоком кодирования, блоком задержки, блоками анализа старшего, промежуточных,и младшего разряда, и выходные схемы «НЕТ» и «ИЛИ».

Предлагаемое устройство отличается от известных тем, что в нем разрядные выходы блока кодирования соединены с соответствующими вторыми входами блоков анализа разрядов через блок задержки, а с третьими соответствующими входами блоков анализа разрядов — непоср едственно, первые выходы блоков анализа разрядов подключены к соответствующим входам одной выходной схемы

«ИЛИ», а вторые выходы блоков анализа разрядов соединены с соответствующими входами другой выходной схемы «ИЛИ», причем дополттительный выход каждого предыдущего блока анал1иза разрядо|в связан с дополнительным входом каждого последующего блока анализа разрядов, а первые выходы .выходных схем «ИЛИ» соединены со входами выходной схемы «НЕТ», выход которой соединен с третьим нулевым выходом устройcòâà. Кроме того, блок анализа промежуточного разряда содержит две входные и две „о-полнительные схемы «И», четыре вентиля, схемы «ИЛИ» и две схемы «НЕТ», причем первые входы входных схем «И» объединены и подключены к первому входу блока, второй и третий входы которого соединены со вторым входом соответственно первой и второй входных схем «И», подключенных выходами через соответствующий вентиль ко входам первой и второй дополнительных схем «И», которые выходами связаны с соответствующими

1о входами первой схемы «ИЛИ» и первыми входами схем «НЕТ», вторые входы которых объединены и подключены через вторую схему «ИЛИ» к четвертому входу блока, первый и второй выходы которого подключены к вы15 ходам соответствующих схем «НЕТ», а дополнительный выход блока связан с выходом первой схемы «ИЛИ».

Это позволяет повысить быстродействие устройства и расширить его функциональные возможности.

Устройство содержит синхронизатор 1, блок кодирования 2, блок задержки 8, блок анализа старшего разряда 4, блоки анализа

25 промежуточных разрядов 5, б, блок анализа младшего разряда 7, выходную схему «НЕТ»

8 и выходные схемы «ИЛИ» 9, 10. Кроме того, блок анализа промежуточного разряда 5 содержит две входные схемы «И» 11, две доЗО полнительные схемы «И» 12, четыре вентиля

406199

l3, схемы «ИЛИ» 14, 15 и две схемы

«НЕТ» 16.

С выхода блока кодирования 2 и-разрядное двоичное число поступает на входы блоков анализа разрядов 4 — 7 непосредственно и через блок задержки 3, в котором оно задерживается на один такт. В блоках 4 — 7 разряды 1-того числа сравниваются с разрядами (j — 1)-го числа. Сигналы о положительном приращении разрядов поступают на вы. ход устройства через выходную схему «ИЛИ»

9, а сигналы об отрицательном приращении разрядов через схему «ИЛИ» 10. Обе эти схемы связаны с запрещающими входами выходной схемы «НЕТ» 8, которая соединена с синхронизатором 1, откуда на ее вход поступаю тактовые сигналы с частотой следования анализируемых чисел. При отсутствии сигналов на выходах схем «ИЛИ» 9, 10, свидетельствующем о равенстве 1-того и (j — 1)-го чисел, появляется сигнал на выходе схемы «НЕТ» 8.

Работа всех блоков устройства синхронизируется тактовыми сигналами синхронизатора 1.

Блоки анализа промежуточных разрядов 5, 6 работают следующим образом (фиг. 2).

На вход одной входной схемы «И» 11 подаются сигналы «О» или «1» с выхода блока кодирования 2, а на вход другой — сигналы

«О» или «1», задержанные блоком задержки

3. Один из вентилей 18 пропускает только сигналы «О», а другие вентили — только сиг,налы «1». На выходе одной и дополнительных схем «И» 12 сигнал появляется в случае, если на ее входах слева присутствует «О», а справа — сигнал «1», свидетельствующий о положительном приращении разряда. На выходе другой дополнительной схемы «И» 12 сигнал появляется в случае поступления на ее левый вход сигнала «1», а на правый — сигнала «О», что свидетельствует об отрицательном приращении разряда. При других сочетаниях сигналов на входах дополнительных схем «И»

12 сигналы на их выходах не появляются.

Сигналы с выходов дополнительных схем

«И» 12 подаются на входы схем «ИЛИ» 14, .15, входящих в состав каждого блока аналчза разряда 4 — б, кроме блока анализа младшего разряда 7. С выхода схемы «ИЛИ» 14 сигнал поступает на запрещающие входы схем «НЕТ» 1б блоков анализа младших разрядов 7 через схему «ИЛИ» 15. При такой связи блоков анализа разрядов 4 — 7 появле,ние сигнала положительного или отрицательного приращения на выходе блока более вы!

О

55 соко"o разряда служит запретом для выдачи сигналов приращения блоков младших разрядов.

Предмет изобретения

1. Устройство для определения знака изменения функции, содержащее синхронизатор, соединенный с первыми входами блока кодирования, который вторым входом соединен со входом блока задержки, блоков анализа старшего, промежуточных и младшего .разряда и выходной схемы «IIET», и выходные схемы

«ИЛИ», отличающееся тем, что, с целью повышения его быстродействия и расширения функциональных возможностей, разрядные выходы блока кодирования соединены с соответствующими вторыми входами блоков анализа разрядов через блок задержки, а с третьими соответствующими входами блоков анализа разрядов — непосредственно, первые выходы блоков анализа разрядов подключены к соответствующим входам одной выходной схемы «ИЛИ», а вторые выходы блоков анализа разрядов соединены с соответствующими входами другой выходной схемы

«ИЛИ», причем дополнительный выход каждого предыдущего блока анализа разрядов связан с дополнительным входом каждого последующего блока анализа разрядов, а первые выходы выходных схем «ИЛИ» соединены со входами выходной схемы «НЕТ», выход которой соединен с третьим выходом устройства.

2. Устройство по п. 1, отличающееся тем, что блок анализа промежуточного разряда содержит две входные и две дополнительные схемы «И», четыре вентиля, схемы «ИЛИ» и две схемы «НЕТ», причем первые входы входныv схем «И» ооъединены и подключены к первому входу блока, второй и третий входы которого соединены со вторым входом соответственно первой,и второй входных схем «И», подключенных выходами через соответствующий вентиль ко входам первой и второй дополнительных схем «И», которые выходами связаны с соответствующими входами первой схемы «ИЛИ» и первыми входами схем

«НЕТ», вторые входы которых объединены и подключены через вторую, схему «ИЛИ» к четвертому входу блока, первый и второй выходы которого подключены к выходам соответствующих схем «НЕТ», а дополнительный выход олока связан с выходом первой схемы

«ИЛИ».

406199 фиг. Я

Составитель Ю. Козлов

Техред 3. Тараненко

Корректор Т. Хворова

Редактор Б. Федотов

Тип. Харьк. фил, пред. «Патент>

Заказ 217/8 Тираж 647 ПодпнcH<и.

Lf 1(ИИ ПИ Государственного комитета Совета . 1п нпстров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Устройство для определения знака изменения функции Устройство для определения знака изменения функции Устройство для определения знака изменения функции 

 

Похожие патенты:

Изобретение относится к информатике и вычислительной технике и предназначено для получения, обработки, кодирования, передачи, хранения и восстановления информации

Изобретение относится к области вычислительной техники и может быть использовано при разработке специализированной аппаратуры АСУ оперативного звена ВПВО при решении задачи распознавании оперативно-тактических ситуаций

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании радиоэлектронной аппаратуры, автоматизированных систем управления и средств электронной вычислительной техники

Изобретение относится к устройствам цифровой обработки сигнала

Изобретение относится к вычислительной технике и может быть использовано для поиска экстремума функции одного аргумента методом дихотомии

Изобретение относится к вычислительной технике и может быть использовано для вычисления функций при задании аргумента в широтно-импульсной форме

Изобретение относится к железнодорожному транспорту

Изобретение относится к области цифровой вычислительной техники и предназначено для моделирования комбинаторных задач при проектировании вычислительных систем (ВС)

Изобретение относится к вычислительной технике
Наверх