Усилитель считывания для запоминающих устройств

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

409360

Своз Соввтевйе

Социалистических

Республик

Зависимое от авт. свидетельства № 199199

Заявлено 26Х11.1972 (№ 1816305/26-9) с присоединением заявки №

Приоритет

Опубликовано ЗО.Х1,1973. Бюллетень № 48

Дата опубликования описания 18.IV.1974

М. Кл. Н 03k 5/02

G 11с 11/00

G 11с 7/06

Гасударственный камитет

Саввта Министрав СССР ав делам изабретений н аткрытий

УДК 681.142.07 (088.8) Автор изобретения

Jl. А. Колосков

Заявитель

УСИЛИТЕЛЬ СЧИТЫВАНИЯ

ДЛЯ ЗАПОМИНАЮЩИХ УСТРОЙСТВ

Изобретение относится к вычислительной технике и может использоваться также в импульсной технике.

По основному авт. св. № 199199 известен усилитель считывания для запоминающих устройств, содержащий балансные каскады на транзисторах с трансформаторной связью между каскадами.

Однако в таком усилителе при воздействии стробирующего импульса на первичные обмотки трансформатора связи, включенные между коллекторами транзисторов первого каскада усилителя, на выводах вторичной обмотки этого трансформатора за счет паразитной емкости между обмотками возникают импульсы помехи, по времени соответствующие фронтам стробирующего сигнала. Это приводит к ухудшению помехоустойчивости и к увеличению времени восстановления усилителя.

Цель изобретения — повышение помехоустойчивости и снижение времени восстановления.

Это достигается за счет введения в предлагаемый усилитель источника импульсного питания, выход которого подключен к общей точке соединения эмиттерных резисторов первого балансного каскада усилителя, при этом общие точки соединения первичных обмоток и общие точки соединения вторичных обмоток трансформатора связи дополнительно соединены между собой.

На чертеже изображена схема предлагаемого устройства.

Первый балансный каскад усилителя собран на двух транзисторах 1 и 2. Резисторы 3 и 4 задают в эти транзисторы базовый ток, а резисторы 5 и 6 — режимный ток. Конденсатор

7 служит для создания низкоомной связи меж-

10 ду каскадами по переменной составляющей.

Коллекторы транзисторов 1 и 2 включены в первичные обмотки трансформатора 8. Резисторы 9 и 10 стабилизируют усиление.

15 Источник входного сигнала подключается к выводам 11 и 12 первичной обмотки согласующего трансформатора 13, вторичная обмотка которого подсоединена к базам транзисторов

1и2.

20 Первый каскад связан со вторым каскадом на транзисторах 14 и 15 при помощи трансформатора 8, вторичные обмотки которого подключены к базам транзисторов 14 и 15.

Общая точка соединения этих обмоток выве25 дена на делитель 16, обеспечивающий необходимое смещение на базах транзисторов 14 и

15, и объединена с общей точкой соединения первичных обмоток 17. Резисторы 18 и 19 шунтируют вторичные обмотки трансформатора 8

30 связи, резистор 20 является нагрузкой второ409360

Предмет изобретения

Составитель А. Шевьев

Текред 3. Тараненко

Редактор Е. Караулова

Корректор Н. Торкина

Заказ 854/9 Изд. М 1097 Тираж 780 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, д. 2 го каскада, с которого снимается выходной сигнал.

Питание первого каскада импульсное: в общую точку соединения резисторов 5 и 6 подается стробирующий импульс от источника

21 импульсного питания.

Устройство работает следующим образом.

В исходном состоянии транзисторы 1 и 2 закрыты из-за отсутствия импульса питания, а транзисторы 15 и 14 — за счет смещения на базах. При наличии импульса питания транзисторы 1 и 2 усиливают входной сигнал, последний через трансформатор 8 связи поступает на базы транзисторов 14 и 15 второго каскада, который кроме усиления выполняет функцию выпрямления и нормализации сигнала.

Благодаря тому что импульсы питания подаются со стороны эмиттеров транзисторов

1 и 2, а общие точки первичной и вторичной обмоток трансформатора 8 объединены, наличие паразитной емкости между этими обмотками не влияет на работу второго каскада.

Усилитель считывания для запоминающих устройств по авт. св. № 199199, отл и ч а юТ0 шийся тем, что, с целью повышения помехоустойчивости и снижения времени восстановления, в него введен источник импульсного питания, выход которого подключен к общей точке соединения эмиттерных резисторов пер15 ваго балансного каскада усилителя, при этом общие точки соединения первичных обмоток и общие точки соединения вторичных обмоток трансформатора связи дополнительно соединены между собой.

Усилитель считывания для запоминающих устройств Усилитель считывания для запоминающих устройств 

 

Похожие патенты:

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией
Наверх