Патент ссср 413626
ОП ИСАН И Е
ИЗОБРЕТЕНИЯ
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Союз Советских
Социалистических
Республик
ЗЯ 53НСИМ(10 01 ЯВт 03? !!ДЕ i C. ЬС1 ВЯ ¹
М. Кл. H ОЗЕ 17/62
ЗHÿèëcllî 14.1V.1972 (1хз 1773111 26-9) с пРнсосди ICII»egal 05!I33 H ¹
Государственный комитет
Совета Министров СССР во делам изобретений и открытий
IIpH0plIlс1 х ДЕ, 681.3.055(088.8) (3!5уб>,!нк03-;!но 30.1.1971. (>50.5легснь № 4
Г= ПТБ
Дата опубликования описания 6Л 1.197!
Авторы изобретения
В. А. Грехнев, М. Ф. Никеров, Б. Л. Останков и Н. П. Павлюченков
Заявитель
РАСП РЕДЕЛ ИТЕЛ Ь
Изобретение относится к области автоматики, вычислительной техники и преднязначе5н> для распределения временных сигналов последовательно по каждой из выходны шин, я также для разработки устройств управлени.:
LIBM, построенных на принципе распределения сигналов.
Известен распределитель, содержащий 33 каждой ячейке разряда статический триггер, состоящий из двух элементов «И вЂ” 11Е», н унрявляюнГу50 схему «И — HE», вь,ход которой
CI35IЗ 5! Н С ВХОДОМ УС5Ч! НОВКИ 33 CJIIII H Н!ОС COCT05I IIHC ГP Ilrl CP >5, С(>ДЕP>l! rl Ill II II ГЯ К>КЕ СЧСТНв!Н
l риггер.
I1ель изобретения — упрощение н повышение надежности распределителя.
Для этого в предлагаемом распределичеле вход установки в нулевое состояние триггера каждой ячейки разряда связан с выходом нулевого плеча чриггера последующей ячейк!. оазряда, один вход управляющей схем.
«И — НЕ» каждой ячейки разряда соед3шен с выходом единичного плеча триггера ape;!»Iдущей ячейки разряда, я другой вход — с выходом единичного плеча счетного триггера В четных разряд",х распределителя и с выходом нулевого плеча счетного триггера в нечетных разрядах, причем шина тактовых импульсов связана с входом счетного триггер,.
Ня чертеже изображена схема предлагаемого распределителя сигналов.
Элемен ь! «И - — НЕ» 1 — нулевые плечи триггера памяти, элементы «И — НЕ» 2 — единичные. Элементы «И — HE» 3 включены в цепи установки в единичное состояние триггера памяти каждого разряда и осуществляют сдвиг единицы. Шины, обозначенные одинаковыми буквами, должны быть соединены. Шн10 ны а и б сосчння.отся только в случае нос!росниЯ ко ll llcl30ã0 РаспРсдечнтелЯ el!! IIHë013, Число разрядов распределителя сигналов может быть произвольным, и прн этом 5юрядок соединения отдельных разрядо33 одинаков. 1!снн установки распределител>! в нсхочнос состояние ня чертеже не показаны.
Исходное положение распределителя снгпалов следу:03цсе: счетный триггер находится в нулевом сосчошп3и (на выходе Q присутствует логическа.. ед:!ница), триггер 4! находится в едини 3ном состоянии (на выходе элемента 2 присутствует логическая единица), триггеры 4„., 4„ находятся в нулевом состоянии, при этом ня выходе элемента 3 второго разряда присутствует логическая едшпща, тяк как сче5ный чрнггер находится в нулевом состоянии (на выходе 3> — логический нуль), а триггер 4! в единично>м состоя ии, на выходе эле.,Гентя 3 всех остальных разрядов также
30 логическая единица, тяк как на выходах еди413626
Предмет изобретения
Составитель H. Дубровска11
Текред Г. Васильева Корректор Л. Новожилова
Редактор Е. Караулова
Заказ 1219!16 Изд. ¹ 1233 Тираж 811 Подписное
Ц1-114ИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий
Москва, Ж-35, Раушская наб., д. 4, 5
Типография, пр. Сапунова, д. 2 ничных плеч триггеров 4>, ..., 4, — логический нуль. При поступлении на вход Х счетного триггера первого тактирующего импульса ня выходе Q появляется логическая единица, которая поступает на вход элемента 3, стоящего в четном разряде. На другом входе элемента 3 всех четных разрядов, кроме элемента 3 второго разряда, присутствует логи 1сскпй нуль. Таким образом, только пя выходе элемента 3, стоящего во втором разряде, появляется логический нуль, который устанавливает триггер 42 в едини шое состояние, а логический нуль с элемента 1 триггера - 1з поступает
11I пулевой вход триггера 41 н усганявлшгяс1 его в пулевое состояние. Таким образом, нрн поступлении первого тактирующего импульса на вход Х счетного триггера едi «И — IE», т. с. отпадает необходимость в счетном триггере. 1 ilcIII)cчс.1нтечь, соде1))ж111ций в 1<яжд()й ячейке разряда статический триггер, с1)его)115 щпй нз двух элсме)пов «Н вЂ” — IIE», и управля)ощу)о схему «И — I-IE», выход коiv)poi) связан с входом установки в единичное состояние триггера, со;1сржащнй также счсп1ый триггср, отл и ч а ю щийс я тем, что, с целью упро20 щения и повышения надежности, вход установки в нулевое состояние триггера каждой ячейки разряда связан с выходом нулевого плеча триггера последующей ячейки разряда, один вход управляющей схемы «И — НЕ» 25 каждой ячейки разряда соединен с выходом единичного плеча триггера предыдущей ячейки разряда, а другой вход — с выходом единичного плеча счеч ного триггера в четных разрядах распределителя и с вых1)дом нулевого 30 плеча счетного триггера в нечетных разрядах, причем шина тактовых импульсов cps;I3;Iна с входом счетного триггера.