Многофункциональный логический модуль

 

ОП ЫСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕРЬСТВУ

Союз Советских

Социалистических

Республик (11) 433476 (6I) Дополнительное к авт. свид-ву-(22) Заявлено 12.06.72(21) 1795720/18-24 (51) М. Кл.

G 06 f 7/00 с присоединением заявки №вЂ” (23) Приоритет

Гваудврственный квинтет

Савета Мнннатрав СССР аа делам нзабретеннй н аткрытнй

Опубликовано 25 06. 74.Бюллетень № 2З

Дата опубликования описания 19.09.75 (Q) УДК681. 325.65 (088.8) (72) Автор. изобретения

Э. Я. Якубайтис (71) Заявитель

Институт электроники и вычислительной техники (54) МНОГОФУНКБИОНАЛЬНЫЙ ЛОГИЧЕСКИЙ МОДУЛЬ

Изобретение касается автоматики и вычислительной техники и предназначено для реализации логических функций.

Известен многофункциональный модуль, содержащий пять входов и два вывода и реализуюший любую (одну) функцию трех переменных (для чего используются как прял:ые, так и инверсные вхождения этих переменных). Этот же модуль, при использовании только прямых вхождений переменных, реализует часть функций трех переменных и все функции двух переменных.

Бель предлагаемого устройства - упростить модуль и расширить область его .применения. Это достигается тем, что первый вход модуля соединен со входами первого, второго, третьего, четвертого и пятого элементов И и через первый элемент HE соединен со входами шестого, седьмого, socbMoro и девятого элементов

И, второй вход модуля соединен со входами второго, третьего, шестого, девятого и десятого элементов И и через второй элемент НЕ соединен со входами пятого, седьмого и восьмого элементов И, тре тий вход модуля соединен со входами первого, третьего, четвертого, седьмого и десятого элементов И и через третий элемент НЕ соединен со входами пятого и девятого элементов И, четвертый вход л1одуля соединен со входами четвертого и шестого элементов И и через четвер,тый элемент HE соединен со входами вто р рого, пятого, восьмого и десятого эле»ментов И, выходы первого, второго, шес», того и десятого элементов И соединены со входами первого элемента ИЛИ, а выходы остальных элементов И соединены

15 со входами второго элемента "ИЛИ .

Предлагаемый модуль может реализовать функции сумматора трех одноразрядных чисел, одноразрядного счетчика, зле;мента пал яти, любой одной, а в ряде

20 случаев - одновременно двух функций двух переменных А, А (при прямом

2 вхождении этих переменных).

На чертеже изображена схема предла ;ràåìîãî устройства.

433476

= АВС + АВС + ACD + ABD+ ABCD+ ABCD а.

Кроме того, соединение накоротко выходов 23 и 24 дает возможность реализовать преобразование:

=C+AD+AD +А В.

В таблицах 1,2 и 3 описана работа предлагаемого модуля.

+ ABD, Я, = АС+ BC+ABD

Та блица 1

Сигналы на выходе. № настройка

1+ 2

BC+BD+ BCD

B+C+D

С+Э

BC+BD

C+B D

1. А=О

2, А=1

BC+CD +BC D

AC+AD +CD +AC D

АС + ACD

ABD +ABD + ABD

3. B=O

АС

C+AD +AD

ABD+ ABD

А+С+ 0

4. B=1

5. C=O

АВ + АВ + AD

AB + AB + BD

А ВС+А ВС+А ВС< А ВС

АВ+ AC

С+АР

A+B

6. С=1

7.D =0

AH+AC+BC

АВ.З- АС

8.9= 1

9. A=B

AD+ АС

AB + BD+ BD

А9 + BD + BD

А+ В+Р

A+BD

10. А=С

АС+ ВС+ АВС

АВ+ AD+ ABD

АВС + АВС + ABC

AC + ВС

12. В=С

AC+AB

AB+ AC+ ВС

13. В =9

АС+АВ+ВС+АВС А+В+С

14. C=D

Устройство содержит входы 1,2,3 и 4 для подачи переменных. Элементы НЕ

5-8, элементы И 9-18, элементы ИЛИ

19 и 20, диоды 21 и 22, выходы 23 и

24 выходных переменных Е и 2, со- б ,, 1 2 ответственно. На выходах 23 и 24 реализуются следуюшие логические преобразо .вания:

А+В+С

А+С

С+ A0+ АЭ

433476

Е Z

С +9

А=О, B=l

BD

А — О, D=l

А +D

А+С

B=O, C=l

 — -О, D —.1

АС

А +D

АВ + АВ

АВ

АВ

АВ

АВ + АВ

А+ В

АВ + АВ

А+В

А+В

АВ

¹¹ Настройка п.п.

А.—.О, В-С

В=l, C,=О

С=О,D =. 0

8 С=0, 1

9 С=О, B=D

l0 C=1,D =О

1 1 С=l, A=D 2 Р =О, А=С

1Э Р=1, В=С

14 A=C, A=Q

15 A=C, B=D

16 А=,О, B=C

А+В

А+ В

Сигнал на выходе

Таблица 2 433476 дополнительная

Входы

1 Z1= А

А

А А

А1

А2

2 = А1 + А2

2=А1++А2

А2

А2

АЗ

Z = 1

0

1 1 2

А 0

А2

= А А

2 1 2

4 Z1=A А 2 1

А А

5 K=A А

¹ Основная функция

А

А 0

А1 А2

А1 А2

А1 А2

А1 А2

А 1

А2

А2

А

А2

А

Таблица 3

2=А

Z2 2

Е2 =А1 2 = А1А2

Ю 2 — — А1А2 + А1А2

2 1 2 2 3 1 2 Я

= А

1 1

Z =А +А

42 = А1+А2

Z2 = А1А2 + А1А2

Z,2 = А1А2+А А3+А2АЗ+А1А2А3

Е1 = А2 1 =A1+A2 г А1 А2

2 = А1.А2

= А А

1 1 2

=А А +А А

1 1 2 1 2

433476

Прололжение табл 3

6 Е2 =А +А2

2 1 2

Е =:А 2=А 1 =А +А

1 1 2

А2 А1

О 2= .1 А.

Z2=, Ъ

2=А 1А2+А 1А2 2 =А +А

А 1 А Л

А1 А2 1 А1 21=А1+А2

8 Z1+ А +А

1 О А ХуА А

О А А А Е =А

А А О О K=AA

=А А+А А

2 А1А2+А А2

A2+A1А3

02 А1 А1 1 Е А

А2 1 О 1=А1+А2

10 с» =А А +А А- +Д А

"3 О 2 " А 3 "ф А УЗ+ ЪЪЪ 1=А +А Z

А 7. 1 7.2=АЕ +АР2

1 1 2

A2 A Х2

X =А +А Е

11 Z+Z =А +А уА

А А А А

А

А А 1 О

1 А2 1 Аз

А 1 О А

А А А О

1 2 3 2 А1А2 А1А2 А1А3

"2 =А1А2+А А +A2A

433476

Как следует из таблицы 1, модуль реализует функции двухвыходного сумматора (при D =0), счетчика (при D =1, В= Z.

C= Z, ), элемента памяти (при Ц «; ).

Таблица 2 показывает, что модуль выполняет любук функцию двух переменных, а зачастук и две функции сразу. Наличие на выходах модуля диодов позволяет выполнять до трех различных преобразований при одной и той же ьастройке. Так, при настройке В=l, 0 (сл . табл. ),; ажно получить три преобразования: на выходе 23 днзьюнкцию двух коньюнкций: А5 +ЛЭ и на выходе 24 коньюкцшо АЭ, либо .соединив накоротко иыходы 23 и 24,—

:дизьюнкцию А + }

В таблице 3 показана .возможность вы полнения двух преобразований одновременно.

Так, например при настройке А=А

В=А, С=А и Д =A. на выходе 23 реализуется дизьюнкция А + А, на выходе

24 - коньюкция этих переменных.

В 12-й строке таблицы 3 приведена настройка модуля для реализации сумматора, в 13-й строке - счетчика, в 14-йэлемента памяти.

Предмет изобретения !

Многофункциональный логический модуль, содержаший первый элемент ИЛИ, выход которого соединен через диод с первым выходом людуля, второй элемент ИЛИ, выход которого соединен через диод со вторым

5 выходом модуля, элементы И и НЕ, о тличаюшийсятем,что, сцелью упрошения модуля и расширения области его применения, первый вход модуля соеди-, нен со входами первого, второго, третьего,.

10 четвертого и пятого элементов И и через первый элемент НЕ соединен со входами шестого, седьмого, восьмого и девятого элементов И, второй вход модуля соединен со входами второго, третьего, шестого, 15 девятого и десятого элементов И и через второй элемент HE соединен со входами пятого, седьмого и восьмого элементов И, третий вход модуля соединен со входами первого, третьего, четвертого, седьмого

20 и десятого элементов И и через третий элемент НЕ соединен со входами пятого и девятого элементов И, четвертый вход модуля соединен со входами четвертого и шестого элементов И и через четвертый

25 элемент HE соединен со входами второго, пятого, восьмого и десятого элементов И, f выходы первого, второго, шестого и деся того элементов И соединены со входами первого элемента ИЛИ, а выходы остальных, З0 элементов И соединены со входами второго элемента ИЛИ.

433476

Изд K 3(5 Тираж 624 Подписное

Заказ

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 113035, Раушская наб., 4

Предприятие «Патент», Москва, Г-59, Бережковская наб., 24

Составитель В. Игнатушенко

Редактор ° Р >ова ТехРед Г.Васипьева Корректор О Т

IA. Мэо

Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль Многофункциональный логический модуль 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх