Универсальный вычислительный модуль с кодовой перестройкой логики

 

О П И С А Н И Е (и) 436353

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советски»

Социалистинеских

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 24.05.72 (21) 1788517/18-24 с присоединением заявки ¹ (32) Приоритет

Опубликовано 15.07.74. Бюллетень № 26

Дата опубликования описания 26.12.74 (51) М. Кл. б 06f 7/50

Государственный камнтет

Совета Мнннстраа СССР ао делам нэабретаннй, н открытнн (53) УДК 681.325(088.8) (72) Авторы изобретения

В. Ф. Нестерук, И. А. Пальянов и В. И. Потапов

Омский политехнический институт (71) Заявитель (54) УНИВЕРСАЛЬНЫЙ ВЫЧИСЛИТЕЛЬНЬ!Й МОДУЛЬ С

КОДОВОЙ ПЕРЕСТРОЙКОЙ ЛОГИКИ

Изобретение относится к области вьтчт1слительной техники.

Известны универсальные вычислительные модули с кодовой перестройкой логики, выполненные на магнитных токовых переключателях и содержащие узлы ввода кода реализуемой функции, ввода кода входных переменных, узел формирования значения реализуемой функции, узел формирования сигнала обратной связи и узел формирования сигнала 10 сквозного переноса, выполненные на сердечниках с ППГ.

Общим недостатком известных модулей является структурная сложность и ограниченные логические возможности. 15

С целью упрощения модуля и расширения его логических возможностей на сердечниках узла ввода кода входных переменных расположены управляющие обмотки этого узла, узла ввода кода реализуемой функции и распре- 20 деляющие обмотки узла формирования значения реализуемой функции, причем распределяющие обмотки узла формирования сигнала сквозного переноса соединены последовательно с группой управляющих обмоток узла ввода 25 кода реализуемой функции, а управляющие обмотки узла формирования сигнала сквозного переноса соединены с управляющими обмотками узла ввода кода входных переменных и с распределяющими обмотками узла фор- 30 мирования сигнала обратной связи, управляющие обмотки которого последовательно соединены с распределяющими обмотками узла формирования значения реализуемой функции.

Принципиальная схема универсального вычислительного модуля с кодовой перестройкой логики приведена на чертеже; вертикальными линиями обозначены сердечники с ППГ, горизонтальными — шины, а наклонными — обмотки.

Структура модуля такова, что прямые и инверсные значения входных переменных записываются на сердечники 1 блока 2 реализации логических функций при поступлении сигналов на входные шины 3, 4 и 5.

Вид реализуемой функции задается кодом, заносимым по шинам 6, 7 и 8.

Суммарные магнитные потоки управляющих обмоток 9 узла 10 ввода кода реализуемой функции, управляющих обмоток 11 узла

12 ввода кода входных переменных, управляющих обмоток 13 шины 14 — 14 начальной установки определяют состояние сердечников 1 при реализации заданной функции.

Прямое и инверсное значения реализуемой функции снимаются соответственно с клемм 15 и 16 при пропускании импульсов тока по шине 17, распределяющим обмоткам 18 узла 19 формирования значения реализуемой функции, 436353

3 подключенных к группе управляющих обмоток

20 узла 21 формирования сигнала обратной связи. . Шина 22 — 22 предназначена для начальной установки сердечников 23.

Состояние сердечников 23 с располо>кенными на них распределяющими обмотками 24 определяет значение сигнала обратной связи.

При помощи управляющих обмоток 25 и 2б производится настройка сердечников 27 узла

28 формирования сигнала сквозного переноса на выдачу прямого или инверсного сигнала сквозного переноса, распределяющего обмотки 29 которого соединены последовательно с группой управляющих обмоток 9 и с клеммами 30 и 31.

Для развязки в цепях распределяющих обмоток 18, 24 и 29 находятся диоды.

Универсальный вычислительный модуль с кодовой перестройкой логики может работать в двух режимах: в режиме логического модуля, реализующего любую логическую функцию двух переменных, и в режиме накапливающего сумматора со сквозным переносом.

Работа универсального вычислительного модуля с кодовой перестройкой логики осуществляется в четыре такта.

Перед,началом работы производится начальная установка сердечников 23, путем пропускания импульса тока по управляющим обмоткам 20 шины 22 — 22.

В первом такте импульс тока, протекающий по управляющим обмоткам 13 и 25 шины начальной установки 14 — 14, производит начальную установку сердечников 1 и 27, Во втором такте по шинам 3 или 4 производится запись прямого или инверсного значения входной переменной, а по шине 5 — запись сигнала обратной связи на сердечники 1 и 27.

Значение сигнала обратной связи равно «1» или «0», в зависимости от результата предыдущей операции, т. е. от состояния сердечников 23. Если в предыдущем цикле производилась начальная установка сердечников 23, то значение сигнала обратной связи равно «О».

По окончании второго такта два из сердечников 27 будут перемагничены «вверх», два—

«вниз», в зависимости от значения входной переменной и сигнала обратной связи.

В третьем такте импульсами тока, проходящими по управляющим обмоткам 9 шин б, 7 и 8, производится настройка блока 2 реализации логических функций на реализацию заданной логической функции.

В результате после третьего такта останется перемагниченным «вверх» только один из сердечников 1.

В этом жс такте (при выполнении суммирования) с клемм 30 и 31 снимается прямое или инверсное значение сквозного переноса. При выполнении логических операций считывания по шинам 7 и 8 не производится и сигналы с клемм 30 и 31 не снимаются.

Значение сквозного переноса, равное «1», формируется при наличии импульса тока в шине 7 и при равенстве «1» хотя бы одного из слагаемых или при наличии импульса тока в шине 8 и равенстве «1» обеих слагаемых; в противном случае значение сквозного переноса равно «О».

B четвертом такте происходит формирование значения реализуемой функции путем пропускания импульса тока по шине 17. При этом импульс тока проходит по одной из распределяющих обмоток 18, соответствующей перемагниченному «Вверх» сердечнику 1, производит запись при помощи управляющих обмоток

20 значение реализуемой функции на сердечнике 23 и проходит на одну из клемм 15 или

1б в зависимости от того, равно значение реализуемой функции «1» или «О».

Предмет изобретения

Универсальный вычислительный модуль с кодовой перестройкой логики, содержащий узел ввода кода реализуемой функции, узел ввода кода входных переменных, узел формирования значения реализуемой функции, узел формирования сигнала обратной связи и узел формирования сигнала сквозного переноса, выполненные на сердечниках с ППГ, отлич а ю шийся тем, что, с целью упрощения модуля и расширения его логических возможностей, на сердечниках узла ввода кода входных переменных расположены управляющие обмотки этого узла, узла ввода кода реализуемой функции и распределяющие обмотки узла формирования значения реализуемой функции, причем распределяющие обмотки узла формирования сигнала сквозного переноса соединены последовательно с группой управляющих обмоток узла ввода кода реализуемой функции, а управляющие обмотки узла формирования сигнала сквозного переноса соединены с управляющими обмотками узла ввода кода входных переменных и с распределяющими обмотками узла формирования сигнала обратной связи, управляющие обмотки которого последовательно соединены с распределяющими обмотками узла формирования значения реализуемой функции.

436353

Редактор Л. Цветкова

Коррсктор Н. Стельмах

Заказ 3431/11 Изд № 1832 Тираж 624 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д, 4/5

Типография, пр. Сапунова, 2

19 2

Составитель И. Долгушева

Техред 3. Тараненко

11,1

Универсальный вычислительный модуль с кодовой перестройкой логики Универсальный вычислительный модуль с кодовой перестройкой логики Универсальный вычислительный модуль с кодовой перестройкой логики 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для регистрации и контроля входных параметров, а именно, параметров полета летательного аппарата

Изобретение относится к вычислительной технике, в частности к специализированным устройствам для обработки массивов информации в реальном масштабе времени, и может быть использовано в автоматизированных системах обработки изображений

Изобретение относится к радиотехнике, а именно к измерительной технике, и в частности может быть использовано в технике радиосвязи, например в синтезаторах частоты приемопередающих установок с программной перестройкой рабочей частоты (ППРЧ) в качестве умножителей частоты следования импульсов

Изобретение относится к вычислительной технике и, в частности, к архитектурам перестраиваемых матричных процессорных СБИС, использующих структурную перестройку (реконфигурацию), т.е

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях

Изобретение относится к электроизмерениям, автоматике, импульсной, преобразовательной и др.технике и может быть использовано в качестве многофункционального устройства, например, сравнение фаз или напряжений, или длительностей, или формирователей в интегральном исполнении

Изобретение относится к специализированным средствам вычислительной техники и предназначено для использования в стохастических вычислительных устройствах

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и моделирующих устройствах, использующих вероятностные принципы представления и обработки информации

Изобретение относится к автоматике и вычислительной технике и может быть использовано в дискретных автоматах для сложения - вычитания чисел, кодируемых трехуровневыми сигналами по ортогональным составляющим функций Попова
Наверх