Устройство для умножения частотыв п т б--:-•*(•'! f^'^^inicrtsц-ш*д i^.a?utt- и

 

ОПИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВЙДЕТЕЛЫ:ТВУ п11 435582

Союз Советских

Социалистииеских

Республик (61) Зависимое от авт. свидетельства 404173 (22) Заявлено 04.01.70 (21) 1513811/18-24 с присоединением заявки № (32) Приоритет

Опубликовано 05.07.74. Бюллетень № 25

Дата опубликования описания 28.01.75 (51) М. Кл. Н 03b 19. 00

G 06(7/ 52

Государственный комнтет

Совета Министрае СССР

an делам изооретенк и открытий (53) УДК, 681.325(088.8) (72) Автор изобретения

В. Н. Лебедев (71) Заявитель (54) УСТРОЙСТВО ДЛЯ УМНОЖЕНИЯ ЧАСТОТЫ

Предлагаемое устройство относится к области автоматики и измерительной техники и мо:кет быть использовано при построении быстродействующих устройств измерения и устройств преобразования число-импульсной информации.

Известно устройство для умножения частоты по авт. св. 404173.

Недостатком этого устройства является относительно узкий диапазон умножаемых частот.

Предлагаемое устройство отличается тем, что оно содержит первый и второй управляемые генераторы частоты, первые входы которых соединены с выходом делителя частоты, триггер переполнения и схему «И», первый вход которой соединен с выходом триггера переполнения, второй — с выходом переполнения счетчика приращения периода и с первым входом триггера переполнения. Третий вход схе.; ы «И» соединен с выходом счетчика приращения периода, четвертый — со входом счетчика приращения периода и с выходом второй схемы «И». Выход схемы «И» соединен со вторым входом второго управлясмого генератора, первые выходы которого через клапаны соединены со вторыми входам:< первого управляемого генератора частоты, выход которого соединен со входами схемы вычитания и схемы управления, выход которой соединен со вторым входом триггера и третьим входом второго управляемого генератора частоты, второй выход которого ссединен со входом второй схемы «И».

Это позволяет расширить диапазон умножаемых частот таким образом, что верхний предел ограничивается быстродействием элементной базы, а нижний предел частоты практически не ограничен.

10 На фиг. 1 приведена функциональная схема предлагаемого устройства; на фиг. 2 — функциональная схема устройства управления; на фиг. 3 — временные диаграммы.

Умножаемая частота через формирователь

15 1 поступает на первый вход 2 схемы 3 управления, имеющей второй 4 и третий 5 входы и первый 6, второй 7 и третий 8 входы.

Схема «И» 9 соединена со входом счет пика

20 10 приращения периода, выходы которого соединены со входами схемы «И» 11.

Клапаны 12 служат для переписи кода из счетчика 13 частоты измерения периода и из счетчика 10 в регистр частоты измерения пе25 риода 14 и в регистр приращения периода 15 соответственно.

Выход триггера переполнения 16 соединен со входом схемы «И» 11. Входы схемы «И» 17 соединечы с выходами счетчика 18 коэффи30 циента умножения, а выходы через схему

435582 а (40

N = — —" — М

tg вых,, + о

«ИЛИ» 19 соединены со входом схемы 20 вычитания.

Генератор 21 калиброванной частоты соединен со входом делителя частоты 22.

Выходы первой 23 и второй 24 групп схем

«И» соединены со входами первой 25 и второй

26 схем «ИЛИ».

Регистр 15, группа схем «И» 23 и схема

«ИЛИ» 25 в совокупности образуют первый управляемый генератор частоты 27, а счетчик

13, схемы «И» 24 и схема «ИЛИ» 26 — второй управляемый генератор частоты 28.

Схемы «И» 29 — 31 .и триггеры 32 — 34 образуют схему управления 3.

Схема управления 3 формирует импульс переписи кодов из счетчиков 10 и 13 в регистры

14 и 15 (выход 7), сброс счетчиков 10, 13 и триггеров 16 в исходное состояние (выход 8) и осуществляет «задержку» фронта импульса умножаемой частоты (вход 2) до ближайшего фронта импульса с входа 4.

Задержка осуществляется триггерами 32 и

34 и схемой «И» 29.

Работа части схемы, состоящей из узлов 3, 10, 12, 14, 17, 18, 19, 20, аналогична работе прототипа.

При одной и той же фиксированной частоте ,на выходах схем «ИЛИ» 25 и 26 осуществляется умножение частоты, лежащей в пределах (умноженная частота формируется на выходе схемы вычитания, импульсов 20), где М вЂ” коэффициент умножения;

4 — длительность периода сигнала с выхода схем «ИЛИ» 25 .и 26.

Достигается это за счет того, что значение кода «приращения» периода N, переписываемого в конце периода в регистр 14, представлено в виде (T» величина периода входного сигнала).

Частота /»ы„, на выходе схемы «ИЛИ» определяется соотношением (где f,„— частота на выходе схемы вычитания 20) .

Так как f,„„,= f, — f,,„, то получим

Для расширения диапазона умножаемых частот необходимо менять частоту на выходах схем «ИЛИ» 25 и 26. Задачу изменения частоты на выходе схемы «ИЛИ» 26 осуществляют схемы «И» 11, 24, счетчик 13, триггер 16.

Устройство .работает следующим образом.

Зо

По окончании периода входного сигнала на входе 2 переключается триггер 32, схема «И»

29 открывается, и первый же импульс по входу 4 переключает триггер 34. Схема «И» 9 закрывается, а схема «И» 30 открывается на время следования по входу 5 двух импульсов, первый из которых выделяется на выходе схемы «И» 31 и переписывает информацию из счетчиков 10 и 13 в регистры 14 и 15.

Затем импульсом с выхода 8 счетчик 13 сбрасывается в «нуль», счетчик 10 — в «2» (так как через схему «И» 30 прошло два импульса на триггер 33) и триггер 34 — в исходное состояние. При этом схема «И» 9 открывается.

Измерение периода начинается с максимальной частоты на выходе схемы «ИЛИ» 26. (Значение частоты на выходе схемы «ИЛИ»

26 определяется значением кода в счетчике

13). После первого переполнения счетчика переключается триггер переполнения 16. Каждое последующее переполнение счетчика 10 фиксируется поступлением импульса со схемы

«И» 11 в счетчик 13. При этом прибавление импульса в счетчик 13 сопровождается уменьшением частоты на выходе схемы «ИЛИ» 26 в

2 раза.

К моменту окончания периода входного сигнала в счетчике 10 фиксируется код приращения периода, относительно минимального Т„„,„, определяемого как Туда — — М 2 4, где 2"4 — длительность периода сигнала с выхода «ИЛИ» 26 к моменту окончания периода входного сигнала; и — число импульсов, прошедших в счетчик 13.

Величину периода входного сигнала в этом случае можно представить;

Tâx = ht (tа + t, 2 + t, 2 + 1, 2 +... +

+/ .2п — )+N,2п t,=(31+N t, р где 4 — длительность периода сигнала с генератора;

N — значение кода в счетчике 10.

В счетчике 13 формируется код частоты измерения периода.

Импульсом с выхода 7 схемы управления информация из счетчиков 10 и 13 переписывается в регистры 14 и 15. Группа схем «И» и

«ИЛИ» 25 подключена к генератору 21 и делителю 22 аналогично схемам «И» и

«ИЛИ» 26.

При переписи кодов из счетчиков 10 и 13 в регистры 14 и 15 на выходе схемы вычитания импульсов устанавливается правильное значение умноженной частоты, так значение кода приращения периода то же, что и при заполнении пер иода постоянной частотой

fñÎïst 2п з

Затем импульсом с выхода 8 схемы управления 3 счетчики 10, 13 и триггер 16 возвращаются в исходное состояние, после чего начи435582 нается измерение очередного периода. Так, .например, при реализации умножителя на интегральных микросхемах с предельной частотой элементов 5 мгц и с коэффициентом умножения 128 верхнее значение умножаемой частоты

=40 кгпв.

128 0,2 мкс

Для перекрытия диапазона частот, например, 3 — 40000 гц достаточно двоичный делитель 22 взять четырнадцатиразрядным, а счетчик 13 и регистр 15 — четырехразрядными.

Предмет изобретения

Устройство для умножения частоты по авт, св. 404173, отличающееся тем, что, с целью увеличения диапазона входных частот, оно содержит первый и второй управляемые генераторы, первые входы которых соединены с выходами делителя частоты, триггер переполнения и схему «И», первый вход которой соединен с выходом триггера перепол5 пения, второй — с выходом переполнения счетчика приращения периода и с первым входом триггера переполнения, третий вход схемы

«И» соединен с выходом счетчика приращения периода, четвертый — со входом счетчика при10 ращения периода и с выходом второй схемы

«И», выход схемы «И» соединен со вторым входом второго управляемого генератора, первые выходы которого через клапаны соединены со вторыми входами первого управляемого

15 генератора частоты, выход которого соединен со входами схемы вычитания и схемы управления, выход которой соединен со вторым входом триггера и третьим входом второго управляемого генератора частоты, второй выход ко20 торого соединен со входом второй схемы «И».

435582

Фиг 7 ллллллшшллл

Составитель М. Аршавский

Техред В. Рыбакова

Редактор Л. Утехина

Корректор Л, Орлова

Типография, пр. Сапунова, 2

Заказ 3704/1 Изд. № 127 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, K-35, Раушская наб., д. 4/5

Устройство для умножения частотыв п т б--:-•*(•! f^^^inicrtsц-ш*д i^.a?utt- и Устройство для умножения частотыв п т б--:-•*(•! f^^^inicrtsц-ш*д i^.a?utt- и Устройство для умножения частотыв п т б--:-•*(•! f^^^inicrtsц-ш*д i^.a?utt- и Устройство для умножения частотыв п т б--:-•*(•! f^^^inicrtsц-ш*д i^.a?utt- и 

 

Похожие патенты:

Изобретение относится к радиоэлектронике и может быть использовано в вычислительных устройствах для реализации перемножения страниц операндов с любым сочетанием знаков
Наверх