Многопороговый логический элемент

 

О П И С Ф- И"М - ас

ИЗОБРЕТЕНИЯ ц 438I20

Сое3 Советски>

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Зависимое от авт. свидетельства (22) Заявлено 28.12.72 (21) 1869017/26-9 с присоединением заявки № (32) Приоритет

Опубликовано 30.07.74. Бюллетень № 28 (51) М. Кл. Н ОЗЕ 19/02

Государственный комитет

Совета Министров СССГ по делам изобретений и открытий (53) УДК 621.384.3 (088.8) Дата опубликования описания 10.01.75 (72) Авторы изобретения

Ю. А. Герасимов и Ю. В. Шаповалов (71) Заявитель

Московский ордена Ленина авиационный институт им. Серго Орджоникидзе (5ф) МНОГОПОРОГОВЫЙ ЛОГИЧЕСКИЙ ЭЛЕМЕНТ

Изобретение относится к вычислительной технике и может использоваться для построения различных устройств переработки дискретной информации.

Известны многопороговые логические элементы, состоящие из последовательно включенных сумматора, функционального преобразователя на токовых переключателях и дискриминатора.

Однако, известные многопороговые логические элементы при фиксированных весовых коэффициентах переменных и порогов реализуют хоть и произвольную, но лишь одну булеву функцию.

Цель изобретения — увеличение функциональных возможностей многопорогового логического элемента.

Эта цель достигается тем, что многопороговый логический элемент содержит дополнительные дискриминаторы, к соответствующим входам которых через разделительные диоды подключены выходы соответствующих токовых переключателей функционального преобразователя.

Такое построение многопорогового логического элемента позволяет реализовать на нем кроме основной произвольной булевой функции любой набор составляющих функций.

На чертеже представлена схема многопоро:оаого логического элемента.

Многопороговый логический элемент состоит из последовательно соединенных сумматора 1, функционального преобразователя 2 и дискриминаторов 3. Функциональный преобразователь 2 содержит токовые переключатели 4, соответствующие выходы которых через разделительные диоды 5 подключены к соответствующим входам дискриминаторов 3.

Схема работает следующим образом.

10 Входной набор переменных, просуммировавшись в сумматоре 1, поступает на входы токовых переключателей 4 функционального преобразователя 2. При этом часть переключателей 4, у которых величина порога меньше, чем

15 величина входного воздействия, срабатывает и выдает через разделительные диоды 5 на соответствующие входы дискриминаторов 3 фиксированное по величине воздействие.

Под действием разности указанных воздей20 ствий дискриминаторы 3 переключаются в нулевое или единичное состояние, соответствующее значениям реализуемых функций на данном наборе переменных.

25 Предмет изобретения

Многопороговый логический элемент, состоящий из последовательно включенных сумматора, функционального преобразователя на токовых переключателях и дискриминатора, 30 отличающийся тем, что, с целью увели438120

Составитель Д. Голубович

Техред 3. Тараненко

Редактор М. Бычкова

Корректор Т. Хворова

Заказ 3585/16 Изд, № 1845 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, 7К-35, Раушская наб., д, 4/5

Типография, пр. Сапунова, 2 чения функциональных возможностей, он содержит дополнительные дискриминаторы, к соответствующим входам которых через разделительные диоды подключены выходы соответствующих токовых переключателей функционального преобразователя.

Многопороговый логический элемент Многопороговый логический элемент 

 

Похожие патенты:

Изобретение относится к автоматике, вычислительной технике и может использоваться в системах управления, а также при автоматической обработке текстовой и языковой информации

Изобретение относится к электротехнике и предназначено для использования в логических устройствах на биполярных и комплементарных МДП-транзисторах, его целью является повышение быстродействия преобразователя уровня ЭСЛ-КМОП, которое достигается введением в устройство первого и второго элементов смещения 19, 20 и изменением связей компонентов, позволившим реализовать в устройстве метод форсированного управления активными p- и n-канальными МДП-транзисторами 13 - 116, при котором воздействие на транзисторы осуществляется одновременно по выходам истока и затвора
Наверх