Устройство для синхронизации работы накопителей

 

! 439845

ОП ИСАНИЕ

И ЗОБ РЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советский

Социалистических

Республик (61) Зависимое от авт. свидетельства— (22) Заявлено 06.09.71 (21) 1697044/18-24 с присоединен!!еа! ЗЯЯВки Л вЂ” (32) Приоритет ——

Опнбликовапо 15.08.74. Бюллетень ¹ 30 (51) М.Кл. G 11с 9/00

Государственный комитет

Совета Министров СССР

Ао делам изобретений и открытий (53) УДК 681.327.66 (088.8) Дата опубликования описания 17.04.75 (72) Авторы изобретения

В. П. Верижников, Ь. И. Панферов и Б, Я. Фельдман

Институт электронных управляющих ь!яшин (71) Заявигель (54) УСТРОЙСТВО ДЛЯ СИНХРОНИЗАЦИИ РАБОТЫ

НАКО П ИТЕЛ ЕЙ

Предлагаемое изобрете!!ие относится к области вычислительной техники и предназначено для использования в гычислительных устройствах и автоматике в качестве синхронизирующего устройства накопителей динамического типа.

Известны различные типы динамических накопителей и связи между ними (устройства синхронизации), например устройства синхронизации с калиброванными по длине магнитострикционными линиями задержки.

Недостатком такого типа синхронизаций является то, что с течением времени изменяются параметры магнитострикционных накопителей, а также меняются условия эксплуатации, что вносит раскалибровочные факторы и делает систему синхронизации неработоспособной (ЭКВМ вЂ” «Орбита») . Поэтому в большинстве клавишных машин («Искра 12», «Искра 22», «Луч») применен динамический накопитель на одной некалиброванной линии задержки, обладающей более широким температурным диапазоном и не требующей предварительной калибровки, причем на ее работе не сказываются изменения временных параметров магнитопровода в течение времени эксплуатации.

Однако увеличение количества информации в накопителе подобного типа, связанное с переходом к созданию маппти с более высо2 кими функциональными возможностями, приводит к снижению быстродействия, связанное с увеличением длины накопителя, т. е. величины задержки. Поэтому оказывается целесообразным без увеличения тактовой частоты машины разделить один накопитель на несколько более коротких по величине задержки, сохраняя зарекомендовавший себя принцип некалиорованности отдельных накопите1п лей, при этом однако возникают существенные трудности в обеспечении синхронизации между накопителями и машиной.

Предлагаемое устройство синхронизации позволяет создать устройства с несколькими

)5 пекалиброванными по длине накопителями и обеспечить синхронизацию выбранного накопителя и машины.

Таким образом, целью изобретения является уменьшение количества оборудования, 20 повышение надежности.

Сущность изобретения состоит в том, что оно содержит схему анализа фазы синхронизации, блок запоминания фазы синхронизации, схему перекоммутации синхросигналов, 5 триггер блокировки синхронизации и блок анализа конца информационной части. Выход тактового генератора соединен с одним из входов схемы перекоммутации синхросигналов и схемы анализа фазы синхронизации. зч Другис входы схемы анализа фазы синхрони439845 зяции подсоединены к выходу накопителя и к триггеру блокировки синхронизации, единичный вход которого подключен к выходу триггера информационной части. Выходы блока анализа конца информационной части соединены с нулевым входом триггера блокировки синхронизации и со входами триггера информационной части. Выход схемы анализа фазы синхронизации подключен к блоку запоминания фазы синхронизации, выход которого сосдинен со вторым входом схемы перекоммутации синхросигналов, выход которой соединен с одним из входов расширителя, другой вход расширителя подключен к выходу накопителя, вход которого подключен и к выходу расширителя через коммутатор.

На чертеже приведена блок-схема предлагаемого устройства для синхронизации.

Оно содержит накопитель 1, блок анализа конца информационной части 2, триггер 3 информационной части, триггер 4 блокировки синхронизации, схему 5 анализа фазы синхронизации, блок 6 запоминания фазы синхро- :низации, схему перекоммутации синхросигналов 7, расширитель 8, THKtoBhlll генератор

9 и коммутатор 10.

Выход накопителя 1 подключен к блоку анализа конца информационной части 2, служащему для выделения концевого маркера.

Триггер 3 информационной части, определяющий длину информационного пакета, единичным входом подключен к выходу накопителя 1, а нулевым — к выходу блока анализа конца информационной части 2. Схема 5 анализа фазы синхронизации, предназначенная для сравнения фазы сигнала из накопителя 1 с фазой тактового генератора 9, соединена соответственно с выходом накопителя и с тактовым генератором 9, а также с единичным выходом триггера 4 блокировки синхронизации, который предназначен для разрешения определения фазы только первого приходящего импульса и блокировки для последующих, Входы триггера 4 блокировки синхронизации соединены с нулевь|м выходом триггера 3 информационной части и блоком анализа конца информационной части 2. Выход схемы 5 анализа фазы синхронизации соединен со входом блока 6 запоминания фазы синхронизации, выход которого соединен с одним из входов схемы перекоммутации синхросигналов 7, другой вход которой подключен к тактовому генератору 9. Выход схемы перекоммутации синхросигналов 7 подключен к одному из входов расширителя 8, предназначенного для привязывания фазы сигналов из накопителя 1 к выбранной фазе сигналов тактового генератора 9. Выход расширителя

8 соединен со входом накопителя 1 через коммутатор 10, а выход накопителя 1 подключен ко второму входу расширителя 8, Длина накопителя 1 выбирается несколько большей длины, требуемой для информационной емкости. Перед информационной частью и в конце ее одним из известных способов за4 нисыв!!ю с!1 м!Iркеры IIHЧ<1,1я н к01щс! информационной зоны. Причем имеется устройство обнаружения конца информационной части.

Предлагаемое устройство синхронизации работает следующим образом.

Выходящий маркер начала информации из накопителя 1 ставит триггер 3 информационной части в единичное состояние и одновреxI01I1I0 поступает на схему яигlлизя фязы сип1р хронизацни. Триггер 4 блокировки стоит в единичном состоянии, так как в конце.информационной части триггер 3 находился в нулевом состоянии. Единичное состояние триггера

4 блокировки синхронизации разрешает ана15 лиз фазы синхронизации в схеме 5. В схему 5 поступают также синхросигналы от тактового генератора 9, где сравнивается фаза маркера из накопителя 1 с одной из фаз импульсов тактового генератора. Фаза импульсов тактового генератора, совпадающая с фазой мар-!

8 работает совместно с импульсами, приходящими из накопителя 1, и выбранной последовательностью синхросигналов тактового генератора. Сигналы информационной части и

Зр маркера начала, привязанные к фазе импульсов тактового генератора в расширителе 8, могут снова поступить на вход накопителя через коммутатор 10.

В блоке анализа конца информационной

35 части 2 происходит некоторая задержка и маркера начала информации. Через это время задержки триггер блокировки синхронизации сбрасывается в нулевое состоя н ие, что приводит к блокировке сигналов из накопи40 теля 1 в схему 5 анализа фазы синхронизации. Проанализированная фаза генератора в схеме 5 и запомненная в блоке 6 выбирает нужную для работы расширителя 8 последовательность импульсов тактового генератора

45 9 в схеме перекоммутации синхросигналов 7.

Эта последовательность импульсов тактового генератора сохраняется для всей информационной области накопителя 1. Конец информационной части обнаруживается в блоке ана5р лиза конца информационной части 2. В этом же блоке формируется импульс, сбрасывающий триггер информационной части в нулевое состояние, который в свою очередь, сбрасывает триггер 4 блокировки фазы в единич.ное состояние, означающее разрешение анализа фазы синхронизации в схеме 5, в том числе и для маркера конца информационной части. Так как за маркером конца информационной части в накопителе больше не должбо но быть никакой информации, то единичное состояние триггера сохранится до нового появления маркера начала информационной части. В схеме 5 снова произойдет анализ совпадения фазы маркера с фазой импульса за65 дающего генератора и т. д.

439845

Предмет пзо бр степ и я

Составитель В. Гордонова

Текред Г. Дворина

Корректор А. Дзесова

Редактор Е. Семанова

Заказ 7521

Изд. № 1916 Тираж 591 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, Ж-35, Раушская наб., д. 4/5

МОТ, Загорский цск

5 1 актовая последовательность выбранной линии передается в машину. Начало и конец информационной зоны определяется по триггеру 3 информационной части.

1.:слп в мапише используются песколы<о некалиброванных накопителей, то оборудование блоков 1 — 8 должно соответствовать числу накопителей.

Устройство для синхронизации работы накопителей, содержащее тактовый генератор, коммутатор, триггер информационной части и расширитель, отлича1ощееся тем, что, с целью уменьшения количества оборудования, повышения надежности, оно содержит схему анализа фазы синхронизации, блок запоминания фазы синхронизации, схему перекоммутации синхросигналов, триггер блокировки синхронизации и блок анализа конца информационной части, причем выход тактового генератора соединен с одним из входов схемы переко ммутации синхросигналов и схемы анализа фазы синхронизации, другие входы схе5 мы анализа фазы синхронизации подсоединены к выходу накопителя и к триггеру блокировки синхронизации, единичный вход которого подключен к выходу триггера информационной части, а выходы блока анализа кон10 ца информационной части соединены с нулевым входо м тр иггера блокировки синхроенпзации и со входами триггера информационной части, выход схемы анализа фазы синхронизации подключен к блоку запоминания фа15 зы синхронизации, выход которого соединен со вторым входом схемы перекоммутации синхросигналов, выход которой соединен с одним из входов расширителя, другой вход расширителя подключен к выходу накопи20 теля, вход которого подключен к выходу расширителя через цепи связи с машиной.

Устройство для синхронизации работы накопителей Устройство для синхронизации работы накопителей Устройство для синхронизации работы накопителей 

 

Похожие патенты:

Изобретение относится к ПЗУ Х-конфигурации

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к устройству для создания отрицательного высокого напряжения, которое требуется, например, для программирования электрически стираемой программируемой постоянной флэш-памяти

Изобретение относится к схеме для генерации отрицательных напряжений с первым транзистором, первый вывод которого соединен с входным выводом схемы и второй вывод которого соединен с выходным выводом схемы и вывод затвора которого соединен через первый конденсатор с первым выводом тактового сигнала, со вторым транзистором, первый вывод которого соединен с выводом затвора первого транзистора, второй вывод которого соединен со вторым выводом первого транзистора и вывод затвора которого соединен с первым выводом первого транзистора и со вторым конденсатором, первый вывод которого соединен со вторым выводом первого транзистора, а второй вывод которого соединен со вторым выводом тактового сигнала, причем транзисторы являются МОП-транзисторами, выполненными, по меньшей мере, в одном тройном кармане (Triple Well)

Изобретение относится к средствам, обеспечивающим возможность адресации в устройстве, содержащем один или более объемных элементов

Изобретение относится к устройству хранения данных, к способу осуществления бездеструктивного считывания данных и способу придания поляризации парам субъячеек памяти

Изобретение относится к игровым системам и, в частности, к способам и средствам, позволяющим определять местоположение игрового устройства в казино
Наверх