Удвоитель частоты

 

1 ! - 1. „e;, . —,, )

2..*

ОП И САНИ Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (и) 445158

Союз. Советских,.Социалистических

Республик (61) Зависимое от авт. свидетельства (22) Заявлено 16.10.72 (21) 1839655/26-9 с присоединением заявки ¹ (51) М. Кл. H 03k 21/00

Совета Министров СССР по делам изобретений и открытий (53) УДК 621.374.44 (088.8) Опубликовано 30.09.74. Бюллетень № 36

Дата опубликования описания 28.03.75 (72) Авторы изобретения

В. И. Казначеев и В. А. Григоров (71) Заявитель (54) УДВОИТЕЛ6 ЧАСТОТЫ

Государственнык комитет (32) Приоритет

Изобретение относится к импульсной технике и может использоваться в качестве умножителей частоты импульсов в различных радиотехнических схемах.

В известном устройстве для удвоения частоты используется транзисторный фазоинвертор, диодный двухполупериодный выпрямитель и опрокидывающая схема реле времени. Однако для эффективной работы в схему известного устройства введен симметрирующий потепциометр для выравнивания импедансов согласования выпрямителя с выходами фазоинвертора. Кроме того, схема содержит большое количество реактивных элементов, что затрудняет выполнение подобной схемы в микроэлектронном исполнении и снижает надежность устройства.

Целью изобретения является повышение надежности удвоителя частоты.

Для этого в предлагаемом удвоителе один из выходов фазоинвертора соединен с одним из входов схемы «И» непосредственно, а другой выход — с другим ее входом через схему

«НЕТ».

Это дает возможность полностью исключить из устройства все реактивные элементы.

На фиг. 1 изображена принципиальная электрическая схема предлагаемого удвоителя частоты; на фиг. 2 — диаграммы работы удвоителя частоты.

Двухтактный фазоинвертор «НЕ» выполнен на двух транзисторах 1 и 2 разной проводимости. На выходе транзистора 2 включена схема

«НЕТ» на транзисторе 3, выполняющая роль

5 двойного инвертирования знака потенциала коллектора транзистора 2 на обратный. Выход второго плеча двухтактного фазоинвертора (транзистор 1) и выход транзистора 3 гальванически соединены с входами схемы «И» на

10 т ранзисторах 4 и 5.

Удвоитель частоты работает следующим образом.

При отсутствии сигнала на входе транзисторы 1 и 2 находятся в режиме отсечки, в ре15 зультате чего потенциалы на коллекторах транзисторов 1 — 3 и, следовательно, 4 и 5 высокие.

При подаче на вход положительного напряжения, превышающего порог открывания и20 р-и-транзистора 2, возрастает падение напряжения на резисторе 6, в результате чего потенциал на коллекторе транзистора 2 падае1 почти до нуля, а возникающее при этом отрицательное смещение на базе транзистора 3

25 за счет делителя на резисторах 7 и 8 приводит к скачкообразному увеличению падения напряжения на резисторе 9, падению потенциала на коллекторе транзистора 3, что в свою очередь ведет к появлению положительного по30 тенциала на базе транзистора 4 за счет дели445158

Вмход Рй . теля на резисторах 10 и 11 и его открыванию.

При этом транзистор 5 закрыт высоким отрицательным потенциалом со стороны второго плеча фазоинвертора, т. е. коллектора транзистора 1. В этом случае на коллекторе транзисторов 4 и 5 фиксируется потенциал, близкий к нулю.

При подаче на вход отрицательного напряжения, превышающего порог открывания р-ир-транзистора 1, потенциалы на коллекторах транзисторов 2 и 3 остаются высокими, транзистор 4 закрытым, а потенциал па коллекторе транзистора 1 падает, образующийся при этом положительный потенциал на базе транзистора 5 за счет делителя на резисторах 12 и 13 приводит сго в насыщенное состояние и снова вызывает понижение потенциала на коллекторах транзисторов.

Таким образом, при превышешги амплитудой входного сигнала уровней р-п-р- и и-р-псрабатывания транзисторов 1 и 2 фазоинвертора на выходе схемы «И» каждый раз про5 исходит скачкообразное понижение высокого потенциала до нуля либо за счет транзистора

4, либо за счет транзистора 5. Следовательно, период повторения выходных импульсов каскада совпадений в два раза меньше периода

10 колебания входного сигнала.

Предмет изобретения

Удвоитель частоты, содержащий фазоинвертор на транзисторах и резисторы, от л ич аю15 шийся тем, что, с целью повышения надежности работы удвоителя, один из выходов фазоинвертора соединен с одним из входов схемы «И» непосредственно, а другой выход — с другим ее входом через схему «НЕТ».

445158

06РНЬ

-p- n

Вход духо

Редактор Е. Караулова

Корректор Л. Котова

Заказ 689/10 Изд. № 1108 Тираж 811 Подписное

ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий

Москва, K-35, Раушская наб., д. 4/5

Типография, пр. Сапунова, 2

Составитель T. Афанасьева

Техред Т. Миронова

Урыть р-и-р

Удвоитель частоты Удвоитель частоты Удвоитель частоты 

 

Похожие патенты:

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной и импульсной технике и может быть использовано при построении высоконадежных резервированных систем для счета и обработки цифровой информации

Изобретение относится к импульсной технике

Изобретение относится к вычислительной и импульсной технике и может быть использовано в системах счета и обработки цифровой информации

Изобретение относится к вычислительной и импульсной технике и может быть использовано в системах счета и обработки цифровой информации

Изобретение относится к эксплуатации многоступенчатых счетчиков

Изобретение относится к области импульсной техники

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления
Наверх